SU363096A1 - - Google Patents
Info
- Publication number
- SU363096A1 SU363096A1 SU1490460A SU1490460A SU363096A1 SU 363096 A1 SU363096 A1 SU 363096A1 SU 1490460 A SU1490460 A SU 1490460A SU 1490460 A SU1490460 A SU 1490460A SU 363096 A1 SU363096 A1 SU 363096A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- frequency
- counter
- input
- output
- pulses
- Prior art date
Links
Landscapes
- Measuring Frequencies, Analyzing Spectra (AREA)
Description
УСТРОЙСТВО дл ДЕЛЕНИЯ ДВУХ ЧАСТОТНЫХ СИГНАЛОВ
1
Изобретение относитс к автоматике и вычислительной технике.
Известные устройства дл делени двух частотных сигналов имеют сложные схемы и малое быстродействие, или невысокую точность делени .
В предлагаемом устройстве выходы преобразовател частоты импульсов в двоичный код соединены с одними входами схемы поразр дного сравнени , другие входы которой соединены с соответствующими выходами счетчика, к входу которого подключен второй вход устройства , выход схемы поразр дного сравнени соединен с входами установки в нуль преобразовател частоты импульсов и счетчика, с запускающим входом преобразовател частоты и с выходом устройства.
Это позвол ет упростить схему устройства и получить на его выходе сигнал, частота которого пропорциональна частному частот входных сигналов.
На чертеже изображена блок-схема предлагаемого устройства.
Устройство содержит преобразователь 1 частоты импульсов в двоичный код, состо щий из клапана 2, генератора 3 эталонной частоты , счетчика 4 нелинейных значений измер емой частоты, дешифратора 5, сумматора 6 приращений, регистра 7 линейного значени измер емой частоты, схемы 8 формировани
временного интервала; счетчик 9 непрерывного заполнени и схему 10 поразр дного сравнени .
Устройство работает следующим образом.
Полученный в регистре 7 код V, пр мо пропорциональный входной частоте fi, с выхода преобразовател / частоты поступает на одни входы схемы W поразр дного сравнени . Друга входна частота fo подаетс в счетчик 9 непрерывного заполнени , выходы которого св заны с другими входами поразр дного сравнени . Счетчик 9 заполн етс до величины кода, хран щегос в регистре 7. При совпадении кодов регистра 7 и счетчика 9 срабатывает схема 0, котора выдает импульс на выход устройства, а также на сброс в нулевое состо ние регистра 7 и счетчика 9 и на запуск преобразовател 1.
Таким образом, после каждого выходного импульса устройства производитс преобразование частоты импульсов /i в двоичный код, пр мо пропорциональный в.ходной частоте fi{N kfi}. Одновременно с этим начинаетс заполнение счетчика 9 импульсами другой входной частоты /о. Так как импульсы на выходе устройства возникают при равенстве кодов регистра 7 и счетчика 9, то частота этих импульсов равна
f.
JL / k fi
т. e. выходна частота пропорциональна частному входных частот.
Предмет изобретени
Устройство дл делени двух частотных сигналов, содержащее преобразователь частоты импульсов в двоичный код, подключенный к одному из входов, счетчик и схему поразр дного сравнени , отличающеес тем, что, с целью упрощени устройства, выходы преобразоватёл чистоты импульсов в двоичный код соединены с одними входами схемы поразр дного сравнени , другие входы которой соединены с соответствующими выходами счетчика, к входу которого подключен второй вход устройства , выход схемы поразр дного сравнени соединен с входами установки в нуль преобразовател частоты импульсов и счетчика, с запускающим входом преобразовател частоты и с выходом устройства.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1490460A SU363096A1 (ru) | 1970-11-11 | 1970-11-11 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1490460A SU363096A1 (ru) | 1970-11-11 | 1970-11-11 |
Publications (1)
Publication Number | Publication Date |
---|---|
SU363096A1 true SU363096A1 (ru) | 1972-12-30 |
Family
ID=20459550
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1490460A SU363096A1 (ru) | 1970-11-11 | 1970-11-11 |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU363096A1 (ru) |
-
1970
- 1970-11-11 SU SU1490460A patent/SU363096A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU363096A1 (ru) | ||
SU492900A1 (ru) | Преобразователь угол-код | |
SU496570A1 (ru) | Интегратор | |
SU440646A1 (ru) | Измеритель времени запаздывани видеоимпульсов | |
SU372681A1 (ru) | Г"" чсессиознаиi | |
SU385231A1 (ru) | Цифровой измеритель частоты следования | |
SU408234A1 (ru) | Цифровой фазометр | |
SU436293A1 (ru) | Устройство для измерения частоты | |
SU144744A1 (ru) | Способ коррекции нелинейности частотно-импульсных датчиков | |
SU663095A1 (ru) | Устройство дл контрол временных интервалов кодированных посылок | |
SU395960A1 (ru) | Умножитель частоты | |
SU450154A1 (ru) | Генератор двоичных кодов посто нного веса | |
SU430372A1 (ru) | Устройство формирования временной последовательности импульсов | |
SU790099A1 (ru) | Цифровой умножитель частоты следовани импульсов | |
SU457045A1 (ru) | Цифровой измеритель частоты | |
SU469098A1 (ru) | Цифровой фазометр с перекрытием | |
SU537351A1 (ru) | Стохастический квадратор | |
SU570025A1 (ru) | Устройство преобразовани частоты импульсов | |
SU464888A1 (ru) | Цифровой измеритель длительности периодических импульсов | |
SU421962A1 (ru) | Аналого-цифровой измеритель параметров сигнала | |
SU370701A1 (ru) | Всесоюзная | |
SU411624A1 (ru) | ||
SU435582A1 (ru) | УСТРОЙСТВО ДЛЯ УМНОЖЕНИЯ ЧАСТОТЫВ П Т Б--:-•*(•'! f^'^^iniCRTSц-Ш*Д i^.a?utt- И | |
SU540371A1 (ru) | Цифровой временной модул тор | |
SU408231A1 (ru) | Цифровой измеритель низких частот |