SU1075186A1 - Цифровой фазометр - Google Patents

Цифровой фазометр Download PDF

Info

Publication number
SU1075186A1
SU1075186A1 SU823473906A SU3473906A SU1075186A1 SU 1075186 A1 SU1075186 A1 SU 1075186A1 SU 823473906 A SU823473906 A SU 823473906A SU 3473906 A SU3473906 A SU 3473906A SU 1075186 A1 SU1075186 A1 SU 1075186A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
control unit
outputs
Prior art date
Application number
SU823473906A
Other languages
English (en)
Inventor
Светлана Михайловна Семенова
Валерий Львович Зак
Юрий Романович Ведерников
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU823473906A priority Critical patent/SU1075186A1/ru
Application granted granted Critical
Publication of SU1075186A1 publication Critical patent/SU1075186A1/ru

Links

Landscapes

  • Measuring Phase Differences (AREA)

Abstract

1. ЦИФРОВОЙ ФАЗОМЕТР, содержащий формирующий блок, соединенный через блок управлени  с входами первого и второго вентилей, второй вход первого вентил  через элемент ИЛИ, через блок элементов И соединен с генератором опорных частот, а вы.ход - с первым счетчиком, счетчик переполнений, соединенный с первым дешифратором, выходы которого соединены с вторыми входами первого блока элементов И, второй счетчик и сумматор , отличающийс  тем, что, с целью повышени  точности измерени  малых углов, введены два триггера переполнений и второй счетчик переполнений, второй дешифратор, второй блок элементов И и элемент ИЛИ, процессор и блок вы влени  зна- ка, входы которого соединены с первым входом и третьим выходом блока управлени , а выходы - с третьим и четвертым входами блока управлени , третий выход соединен со знаковым входом процессора, информационный выход которого  вл етс  выходом цифрового фазометра, а первый, второй и третий информационные входы соответственно - с выходом сумматора и с выходами первого и второго счетчиков , выходы переносов которых соединены через триггеры переполнений с соответствующими счетчиками переполнений , выходы которых соединены с соответствующими входами сумматора, кроме того, выходы второго счетчика переполнений соединены через второй дешифратор с вторыми входами второго блока элементов И, первые входы которых соединены с соответствующими выходами генератора опорных частот, а выходы - через элемент ИЛИ с вторым входом второго вентил , выход которого соединен с вторым счетчиком, обнул ющий вход которого соединен с выходом второго триггера переполнений . 2, Фазометр по п. 1, отличающийс  тем, что блок управлени  содержит два элемента И, три S триггера, элемент ИЛИ, два формиро (Л вател  одиночных импульсов, входы которых  вл ютс  первым и вторым входами блока управлени , выход первого формировател  соединен с первым входом первого элемента И, с входом третьего триггера и вторым входом второго триггера, а выход второго формировател  - с вторым входом первого триггера, третьим выходом бло-sj ка управлени  и вторым входом второго элемента И, третий вход котоел рого соединен с четвертым знаковым входом блока управлени , первый 00 вход - с выходом третьего три.ггера, с вторым выходом блока управлени  и 05 третьим входом первого элемента И, второй вход которого соединен с третьим знаковым входом блока управлени , а выход - с первым входом первого триггера, выход которого соединен с первым входом элемента ИЛИ, выход которого соединен с первым выходом блока управлени , а второй вход - с выходом второго триггера , первый вход которого соединен с выходом второго элемента И.

Description

Изобретение относитс  к измерительной технике и может быть использовано в автоматизированных системах контрол .
Известен цифровой фазометр, реализующий метод врем -импульсного преобразовани , содержащий формирователь пр моугольных импульсов, формирователь временных интервешов, пропорциональных измер емому сдвигу фаз и периоду одного из исследуемых напр жений, прин того за опорный/ генератора квантующей частоты, счетчиков и пересчетных схем, обеспечиваюгцих вычисление сдвига фаз по формуле t ,„
(f : -560,
где J и Т - интервалы времени. Пропорциональные сдвигу фаз и периоду измер емых сигналов соответственно i
Однако данный фазометр имеет низкую точность измерени  углов.
Наиболее близким к изобретению по технической сущности и достигаемому результату  вл етс  цифровой фазометр, содержащий формирующее устройство, соединенное через узел управлени  с входами первого и второго вентилей, дешифратор, соединенный с первыми входами группы элементов И, счетчик и регистрирующий сч:ет чик, а также двоичный умножитель частоты, входы которого соединены с выходами первого и регистрирующего счетчиков, узел вычитани  .импульсов, входы которого соединены с выходами второго вентил  и двоичного умножител  частоты, а выход - с входом регистрирующего счетчика, генератор опорных частот,соединенный с другими входами группы элементов И, причем вход второго счетчика через первый счетчик соединен с выходом первого вентил , выходы группы элементов И через элемент ИЛИ соединен с входами первого и второго вентилей , входы дешифратора соединены с выходами второго счетчика 2 .
«В этом фазометре заполнение временых интервалов Т и ) происходит одной квантующей частотой, с понижением частоты исследуе «лх сигналов понижаетс  и частота квантовани , что приводит к понижению точности измерени , особенно при измерении .малых углов.
Целью изобретени   вл етс  повышение точности измерени  малых углов .
Поставленна  цель достигаетс  тем, что в цифровой фазометр, содержащий формирующий блок, соединенный через блок управлени  со входами первого и второго вентилей, второй вход первого вентил  через элемент ИЛИ, 4epeS блок элементов И соединен с генератором опорных частот,, а выход -- с первым счетчиком, счетчик переполнений, соединенный с первым дешифратором, выходы которого соединены с вторыми входами первого блока элементов И, второй счетчик и сумматор, дополнительно введены два триггера переполнени  и второй счетчик переполнений, второй дешифратор , второй блок элементов И и элемент ИЛИ, процессор и блок вы влени  знака, входы которого соединены с первым входом и третьим выходом блока управлени , а выходы с третьим и четвертым входами блока управлени , третий выход соединен со знаковым входом процессора, информационный выход которого  вл етс  выходом цифрового фазометра, а первый, второй и третий информационные входы соответственно - с выходом сумматора и с выходами первого и второго счетчиков, выходы переносов которых соединены через триггеры переполнений с соответствующими счетчиками переполнений, выходы которых соединены с соответствующими входами сумматора , кроме того, выходы второго счетчика переполнений соединены через второй дешифратор с вторыми входами второго блока элементов И, первые входы которых соединены с соответствующими входами генератора опорных частот, а выходы - через элемент ИЛИ с вторым входом второго вентил , выход которого соединен с вторым счетчиком, обнул ющий вход которого соединен с выходом второго триггера переполнений, I
Блок управлени  содержит два элемента И, три триггера, элемент ИЛИ, два формировател  одиночных импульсов , входы которых  вл ютс  первым и вторым входами блока управлени , выход первого формировател  соединен с первым входом первого элемента И, с входом третьего триггера и вторым входом второго триггера, а выход второго формировател  - с вторым входом первого триггера, третьим выходом блока управлени  и вторым входом второго элемента И, третий вход которого соединен с четвертым знаковым входом блока управлени , первый вход - с выходом третьего триггера, с вторым выходом блока управлени  и третьим входом первого элемента И, . второй вход которого соединен с третьим знаковым входом блока управлени , а выход - с первым входом первого триггера, выход которого соединен с первым входом элемента ИЛИ, выход которого соединен с первым вы ходом блока управлени , а второй вход - с выходом второго триггера, первый вход которого соеди- иен с выходом второго элемента И, На чертеже приведена структурна  схема устройства. Устройство содержит формирующий блок 1, блок 2 управлени , формирователи . 3 и 4 одиночных импульсов, элементы 5,6 И, триггеры 7-9, элемент 10 ИЛИ, блок 11 вы влени  знака , инвертор 12, элементы 13,14 И, триггеры 15 и 16, вентили 17 и 18, счетчики 19 и 20, элементы 21 и 22 ИЛИ, блоки 23 и 24 элементов И, ген ратор 25 опорных частот, процессор 26, триггеры 2-7 и 28 переполнений, счетчики 29 и 30 переполнений, дешифраторы 31 и 32. Формирующий блок 1 соединен через блок управлени  со входами вентилей 17 и 18, второй вх вентил  17 (18) соединен через элемент 21 (22) ИЛИ и через блок 23 (24) элементов И с генератором 25 опорных частот. Выход вентил  17 (18) соединен со входом счетчика 19 (20), Счетчик 29 (30) переполнений соединен выходами с дешифратором 31 (32), выходы которого соединены с вторыми входами блока 23 (24 элементов И. , Входы сумматора 33 соединены с выходами счетчиков переполнений 29 и 30, а выход сумматора-33 - с входом процессора 26, Выходы переполне ний счетчиков 19 и 20 соединены с входами триггеров переполнений 27 и 28 соответственно, а выходы последних - со входами счетчиков 29,30 переполнений, а также со входами сброса счетчиков 19 и 20, Выходы счетчиков 19 и 20 соединены с входа ми процессора 26, выход которого со динен с выходными клеммами устройства . Инвертор 12 соединен своим вх дом с первым выходом формирующего блока 1 и с первым входом элемента 13 И, а выходом - с первым входом элемента 14 И, Вторые входы элементов 13, 14 И соединены с выходом фо мировател  4, а выходы - с входами триггеров 15 и 16. Выход триггера 16 соединен с знаковым входом проце сора 26 и с третьим входом элемента 6 И. Выход триггера 15 соединен с вторым входом элемента 5 И. Входы формирователей 3 и 4 одиночных импульсов соединены с выходами формирующего блока 1, выход формировател  3 одиночных импульсов соединен с первым входом элемента 5 И, с вторы в ходом триггера 8 и входом тригге .ра 9, Выход формировател  4 одиночн импульсов соединен с вторым входом элемента 6 И и с вторым входом триг irapa 7, первый вход которого соединен с выходом элемента 5 И, Первый вход триггера 8 соединен с выходом элемента 6 И, а выходы триггеров 7 и 8 через элемент 10 ИЛИ соединен с первым входом вен.тил  18. Выход триггера 9 соединен с первым входом элемента 6 И, третьим входом элемента 5 И и первым входом вентил  17, Входы формирующего блока 1  вл ютс  входами фазометра, а выход процессора 26 - eio выходом. В исходном состо нии счетчики 19, 20, счетчики 29 и 30 переполнений, триггеры 7,8,9,15,16, триггеры 27, 28 переполнений обнулены. Входные синусоидальные- сигналы одной частоты Lil, 112 поступают на входы формирующего блока 1, где преобразуютс  в пр моугольные импульсы, эти импульсы поступают в блок 2 управлени , где в формировател х 3 и 4 одиночных ил-шульсов выдел ютс  импульсы по фронтам входных импульсов. Из одиночных импульсов, полученных с формировател  3 по сигналам U1, прин того за опорный, триггером 9 формируютс  интервалы времени Т- пропорциональные периоду U1. Одновременно одиночные импульсы сигнала U1 через элемент И 5 по разрешению блока 11 вы влени  знака при положительном сдвиге поступают на запуск триггера 7 и на сброс триггера 8. Одиночный им-, пульс U2 с формировател  4 через элемент И 6 по разрешению блока 11 вы влени  знака при отрицательном сдвиге поступает на запуск триггера 8 и на сброс триггера 7. Таким образом, на триггере 7 формируютс  интервалы времени с , пропорциональные сдвигу фаз qi сигнала U2 относительно 1)1 при положительном сдвиге, на триггере В - пропорциональные сдвигу () при отрицательном сдвиге, которые через элемент ИЛИ 10 поступают на выход блока управлени . Знак при положительном сдвиге формируетс  при совпадении на элементе И 13 пр моугольного опорного сигнала с одиночным импульсом от сигнала U2 и запоминаетс  триггером 15, знак при отрицательном сдвиге - .при совпадении на элементе И 14 инверсного опорного сигнала с инвертора 12 с одиночными импульсами и запоминаетс  триггером 16. На врем  присутстви  импульсов Т, L через вентили 17 и 18 на входы счетчиков 19 и 20 подаютс  последовательности импульсов частотой FQ с генератора 25 опорных частот, FQ рассчитываетс  из услови  обеспечени  заданного дискрета измерени  на максимальной частоте входного сигнала, т,е, с -,с, где &у О iyi хмакс заданный дискрет измерени ; максимальна  частота входного сигнала . В начс1ле работы устройство подготовлено к измерению малых углов на максимальной частоте входных исследуемых сигналов. Если после прохождени  второго периода не произошло переполнени  счетчика 20, то в процессор 26 запишетс  двоичный код Их .соответствующий числу импульсов частоты Fg в измер емом интервале {I , Если при этом не происходит перепол нени  счетчика 19, в процессор 26 запишетс  также и числовой код .N-j- , соответствующий числу импульсов ча .стоты PQ в периоде опорного сигнала В процессоре производ тс  операции умножени  и делени  чисел, представ ленных числовыми кодами, по формуле. .ЗЬО NTQ где О - поправочный коэффициент, равный отношению частот квантовани . В рассмотренном случае квантук цие частоты одинаковы, т.е. О -1. На вЫ ходе процессора цифровой код соответствует значению сдвига фаз ( в градусах. Если после первого измерени  произошло переполнение счетчика 19, которое фиксируетс  триггером 27 переполнени , импульс переполнени  обнул ет счетчик 10 И записываетс  счетчиком 29. На соответствующем выходе дешифратора 31 по вл етс  сигнал, разрешающий прохождение частоты Fo/2 через один из блоков элементов И 23, элемент ИЛИ 21 на вентиль 17- и далее на вход счетчика 19 в течение третьего исследуемого периода опорного сигнала Ul Цикл работы будет повтор тьс  до тех пор, пока не будет выбрана частота Fo/2 из р да частот F , .,, . rfo/i, котора  не вызовет ,7ie5)eполнени  счетчика 19, Аналогично происходит выбор частоты квантовани  временного интервала С вентилем 18, счетчиком 20, триггером 28 переполнени , счетчиком 30 переполнени , дешифраторами 32, блоком 24 элементов И, элементом ИЛИ 22, Пусть частота квантовани  интервала t оказалась о|2 , тогда коэффициент отношени  частот . cs Qifni 2тг Коэффициент а вычисл етс  в сумматоре 33 и представл ет собой разность двух двоичных кодов, хран щихс  в счетчиках 29 и 30 переполнений после окончательного выбора частот квантовани . Результат вычитани  записываетс  в процессор. Таким образом , в зависимости от величины угла, знака угла и частоты входного сигнапа происходит раздельный автоматический выбор частот квантовани  интервалов времени и Т. Применение в данном цифровом фазометре раздельной частоты квантовани  временных интервалов и Т, а также возможность формировани  временного интервала в зависимости сдвига вигодно отличает его от ука-. занного устройства, так как повышаетс  точность измерени  сдвига фаз во всем даипазоне измер емых углов и раагшр ет диапазоны измер емых частот . В результате устран етс  неравномерность по точности измерени  углов и расширена область рабочих частот, что увеличивает сферу применени  фазометра.

Claims (2)

1. ЦИФРОВОЙ ФАЗОМЕТР, содержащий формирующий блок, соединенный через блок управления с входами первого и второго вентилей, второй вход первого вентиля через элемент ИЛИ, через блок элементов И соединен с генератором опорных частот, а выход - с первым счетчиком, счетчик переполнений, соединенный с первым дешифратором, выходы которого соединены с вторыми входами первого блока элементов И, второй счетчик и сумматор, отличающийся тем, что, с целью повышения точности измерения малых углов, введены два триггера переполнений и второй счетчик переполнений, второй дешифратор, второй блок элементов И и элемент ИЛИ, процессор и блок выявления знака, входы которого соединены с первым входом и третьим выходом блока управления, а выходы - с третьим и четвертым входами блока управления, третий выход соединен со знаковым входом процессора, информационный выход которого является выходом цифрового фазометра, а первый, второй и третий информационные входы соответственно - с выходом сумматора и с выходами первого и второго счетчиков, выходы переносов которых соединены через триггеры переполнений с соответствующими счетчиками перепол нений, выходы которых соединены с соответствующими входами сумматора, кроме того, выходы второго счетчика переполнений соединены через второй дешифратор с вторыми входами второго блока элементов И, первые входы которых соединены с соответствующими выходами генератора опорных частот, а выходы - через элемент ИЛИ с вторым входом второго вентиля, выход которого соединен с вторым счетчиком, обнуляющий вход которого соединен с выходом второго триггера переполнений .
2, Фазометр поп. 1, отличающийся тем, что блок управления содержит два элемента И, три триггера, элемент ИЛИ, два формирователя одиночных импульсов, входы которых являются первым и вторым входами блока управления, выход первого формирователя соединен с первым входом первого элемента И, с входом третьего триггера и вторым входом второго триггера, а выход второго формирователя - с вторым входом первого триггера, третьим выходом блока управления и вторым входом второго элемента И, третий вход которого соединен с четвертым знаковым входом блока управления, первый вход - с выходом третьего триггера, с вторым выходом блока управления и третьим входом первого элемента И, второй вход которого соединен с третьим знаковым входом блока управления, а выход - с первым входом первого триггера, выход которого соединен с первым входом элемента ИЛИ, выход которого соединен с первым выходом блока управления, а второй вход - с выходом второго триггера, первый вход которого соединен с выходом второго элемента И.
a9,SU_<..> 1075186.
SU823473906A 1982-07-19 1982-07-19 Цифровой фазометр SU1075186A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823473906A SU1075186A1 (ru) 1982-07-19 1982-07-19 Цифровой фазометр

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823473906A SU1075186A1 (ru) 1982-07-19 1982-07-19 Цифровой фазометр

Publications (1)

Publication Number Publication Date
SU1075186A1 true SU1075186A1 (ru) 1984-02-23

Family

ID=21023541

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823473906A SU1075186A1 (ru) 1982-07-19 1982-07-19 Цифровой фазометр

Country Status (1)

Country Link
SU (1) SU1075186A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Смирнов П.Т. Цифровые фазометры. Л., Энерги , 1974. С.16-20. 2. Авторское свидетельство СССР 653577, -кл. G 01 R 25/00, 1979. *

Similar Documents

Publication Publication Date Title
SU1075186A1 (ru) Цифровой фазометр
US3155821A (en) Computer method and apparatus
SU1265647A2 (ru) Цифровой фазометр
SU1425458A1 (ru) Цифровое весоизмерительное устройство
SU394722A1 (ru) Устройство допускового контроля частоты
SU1124328A1 (ru) Устройство дл определени амплитуды узкополосного случайного сигнала
SU758161A1 (ru) Устройство для определения индикаторной мощности поршневых машин 1
SU363096A1 (ru)
JPS5515017A (en) Integrating unit
SU385231A1 (ru) Цифровой измеритель частоты следования
SU481917A1 (ru) Устройство дл вычислени площадей пиков хроматограмм
SU966705A2 (ru) Устройство дл вычислени отношени временных интервалов
SU723585A1 (ru) Аналого-цифровой фильтр
SU1196777A1 (ru) Цифровой автокомпенсационный фазометр
SU834592A1 (ru) Цифровой фазометр
SU783747A1 (ru) Измеритель временных интервалов
SU776347A1 (ru) Измеритель периода дерного реактора
SU428388A1 (ru) УСТРОЙСТВО ДЛЯ УСРЕДНЕНИЯ СЛУЧАЙНОГОПРОЦЕССАf 128 ПТ Бft^H^i Г-П;&#39;а-^tji-И, &#39;v .&#39; &#39; • •—•-
SU1018039A1 (ru) Цифровой фазометр
SU612177A1 (ru) Измеритель имульсной мощности
SU894592A1 (ru) Цифровой частотомер
RU1793534C (ru) Генератор случайного потока импульсов
SU980013A1 (ru) Способ измерени сдвига фаз и устройство дл его осуществлени
SU836600A1 (ru) Цифровой частотомер
SU382932A1 (ru) Устройство для измерения расхода топлива