SU598077A1 - Programme debugging arrangement - Google Patents
Programme debugging arrangementInfo
- Publication number
- SU598077A1 SU598077A1 SU742016696A SU2016696A SU598077A1 SU 598077 A1 SU598077 A1 SU 598077A1 SU 742016696 A SU742016696 A SU 742016696A SU 2016696 A SU2016696 A SU 2016696A SU 598077 A1 SU598077 A1 SU 598077A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- debugging
- programme
- input
- output
- command
- Prior art date
Links
Landscapes
- Debugging And Monitoring (AREA)
Description
(54) УСТРОЙСТВО ДЛЯ ОТЛАДКИ ПРОГРАММ(54) DEVICE FOR PROGRAM DEBUGGING
Изобретение относитс к области вычислительной техники и может найти широкое применение в центральных устройствах управлени .The invention relates to the field of computing and can be widely used in central control devices.
Известно устройство дл отладки программ, содержащее пам ть типа ОЗУ, куда при отладке записываютс адреса условных и безусловных переходов 1 . Недостатком этого устройства вл етс его громоздкость и высока стоимость .A device for debugging programs is known that contains a memory of the type RAM, where during debugging the addresses of conditional and unconditional jumps 1 are written. A disadvantage of this device is its bulkiness and high cost.
Наиболее близким техническим решением к данному изобретению вл етс устройство, содержаш ,ее регистр первого перехода, регистр второго перехода, схе.му сравнени , счетчик команд , дешифратор, блок операций, первый, второй и третий переключатели, регистр команд, вход которого соединен с первым входом устройства, а выход регистра ко.манд через первый переключатель соединен с первым входом схемы сравнени и со входом блока операций , первый выход которого соединен со входом деш.ифратора, а второй выход блока операций соединен с первы.м вxoдo ; счетчика команд, выход дешифратора соединен со вторым входом счетчика команд, выход которого через второй переключатель соединен со вторым входом схемы сравнени и с первым входом регистра второго перехода, выход которого соединен с пер . вы.м входом регистра первого перехода, выход схемы сравнени соединен с выходом устройства 2.The closest technical solution to this invention is a device containing its first transition register, second transition register, comparison circuit, command counter, decoder, operation block, first, second and third switches, command register, whose input is connected to the first the input of the device, and the output of the comandt register through the first switch is connected to the first input of the comparison circuit and to the input of the operation block, the first output of which is connected to the input of the remote diffuser, and the second output of the operation block is connected to the first input; command counter, the output of the decoder is connected to the second input of the command counter, the output of which is connected via the second switch to the second input of the comparison circuit and to the first input of the second transition register, the output of which is connected to the lane. You enter the register of the first transition, the output of the comparison circuit is connected to the output of the device 2.
Однако это устройство и.меет --начите.тьное оборудование, которое используетс только в период отладки программ, так как отыскани.е .места неправильной («сбойной) команды в программе при ее отладке требует запоминани большого числа адресов команд.However, this device also has a significant hardware that is used only during the program debugging period, since finding the wrong command (“bad”) in a program when debugging it requires memorizing a large number of command addresses.
Опыт отладки программ показывает, что дл успешного поиска места «сбойной команды достаточно иметь устройство, обеспечивающее запо.минание не всех адресов ко.манд участка программ, а только адресов двух последних переходов.The experience of debugging programs shows that in order to successfully find a place for a “failed command, it is enough to have a device that can memorize not all the addresses of the program section's command, but only the addresses of the last two jumps.
Целью изобретени вл етс упрощение устройства.The aim of the invention is to simplify the device.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU742016696A SU598077A1 (en) | 1974-04-18 | 1974-04-18 | Programme debugging arrangement |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU742016696A SU598077A1 (en) | 1974-04-18 | 1974-04-18 | Programme debugging arrangement |
Publications (1)
Publication Number | Publication Date |
---|---|
SU598077A1 true SU598077A1 (en) | 1978-03-15 |
Family
ID=20582190
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU742016696A SU598077A1 (en) | 1974-04-18 | 1974-04-18 | Programme debugging arrangement |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU598077A1 (en) |
-
1974
- 1974-04-18 SU SU742016696A patent/SU598077A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU95112473A (en) | MICROCOMPUTER | |
SU598077A1 (en) | Programme debugging arrangement | |
GB1451349A (en) | Data processing systems | |
GB1443972A (en) | Computer system with programme-controlled programme counters | |
JPS61156336A (en) | Reset address generating circuit | |
SU503239A1 (en) | Control device | |
JPS5455336A (en) | Data processor controlled by microprogram | |
SU822358A1 (en) | Switching device | |
SU467351A1 (en) | Firmware Control | |
SU1113802A1 (en) | Firmware controlunit | |
JP2526894B2 (en) | Programmable controller arithmetic unit | |
SU645453A1 (en) | Multiprogramme control device | |
SU615480A1 (en) | Microprogram control arrangement | |
SU934473A1 (en) | Microprogramme-control device | |
SU1129613A1 (en) | Addressing device for multiprocessor computer | |
SU826348A1 (en) | Microgramme control device | |
SU828197A1 (en) | Logarithmic computing device | |
SU962944A1 (en) | Microprogramme control device | |
JPS56162147A (en) | Microcomputer | |
JPS5585910A (en) | Control unit for robot | |
SU634261A1 (en) | Information input arrangement | |
SU1171799A2 (en) | Device for interrupting when debugging programs | |
SU860072A1 (en) | Device for address forming | |
SU1348811A1 (en) | Information input device | |
SU1383373A1 (en) | Program debugging interrupt device |