SU579607A1 - Устройство дл сопр жени электронной вычислительной машины с каналами св зи - Google Patents
Устройство дл сопр жени электронной вычислительной машины с каналами св зиInfo
- Publication number
- SU579607A1 SU579607A1 SU7502199433A SU2199433A SU579607A1 SU 579607 A1 SU579607 A1 SU 579607A1 SU 7502199433 A SU7502199433 A SU 7502199433A SU 2199433 A SU2199433 A SU 2199433A SU 579607 A1 SU579607 A1 SU 579607A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- register
- output
- clock
- information
- Prior art date
Links
Landscapes
- Computer And Data Communications (AREA)
Description
Устройство содержит шины 1 коммутатора и каналов, коммутатор 2 каналов , информационные шины ЦВМ 3, регистр 4 настройки, генератор 5 одиночных импульсов, счетчик 6 промежутка между синхроимпульсами, регистр 7 числа, информационную шину 8 в запоминающее устройство ЦВМ, счетчик 9 синхроимпульсов , блок 10 срав нени , выход 11 блока сравнени и выход 12 регистра настройки. Устройство работает следующим образом . Сигналы в виде бипол рных импульсов по каналам св зи поступают на информационные входы ком 1утатора 2 каналов. Сигналы с регистра 4 настро ки, поступают на управл ющий вход коммутатора 2 каналов, определ ют номер подключаемого к коммутатору ка нала. Синронизирующий выход коммутатора 2 каналов соединен с генератором 5 одиночных импульсов и со счетчиком б промежутка между синхроимпул сами. Генератор 6 одиночных импульсо из длительных синхронизирующих импульсов , имеющих форму меандра, вырабатывает одиночные, импульсы. Информационный выход коммутатора 2 каналов соедин етс с регистром 7 числа . Синхроимпульсы поступают на вход счетчика промежутка между синхроимпул сами дл обнулени его содержимого. Счетчик б считает тактовые импульсы, поступающие ot ЦВМ от одного сигнала обнулени до другого. При отсутствий синхроимпульсов с коммутатора 2 кана лов счетчик б достигает величины, соответствующей промежут1 у между Словами в линии и выдает разреша ющий сигнал на прием последовательного кода в регистр 7 числа и разре1йение на работу счетчика 9 синхроимимпульсов . На блоки 5-7, 9-10 поступают тактовые импульсы из ЦВМ дл синхронизации работы устройства и ЦВМ. На вход регистра 4 настройки из ЦВМ поступает управл ющее слово 3(на ример, 16-разр дное), . Регистр 4 настрбйкй- йрёдс а-вл ет собой многоразр дный ;5а ольцованный регистр. Несколько.:С«аГ1рйме1р, п ть) разр дов предназнай-енЬ1: дл .определени номера подключабмогр канала к коммутатору. 2, (возможна коммутаци 2 32 каналов.) ..-Не:скол;ько разр дов (например, четыре разр да управл ющего Слова) в регистре настройки предназначены дл выбора нужного мас сива слов из информации, поступающей от датчиков. После окончани заполнени регист ра 7 числа Словом , по сигналу от счетчика 9 в блоке 10 сравнени прои водитс сравнение информации с регистров 7 и 4 по четырем разр дам. В случае равенства информации блок сравнени выдает разрешающий сигнал в устройство прерывани вычислений дл приема последовательного кода из регистра 7 числа в ЦВМ. Одновременно блок сравнени выдает в регистр 4 настройки сигнал дл вычитани единицы из других разр дов (например, четырех ) , определ ющих количество Словг которое по программе требуетс записать в ЦВУ из определ емого выше массива. При поступлении следующих слов в регистр 7 числа с одинаковым номером массива происходит поочередное вычитание единиц в регистре 4 настройки до нул . После этого на выходе регистра 4 настройки вырабатываетс сигнал, поступающий в устройство прерывани вычислений . Этот сигнал позвол ет выполнить очередную подпрограмму приема информационных слов от датчиков. Ниже рассмотрен конкретный пример работы устройства. От датчиков поступают 32-х разр дные Слова по каждому каналу. По программе в регистр настройки 4 записываетс некоторое 16-ти разр дное число, например, 110.00 100. 0101. ОНО . При этом на вход коммутатора каналов с регистра настройки поступает комбинаци 00100 (9-13 разр ды), осуществл св зь по каналу 00100. Подключение канала может произойти в середине следовани 32-х разр дного последовательного кода, например, на 29-ом разр де. В св зи с тем, что счетчик промежутка между синхроимпульсами б разрешает запись последовательного кода в регистр 7 числа только от начала слова,то четыре разр да (29-32) записыватьс в регистр 7 числа не будут. После окончани 32-го разр да Слова в линии предусмотрен перерыв между Словами определ емый счетчиком б. С выхода счетчика б поступает разрешающий сигнал в регистр 7 числа и счетчик 9, с коммутатора 2 на генератор 5 одиночных импульсов поступают 32- синхроимпульса, генератор вырабатывает одиночные импульсы , по которым производитс запись Слова поразр дно из коммутатора каналов по каналу 00,100 в регистр числа 7.. Эти же одиночные импульсы поступают на счетчик 9 дл подсчета количества разр дов слова, равно:го 32. Как только запишетс полностью 32-х азр дное слово в регистр 7, так счетчик 9 выдаст сигнал, разрешающий сравнение четырех первых разр дов Слова регистра 7 числа и номера масси ва из регистра 4 настройки, В этом лучае массивы равны ОНО, В регистре 4 настройки из следующих четырех разр дов 0101 f5-8 разр ды) вычитаетс единица, а в устройство прерывани вычислений поступит сигнал, разрешающий прием 32-х разр дного Слова из регистра 7 числа по шине 8 в ЦВМ. Когда в регистре 4 настройки обнул тс разр ды, определ ющие количество принимаемых слов от системы , выдаетс сигнал в устройство прерывани вычислений, свидетельствующий об окончании подпрограммы приема информации от датчиков.
Claims (2)
- Формула изобретениУстройство дл сопр жени электронной вычислительной машины с каналами св зи, содержащее коммутатор каналов , информационные входы которого соединены со входами устройства, информационный выход - с информационным входом регистра числа, а синхронизирующий выход - с первьом входом генератора одиночных импульсов, выход генератора одиночных импульсов подключен к первому управл ющему входу регистр а числа, о .т л и ч а ю щ е е с тем, что, с целью упрощени устройства, в него введены регистр настройки, блок сравнени .счетчик промежутка между синхроимпульсами и счетчик синхроимпульсов, синхронизирующий выход коммутатора каналов соединен с управл ющим входом счетчика промежутка между синхроимпульсами , выход которого соединен со вторым управл ющим входом регистра числа и счетным входом счечика синхроимпульсов, разрешающий вход которого соединен с выходом генератора одиночных импульсов, а выход счетчика синхроимпульсов соединен с установочным входом счетчика синхроимпульсов, с запрещающим входом регистра числа и разрешающим входом блока сравнени , информационный вход которого соединен с выход регистра числа, второй вход блока сравнени соединен с информационным выходом регистра настройки, выход блока сравнени соединен со входом регистра настройки, выход которого соединен с управл ющим входом коммутатора каналов.Источники информации, прин тые в внимание при экспертизе:J -Патент США 3609662,М.кл. 340-168, 1971.
- 2. Авторское свидетельство №401.996, М.Кл. G 06 F 9/00, 1973.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU7502199433A SU579607A1 (ru) | 1975-12-15 | 1975-12-15 | Устройство дл сопр жени электронной вычислительной машины с каналами св зи |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU7502199433A SU579607A1 (ru) | 1975-12-15 | 1975-12-15 | Устройство дл сопр жени электронной вычислительной машины с каналами св зи |
Publications (1)
Publication Number | Publication Date |
---|---|
SU579607A1 true SU579607A1 (ru) | 1977-11-05 |
Family
ID=20640461
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU7502199433A SU579607A1 (ru) | 1975-12-15 | 1975-12-15 | Устройство дл сопр жени электронной вычислительной машины с каналами св зи |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU579607A1 (ru) |
-
1975
- 1975-12-15 SU SU7502199433A patent/SU579607A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU579607A1 (ru) | Устройство дл сопр жени электронной вычислительной машины с каналами св зи | |
GB1389640A (en) | Device for correction of synchronisation faults for a switchable data transmission network operating on a time-sharing basis | |
SU1515176A1 (ru) | Устройство дл контрол температуры | |
SU1225020A1 (ru) | Двухканальное устройство дл контрол и регистрации электрических сигналов | |
SU1124280A1 (ru) | Устройство дл сопр жени ЭВМ с каналами св зи | |
SU526882A1 (ru) | Устройство дл ввода информации о параметрах объекта в электронную вычислительную машину | |
SU1381419A1 (ru) | Цифровой измеритель длительности временных интервалов | |
SU1149271A1 (ru) | Устройство сопр жени анализатора технологического процесса с ЭВМ | |
SU1525609A1 (ru) | Цифровое устройство дл обработки информации частотных датчиков | |
SU1543411A1 (ru) | Устройство дл сопр жени вычислительной машины с внешними объектами | |
SU732933A1 (ru) | Устройство дл регистрации информации | |
SU1290330A2 (ru) | Вычислительна система | |
SU1458841A1 (ru) | Устройство дл контрол цифровых блоков | |
SU746895A1 (ru) | Устройство дл синхронизации контрольного и эталонного цифровых сигналов | |
SU907569A1 (ru) | Устройство дл приема последовательного кода | |
SU1156051A1 (ru) | Устройство дл ввода-вывода информации | |
SU1751859A1 (ru) | Многоканальный преобразователь последовательного кода в параллельный | |
SU1478247A1 (ru) | Устройство дл индикации | |
SU822178A1 (ru) | Устройство дл сравнени двоичныхчиСЕл | |
SU1172055A1 (ru) | Устройство дл автоматического определени коэффициента ошибок в каналах св зи | |
SU1591020A1 (ru) | Устройство для контроля импульсных последовательностей | |
SU1714811A1 (ru) | Преобразователь двоичного кода во временной интервал | |
SU1319041A1 (ru) | Устройство дл сопр жени ЭВМ с абонентом | |
SU1620842A1 (ru) | Многоканальное измерительное устройство | |
SU1287257A1 (ru) | Формирователь сетки частот |