SU559431A1 - Analyzer of the transmission of discrete information over a communication channel - Google Patents

Analyzer of the transmission of discrete information over a communication channel

Info

Publication number
SU559431A1
SU559431A1 SU2309216A SU2309216A SU559431A1 SU 559431 A1 SU559431 A1 SU 559431A1 SU 2309216 A SU2309216 A SU 2309216A SU 2309216 A SU2309216 A SU 2309216A SU 559431 A1 SU559431 A1 SU 559431A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
output
analyzer
communication channel
Prior art date
Application number
SU2309216A
Other languages
Russian (ru)
Inventor
Виктор Степанович Миронов
Галина Сергеевна Миронова
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU2309216A priority Critical patent/SU559431A1/en
Application granted granted Critical
Publication of SU559431A1 publication Critical patent/SU559431A1/en

Links

Landscapes

  • Automatic Analysis And Handling Materials Therefor (AREA)

Description

и lO и инвертор 11, Выход инвертора 11 подключен к первому входу первого элемента И 1, второй вход которого соединен с выходом элемента ИЛИ 8, к первому входу которого подключен выход блока 7 форм ровани  и задержки сигнала. Выход дополнительного элемента И 10 подключен к первому входу второго элемента И 2, втфой вход которого соединен с входами блока 9 автоматической подстройки тактовых частот , блока 7 формировани  и задержки сигнала и вторым входом элемента ИЛИ 8. Выходы дешифраторов 4,5 соединены соот ветственно с третьими входами элементов И 2,1.and lO and inverter 11, the output of the inverter 11 is connected to the first input of the first element AND 1, the second input of which is connected to the output of the element OR 8, to the first input of which the output of the shaping and delaying unit 7 is connected. The output of the additional element And 10 is connected to the first input of the second element And 2, the input of which is connected to the inputs of the automatic frequency tuning unit 9, the signal shaping and delays unit 7 and the second input of the element 8. The decoder outputs 4.5 are connected respectively to the third the inputs of the elements And 2.1.

Анализатор работает следующим образомThe analyzer works as follows

С подачей тактовых сигналов анализатор автоматически включаетс  в работу. Поступающие по входу 12 сигналы, соответствующие фронтам примен емых посы- лок, подаютс  в блок 9 автоматической подстройки тактовых частот, на второй вход элемента И 2, на вход сброса блока 7 форми ровани  и задержки сигнала и через элемент ИЛИ 8 на второй вход эле- мента И 1. Сигнал с выхода блока 9 автоматической подстройки тактовых частот поступает на вход дополнительного элемента И 1О, с его выхода - на первый вход элемент И 2 и через инвертор 11 на первый вход элемента И 1.With clock signals, the analyzer automatically turns on. The signals arriving at the input 12 corresponding to the edges of the applied packages are fed to the automatic clock frequency adjustment unit 9, to the second input of the AND 2 element, to the reset input of the formation and delay unit 7, and through the OR 8 element to the second input 1 And the signal from the output of the automatic clock adjustment unit 9 is fed to the input of an additional element IO, from its output to the first input element I 2 and through the inverter 11 to the first input of element I 1.

По входу 13 тактовые сигналы постугпают в блок 7 формировани  и задержки сигнала, с выхода которого сигнал, вырабатываемый в случае отсутстви  сигналов, соответствующих фронтам принимаемых посылок , в течение заданного промежутка времени, поступает через элемент ИЛИ 8 на элемент И 1.At input 13, the clock signals are sent to block 7 to form and delay the signal, from which the signal generated in the absence of signals corresponding to the fronts of the received parcels, for a given period of time, flows through the OR element 8 to the AND 1 element.

С выходов элементов И 1, 2 сигналы проход т на соответствующие входы реверсивного счетчика 3, с его выходов - на входы дешифратора 4 наличи  передачи дискретной информации по каналу св зи и дешифратора 5 отсутстви  передачи дис- кратной информации по каналу св зи. С выходов «дешифраторов 4, 5 сигналы поступают соответственно на входы запретаFrom the outputs of the elements 1, 2, the signals are passed to the corresponding inputs of the reversible counter 3, from its outputs to the inputs of the decoder 4 the presence of transmission of discrete information via the communication channel and the decoder 5 no transmission of discrete information via the communication channel. From the outputs of the decoders 4, 5 signals are received respectively at the inputs of the ban

(третьи входы) элементов И 2,1 и на вхо ды усутановки I.H О триггера 6 фиксации состо ни . Из триггера 6 сигнал наличи  передачи информации поступает на вы- 14 анализатора, а сигнал отсутстЬи  передачи информации - на выход 15.(third inputs) of the elements AND 2.1 and the input inputs I.H About the trigger 6 state fixation. From trigger 6, the signal for the presence of information transfer is sent to the analyzer, and the signal for the absence of information transfer is output 15.

Технико-экономическа  эффективность изобретени  состоит в уменьшении времени анализа прч повышении надежности выделени  сигнала наличи  передачи информации по каналу св зи, а уменьшение времени анализа позвол ет повысить пропускную способность сети св зи.The technical and economic efficiency of the invention consists in reducing the time for the analysis of the PRC, increasing the reliability of extracting the signal of the presence of information transmission over the communication channel, and reducing the analysis time increases the capacity of the communication network.

Claims (1)

Формула изобретени Invention Formula Анализатор наличи  передачи дискретной информации по каналу св зи, содержащий триггер и два элемента И, выходы которых подключены к входам реверсивного счетчика отличающийс  тем, что, с целью уменьшени  времени анализа, в него введены два дешифратора, блок формировани  и задержки сигнала, элемент ИЛИ и последовтельно соединенные блок автоматической подстройки тактовых частот, дополнительный элемент И и инвертор, выход которого подключен к первому входу первого элемента И, второй вход которого соединен с вы ходом элемента ИЛИ, к входу которого подключен выход блока формировани  и задержки сигнала, выход дополнительного элемента И подключен к первому входу второго элемента И, второй вход которого соединен с входами блока автоматической подстройки тактовых частот, блока формировани  и задержки сигнала и вторым входом элемента ИЛИ, а выходы реверсивного счетчика через соответствующие дешифраторы подключены к третьим входам элементов И и к входам триггера.The analyzer of the transmission of discrete information over a communication channel, containing a trigger and two AND elements, the outputs of which are connected to the inputs of a reversible counter, characterized in that, in order to reduce the analysis time, two decoders, a signal shaping and delay unit, an OR element and serially connected block of automatic adjustment of clock frequencies, an additional element And an inverter, the output of which is connected to the first input of the first element And, the second input of which is connected to the output of the element OR, to the input which is connected to the output of the signal shaping and delay unit, the output of the additional element AND is connected to the first input of the second element AND, the second input of which is connected to the inputs of the automatic clock frequency tuning unit, the shaping and delay unit of the signal and the second input of the OR element, and the outputs of the reversible counter through the corresponding decoders are connected to the third inputs of the elements And to the inputs of the trigger. Источники информации, прин тые во внимание при экспертизе:Sources of information taken into account in the examination: 1, Авторское свипетельство СССР № 319094, М. Кл. Н О4 В 3/04, приоритет 29.04.70.1, USSR Authors ’List No. 319094, M. Cl. H O4 V 3/04, priority 04/29/70.
SU2309216A 1976-01-04 1976-01-04 Analyzer of the transmission of discrete information over a communication channel SU559431A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2309216A SU559431A1 (en) 1976-01-04 1976-01-04 Analyzer of the transmission of discrete information over a communication channel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2309216A SU559431A1 (en) 1976-01-04 1976-01-04 Analyzer of the transmission of discrete information over a communication channel

Publications (1)

Publication Number Publication Date
SU559431A1 true SU559431A1 (en) 1977-05-25

Family

ID=20643943

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2309216A SU559431A1 (en) 1976-01-04 1976-01-04 Analyzer of the transmission of discrete information over a communication channel

Country Status (1)

Country Link
SU (1) SU559431A1 (en)

Similar Documents

Publication Publication Date Title
SU559431A1 (en) Analyzer of the transmission of discrete information over a communication channel
ES448469A1 (en) A system of data transmission in binary series. (Machine-translation by Google Translate, not legally binding)
JPS5686582A (en) Quantizing system at reception side for video information transmitter
JPS5647139A (en) Optical transmitting signal-break detecting circuit
ES8107420A1 (en) Circuit arrangement for receiver-side clock recovery in digital synchronous information transmission.
GB1358113A (en) Filter apparatus
SU571007A1 (en) System of information transmission
JPS5637745A (en) Gate signal extracting circuit for time-division multiple connection system
GB1328558A (en) Fm pulse compression system for communicat-ons
SU623255A1 (en) Arrangement for discrete-weight summing of separated signals
JPS5419346A (en) Digital phase synchronous system
SU581588A1 (en) Device for synchronization of descrete multiposition signals
JPS5728448A (en) Timing extraction system
JPS5679524A (en) Conversion circuit for duty cycle
SU582576A1 (en) Automatic phase-wise frequency tuning device for short-wave communication channel
SU1021007A2 (en) Discrete phasing device
SU1594430A2 (en) Apparatus for measuring speed of mobile object
JPS5523613A (en) Reproducing system of timing information
EP0335492A3 (en) Dividing mechanisms for frequency synthesisers
GB1475416A (en) Arrangement for recognising and blanking out spurious signals in the receiving branch of an interrogator
JPS53113413A (en) Receiver with automatic tuning
ES417339A3 (en) Paralage discriminator system. (Machine-translation by Google Translate, not legally binding)
JPS5689156A (en) Repeater for digital communication
JPS5286710A (en) Am-fm radio receiver
JPS5739639A (en) Delay type phase correction system