SU546016A1 - Устройство дл формировани разр дных токов записи - Google Patents

Устройство дл формировани разр дных токов записи

Info

Publication number
SU546016A1
SU546016A1 SU2136346A SU2136346A SU546016A1 SU 546016 A1 SU546016 A1 SU 546016A1 SU 2136346 A SU2136346 A SU 2136346A SU 2136346 A SU2136346 A SU 2136346A SU 546016 A1 SU546016 A1 SU 546016A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
transistors
bus
driver
collector
Prior art date
Application number
SU2136346A
Other languages
English (en)
Inventor
Людмила Александровна Городилова
Виктор Георгиевич Деревянченко
Инна Вячеславовна Зелинская
Original Assignee
Предприятие П/Я А-7160
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7160 filed Critical Предприятие П/Я А-7160
Priority to SU2136346A priority Critical patent/SU546016A1/ru
Application granted granted Critical
Publication of SU546016A1 publication Critical patent/SU546016A1/ru

Links

Landscapes

  • Electronic Switches (AREA)

Description

Изобретеи.ие относитс  « области запоМИнаюш .их устройств и 1может быть использовано в качестве устройства дл  формировани  двухнол рных разр дных токов записи оперативного заиоминающего устройства.
Известиы устройства дл  формировани  разр дных токов записи 1, 2.
Одно ИЗ них содержит входной каскад и выходное устройство, выполненное на транзисторах различного типа ироводимости 1J. Дл  этого устройства характерны большие аипаратурные затраты.
Из известных устройств иаиболее близким техническим решением к данному изобретению  вл етс  устройство дл  формировани  разр дных токов записи иоложительной и отрицательной пол рности, содержаш.ее два формировател  импульсов тока, каждый из которых содержит входной и два выходных каскада, выполненные на транзисторах и резисторах 2,
Недостатками известного устройства дл  формировани  разр дных токов заииси  вл ютс  наличие в составе устройства двух трансформаторов, не поЗВОл юш,их получить полную интегральность устройства при изготовлении и ограЕичиваюш,их быстродействие , недостаточна  помехоустойчивость устройства (ложное срабатывание транзисторов выходных каскадов), определ ема  порогом
срабатывани  выходных транзисторов, и необходимость ирименени  двух источииков напр жени  положительной .и отрицательиой пол рности, каждый из которых используетс  только при формировании импульсного тока одной пол рности.
Целью изобретени   вл етс  повышение быстродействи  и помехоустойчивости устройства , уменьшение иотребл емой мош,ности н
количества источников питаии  в нем.
Поставленна  цель достигаетс  тем, что иредлол енное устройство содерж-ит дополнительные каскады, каждый из которых выиолнен на двух транзисторах, база первого и
эмнттер второго транзисторов соединены с коллектором транзистора соответствуюш,его входного каскада, коллектор первого транзистора через первый резисгор соединен с niHнои питани , эмиттер подключен непосредственно к .коллектору второго транзисгора и через второй резистор к базе второго транзистора , котора  через третий резистор соединена с шиной нулевого потенциала. Эмиттер первого и база второго транзисторов подключены
соответственно к базам транзисторов выходных каскадов, Коллекторы транзисторов первых выходных каскадов через четвертый резистор подключены к шине питани . Эмиттеры транзисторов вторых выходных каскадов
через п тый резистор соединены с шиной нулевого потенциала. Эмиттер транзистора первого выходного каскада первого формировател  и коллектор транзистора второго выходного каскада второго формировател  подключены к одной выходной шине устройства. Эммитер транзистора первого выходного каскада второго формировател  и коллектор т-ранзистора второго выходного каскада первого формировател  соединены с другой выходной иппюй устройсгоа. На чертеже представлеиа электрическа  схема устройства дл  формировани  разр дных токов записи. Устройство содержит два идентичных формировател  1, 2 и.м.пульсов тока. Каждый формирователь 1 и 2 содержит одинаковые входной каскад 3, дополнительный каскад 4, первый 5 и второй 6 выходиые каскады. Фуикциоиальные св зи в формировател х 1и 2 идентичны, поэтому приведено описание св зей одного фор.мировател . База транзистора 7 входного каскада 3 через последовательно соединенные резисторы 8 и 9 подключена к шине питани  10. Резисторы 8 и 9 соединены с входной шиной 11. Эмиттер транзистора 7 подключен к шине нулевого потенциала 12, а его коллектор через резистор 13 соединен с шиной 10 и непосредственно подключен к базе первого транзистора 14 и эмиттеру второго транзистора 15 каскада 4. Коллектор транзистора 14 через первый резистор 16 соединен с шиной 10, его эмиттер непосредственно подключен к коллектору транзистора 15 и базе транзистора 17 каскада 5, а через второй резистор 18 соединен с базами транзистора 15 и транзистора 19 каскада 6, которые через третий резистор 20 иодключены к шине 12. Коллекторы траизисторов 17 каскадов 5 формирователей 1 и 2 соединены и через четвертый резистор 21 подключены к шине 10. Эмиттеры транзисторов 19 каскадов 6 формирователей 1 и 2 соединены и через и тый резистор 22 подключены к шине 12. Э.миттер транзистора 17 формировател  1 соединен с коллектором транзистора 19 формировател  2и с одной выходной шиной 23, а эмиттер транзистора 17 формировател  2 соединен с коллектором транзистора 19 формировател  1 « с другой выходной шиной 24. Устройство работает следующем образом. В «сходном состо нии при отсутствии входных сигналов, додаваемых на базу транзистора 7 через резистор 8 формировател  1 или формировател  2, транзисторы 7 входных каскадов 3 открыты и работают в режиме насыщени  за счет напр жени , подаваемого на их базы через резисторы 8 И 9. Напр жение коллектора транзистора 7, равное падению напр жени  иа переходе коллектор-эмиттер, 1рикладываетс  к базе транзистора 14 и к амиттеру транзистора 15, обеспечива  работу транзисторов в режиме отсечки, поскольку его величины недостаточно дл  отпирани  транзистора 14, а переход база-эмиттер транзистора 15 смещен в обратном направлении. За счет работы транзистора 14 в режиме отсечки ток через резисторы 16, 18 и 20 не протекает , и базы транзисторов 17 и 19 имеют нулевой потенциал, а транзисторы 17 и 19 закрыты. Таким образом, в исходном состо нии дополнительные ,и выходные каскады закрыты , и мощность не рассеивают. Входной сигнал отрицательной пол рности поступает иа ишну 11 формировател  1 или 2 в зависимости от того, какой пол рности иеобходимо сформировать разр дный ток записи . При лодаче входного сигнала на шину 11 формировател  1 формирователь 2 остаетс  в исходном состо нии, и выходной сигнал на нагрузке формируетс  формирователем 1. При этом транзистор 7 закрываетс , траизистор 14 открываетс , и по цепочке шина 10, резистор 16, переход коллектор-эмиттер транзистора 14, резисторы 18, 20, шина 12 - протекает ток. Величины сопротивлени  резисторов 16, 18, 20 выбраны таким образом, что за счет падени  напр жени  обеспечиваетс  смещение. необходимое дл  открывани  транзисторов 17 и 19. В результате через нагрузку протекает ток ио цепочке: шина 10, резистор 21, переход коллектор-эмиттер транзистора 17 формировател  1, шина 23, нагрузка, ши.на 24, переход коллектор-эмиттер транзистора 19 формировател  1, резистор 22, обща  шипа 12. Величины сопротивлени  резисторов 21 и 22 выбраны таким образом, что ток записи и соответственно рассеиваема  мощность определ ютс  величиной сопротивлени  резистора 21. Таким образом, иеобходимым условием протекани  тока через нагруЗКу  вл етс  одновременное открывание транзисторов 17 и 19 одного формировател , что иовышает помехоустойчивость устройства при отсутствии входного сигнала за счет уменьшени  веро тности срабатывани  двух транзисторов одновременно при помехе. Резистор, служащий дл  создани  обратной св зи и о,бщий дл  формирователей 1, 2, дополнительно повышает помехоустойчивость вторых выходных каскадов обоих формирователей. При прохожде нии тока записи через транзисторы 17, 19 происходит накопление зар да в базах. По окончании действи  входного сигнала транзистор 7 открываетс , а транзистор 14 закрываетс . Потенциал эмиттера транзистора 15 понижаетс , а потенциал базы транзистора 15 становитс  выше .потенциала эмиттера за счет накопленного зар да в базах транзисторов 17, 19. В результате транзистор 15 откры ваетс  только .на врем  процесса компенсаци накопленного зар да, обеспечива  низкоомную цепь разр да через открытый транзистор 7, повыша  тем самым быстродействие устройства и улучша  параметры тока записи . При подаче входного сигнала на шину 11 формировател  2 формирователь 1 остаетс  в исходном состо нии, ;входной и дополнительный каскады формировател  2 работают
SU2136346A 1975-05-19 1975-05-19 Устройство дл формировани разр дных токов записи SU546016A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2136346A SU546016A1 (ru) 1975-05-19 1975-05-19 Устройство дл формировани разр дных токов записи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2136346A SU546016A1 (ru) 1975-05-19 1975-05-19 Устройство дл формировани разр дных токов записи

Publications (1)

Publication Number Publication Date
SU546016A1 true SU546016A1 (ru) 1977-02-05

Family

ID=48228057

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2136346A SU546016A1 (ru) 1975-05-19 1975-05-19 Устройство дл формировани разр дных токов записи

Country Status (1)

Country Link
SU (1) SU546016A1 (ru)

Similar Documents

Publication Publication Date Title
GB1491059A (en) Voltage level conversion circuit
KR900001026A (ko) 반도체회로 및 그것을 사용한 신호처리 시스템
US3126490A (en) High current pulse driver using darlington circuit
US3381144A (en) Transistor switch
SU546016A1 (ru) Устройство дл формировани разр дных токов записи
US3305729A (en) Amplitude selective unipolar amplifier of bipolar pulses
US3078395A (en) Bidirectional load current switching circuit
US3344321A (en) Magnetostrictive delay line driver
US3422283A (en) Normal and associative read out circuit for logic memory elements
US3175100A (en) Transistorized high-speed reversing double-pole-double-throw switching circuit
US4518872A (en) MOS Transition detector for plural signal lines using non-overlapping complementary interrogation pulses
US4870301A (en) Differential emitter-coupled-logic bus driver
KR940007978B1 (ko) 출력회로
SU1550581A1 (ru) Устройство дл формировани разр дных токов записи
GB1477398A (en) Decode circuit
US3155837A (en) Control apparatus
SU1285583A1 (ru) Амплитудный формирователь
SU1767695A2 (ru) Формирователь бипол рных импульсов
US3319085A (en) Tunnel diode switching circuit triggerable by single polarity input
JPH0152834B2 (ru)
JP2767911B2 (ja) プルアップ・プルダウン入力回路
SU1170593A1 (ru) Формирователь сигнала
SU531283A1 (ru) Логический элемент и-не
JPS6243367B2 (ru)
SU788341A1 (ru) Мостовой усилитель