SU537452A2 - Сихронизатор независимых импульсных последовательностей - Google Patents

Сихронизатор независимых импульсных последовательностей

Info

Publication number
SU537452A2
SU537452A2 SU2052029A SU2052029A SU537452A2 SU 537452 A2 SU537452 A2 SU 537452A2 SU 2052029 A SU2052029 A SU 2052029A SU 2052029 A SU2052029 A SU 2052029A SU 537452 A2 SU537452 A2 SU 537452A2
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
outputs
inputs
elements
output
Prior art date
Application number
SU2052029A
Other languages
English (en)
Inventor
Марк Нухимович Штульберг
Original Assignee
Предприятие П/Я М-5619
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5619 filed Critical Предприятие П/Я М-5619
Priority to SU2052029A priority Critical patent/SU537452A2/ru
Application granted granted Critical
Publication of SU537452A2 publication Critical patent/SU537452A2/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

1
Изобретение относитс  к электросв зи и может использоватьс  в импульсных цифровых системах св зи.
По основному авт. св. № 410567 известен синхронизатор независимых импульсных последовательностей , содержащий распределитель записи, выходы которого подключены через схемы совпадени  к входам соответствующих  чеек пам ти, а к другим входам  чеек пам ти подключены одноименные выходы распределител  считывани , причем управл ющие входы схем совпадени  соединены с входом распределител  записи через блок выделени  тактовой частоты, а к входу распределител  считывани  через последовательно соединенные элементы НЕ и ИЛИ подключен генератор импульсов считывани ; кроме того, один из выходов распределител  записи и одноименный выход распределител  считывани  подключены к парафазным входам триггера, между выходом которого и предыдущим упом нутым выходом распределител  записи включена дополнительна  схема совпадени , выход которой подключен к элементу ИЛИ, а между другим выходом триггера и последующим упом нутым выходом распределител  записи включена друга  дополнительна  схема совпадени , выход которой подключен к входу элемента НЕ 1.
Такой синхронизатор представл ет собой
индикатор, позвол ющий обнаружить промежуточные значени  отклонени  сдвига фаз между моментами записи и считывани  от номинального значени .
Однако дл  обнаружени  каждого промежуточного значени  отклонени  сдвига фаз требуетс  дополнительна  контрольна  импульсна  последовательность, что приводит к снижению точности определени  величины
отклонени  сдвига фаз.
Целью изобретени   вл етс  увеличение точности фиксации величииы сдвига фаз между импульсными последовательност ми записи и считывани .
Дл  этого в синхронизатор независимых импульсных иоследовательностей введены счетчик и два элемента И, при этом к первым входам элементов И подключены соответствующие парафазиые выходы триггера, к вторым входам - соответствующий выход распределител  считывани , а к третьим входам- соответствующие выходы счетч1 ка, к входам «Добавление и «Вычитание которого подключены соответственно выходы элементов И, при этом к управл ющему входу счетчика подключен выход генератора импульсов считывани .
Такой синхронизатор позвол ет обнаруживать дискретиые значени  отклонени  сдвига

Claims (1)

  1. фаз при помощи одиой импульсной последомента И 18, вызыва  добавление единицы в состо ние счетчика 20. Изменение сигналов на его выходах будет происходить на позици х , все более близких к началу цикла, обеспечива  соответствующее перемещение момента обнаружени  отклонени  сдвига фаз. Как только величина отклонени  становитс  равной 2 , совпадение сигналов с выхода распределител  1 записи и триггера 15 произойдет на схеме 17 совпаденн , выходной сигнал которой при помощи элемента НЕ 12 запрещает считывание одного символа, осуществл   положительный стаффинг, а счетчик 20 устанавливаетс  в исходное состо ние . Формула изобретени  Синхронизатор независимых имиульсных последовательностей по авт. св. № 410567, отличающеес  тем, что, с целью увеличени  точности фиксации величины сдвига фаз между импульсными последовательност ми записи и считывани , в него введены счетчик и два элемента И, при этом к первым входам элементов И подключены соответствующие парафазные выходы триггера, к вторым входам - соответствующий выход распределител  считывани , а к третьим входам - соответствующие выходы счетчика, к входам «Добавление и «Вычитание которого подключены соответственно выходы элементов И, причем к управл ющему входу счетчика подключен выход генератора импульсов считывани . Источники информации, прин тые во внимание нри экспертизе: 1. Авт. св. № 410567, кл. Н 04L 7/04, 1972.
SU2052029A 1974-08-13 1974-08-13 Сихронизатор независимых импульсных последовательностей SU537452A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2052029A SU537452A2 (ru) 1974-08-13 1974-08-13 Сихронизатор независимых импульсных последовательностей

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2052029A SU537452A2 (ru) 1974-08-13 1974-08-13 Сихронизатор независимых импульсных последовательностей

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU410567 Addition

Publications (1)

Publication Number Publication Date
SU537452A2 true SU537452A2 (ru) 1976-11-30

Family

ID=20593583

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2052029A SU537452A2 (ru) 1974-08-13 1974-08-13 Сихронизатор независимых импульсных последовательностей

Country Status (1)

Country Link
SU (1) SU537452A2 (ru)

Similar Documents

Publication Publication Date Title
SU537452A2 (ru) Сихронизатор независимых импульсных последовательностей
SU554626A2 (ru) Устройство дл декодировани циклических кодов
SU930685A1 (ru) Счетное устройство
SU968765A1 (ru) Цифровое устройство дл определени кода скорости и ускорени
SU864578A1 (ru) Пересчетное устройство
SU571917A1 (ru) Способ выделени ошибок из испытательного псевдослучайного сигнала в виде м-последовательности и устройство дл его осуществлени
SU834663A1 (ru) Многоканальное устройство дл изме-РЕНи ВРЕМЕННыХ иНТЕРВАлОВ B НЕпЕРиОди-чЕСКиХ пОСлЕдОВАТЕльНОСТ Х иМпульСОВ
SU1111174A1 (ru) Устройство дл выделени экстремумов
US2905383A (en) Register zero test
SU822298A1 (ru) Устройство дл контрол блокапОСТО ННОй пАМ Ти
SU789905A1 (ru) Датчик момента экстремума
SU557718A1 (ru) Цифровой указатель экстремумов сигнала
SU789856A1 (ru) Измеритель разности временных интервалов
SU394792A1 (ru) УСТРОЙСТВО дл ОБНАРУЖЕНИЯ КОНЦА
SU667966A1 (ru) Устройство дл сравнени чисел
SU684552A1 (ru) Цифровой функциональный преобразователь
SU425261A1 (ru) Реле сопротивления
SU991423A1 (ru) Устройство дл вычислени разности двух чисел
SU571754A1 (ru) Цифровое устройство дл измерени ускорени
SU572933A1 (ru) Делитель частоты с дробным коэффициентом делени
SU951297A1 (ru) Устройство дл определени разности двух чисел
SU1200289A1 (ru) Микропрограммное устройство управлени
SU750480A1 (ru) Устройство дл сравнени чисел с допусками
SU1310792A1 (ru) Таймер
SU538377A1 (ru) Устройство дл считывани графической информации