SU525116A1 - Частотный интегратор - Google Patents

Частотный интегратор

Info

Publication number
SU525116A1
SU525116A1 SU2045247A SU2045247A SU525116A1 SU 525116 A1 SU525116 A1 SU 525116A1 SU 2045247 A SU2045247 A SU 2045247A SU 2045247 A SU2045247 A SU 2045247A SU 525116 A1 SU525116 A1 SU 525116A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulses
counter
main counter
Prior art date
Application number
SU2045247A
Other languages
English (en)
Inventor
Кальман Яковлевич Кессель
Борис Александрович Горбачев
Нияз Бориевич Ибрагимов
Анатолий Федотович Хижняк
Юрий Викторович Двоеглазов
Original Assignee
Специальное Проектно-Конструкторское Бюро Средств Автоматизации Нефтедобычи И Нефтехимии
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Проектно-Конструкторское Бюро Средств Автоматизации Нефтедобычи И Нефтехимии filed Critical Специальное Проектно-Конструкторское Бюро Средств Автоматизации Нефтедобычи И Нефтехимии
Priority to SU2045247A priority Critical patent/SU525116A1/ru
Application granted granted Critical
Publication of SU525116A1 publication Critical patent/SU525116A1/ru

Links

Landscapes

  • Measurement Of Radiation (AREA)

Description

(54) ЧАСТОТНЫЙ ИНТЕГРАТОР
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  вычислени , хранени  и выдачи в канал св зи интегральных значений различных физических величин .
Известны частотные интеграторы с цифровым выходом, содержащие последовательно соединенные частотный преобразователь, пересчетный блок, вычитатель, первый вход которого подключен к выходу пересчетного блока, а второй вход - к первому входу устройства, основной счетчик, первьш вход которого подключен к выходу вычитател , и последовательно соединенные генератор импульсов , элемент И, первьш вход которого подключен к выходу генератора импульсов, второй вход-к выходу триггера )Т1равлени , к первому входу которого подключен второй вход устройства, а второй вход триггера управлени  объединен с выходом дополш1тельного счетчика, счетньш вход которого подключен ко второму входу основного счетчика и выходу элемента И 1 .
В известных интеграторах врем  считьшани  информации существенно зависит от емкости основного счетчика, увеличива сь пр мо пропорпионально емкости. Кроме того, при увеличении
емкости основного счетчика необходимо увеличивать емкость дополнительного счетчика, при этом возрастают аппаратурные затраты.
Целью изобретени   вл етс  повыщение быстродействи  и упрощение интегратора. В описываемом интеграторе это достигаетс  тем, что в него введены п триггеров и п элементов И, а основной счетчик содержит п групп разр дов, причем выход каждой группы подключен к первому входу следующей группы и первому входу соответствующего триггера из п триггеров, вторые входы которых объединены и подключены к выходу дополнительного счетчика, выход каждого триггера подключен к первому входу соответствующего элемента И
из п элементов И, а счетньш вход дополнительного счетчика объединен со вторыми входами п элементов И и п групп разр дов основного счетчика .
На чертеже показана функциональна  схема
описываемого интегратора.
Он содержит частотный преобразователь 1, пересчетный блок 2, вычитатель 3, основной счетчик, содержащий п групп разр дов 4-1, 4-2,....4-п, дополнительный счетчик 4, грзшпу из п триггеров 5-1,
5-25-п, триггер управлени  5, генератор 6 импульсов , группу из п элементов И 7-1, 7-2,....7-п, элемент И 7, первый вход 8, второй вход 9 и третий вход 10 интегратора. Входна  информаци  через вход 10 подаетс  на последовательно соединенные частотный преобразователь 1, пересчетный блок 2, вычитатель 3, первый вход которого подключен к выходу пересчетного блока, а второй вход - к первому входу интегратора. Первьш вход основного счетчика 4 подключен к выходу вычитател  3. Интегратор содержит последовательно соединенные генератор импульсов 6, элемент И 7, первый вход которого подключен к выходу генератора импульсов, второй вход - к выходу триггера управлени  5 к первому входу которого подключен второй вход устройства 9, а второй вход триггера 5 объединен с выходом дополнительного счетчика 4, счетный вход которого подключен к выходу элемента И 7 и ко второму входу основного счетчика 4, содержащего п групп разр дов 4-1,
4- 2,....4 - п, причем выход каждой группы подключен к первому входу следующей группы и первому входу соответствующего триггера из п триггеров
5- 1, 5 - 2,...5 - п, вторые входы которых объединены и по.1цключены к выходу дополнительного счетчика 4, выход каждого триггера 5 - к первому входу соответствующего элемента И 7-1,7-2,....7 - п, а счетный вход дополнительного счетчика 4 объединен со вторь№ш входами п элементов И 7-1,7-2...7 - п и п групп разр дов 4-1,4-2... А п основного счетчика.
Последовательность импульсов А, каждый из которых по вл етс  в момент очередного фиксированного приращени  интеграла, постзшает на первый разр д 4-1 основного счетчика. Импульсы переполнени  с первого разр да поступают на второй разр д 4-2 основного счетчика и т.д. С поступлением импульса на вход 9 триггер 5 устанавливаетс  в состо ние, разрешающее прохождение импульсов генератора 6 через элемент И 7, которые начинают поступать на вход дополнительного счетчика 4 и на входы разр дов 4-1, 4-24-п основного счетчика. Импульсы переполнени  на выходах разр дов 4-1, 4-2,....4 -п формируютс  при поступлении на их входы количества импульсов генератора, определ емого по формуле
,
где N - количество импульсов генератора, поступающее на вход п- го разр да основного счетчика; S-емкость данного разр да; Q-количество им. ульсов, накопленное в п-м
разр де основного счетчика к моменту начала считывани .
Предположим, что в первом разр де 4-1 накопилось четыре импульса, во втором разр де 4- 2 накопилось щесть импульсов, а емкость одного разр да основного счетчика равна дес ти. Тогда на выходе разр да 4-1 импульс переполнени  по вл етс  после поступлени  на его вход количества импульсов NI , а на выходе разр да 4-2 импульс переполнени  по вл етс  поспе постулени  на его вход количества импульсов N2
. Импульсами переполнени  соответствующие выходные триггеры 5-1 и 5-2 устанавливаютс  в состо ние, разрешающее прохождение импульсов генераторов через элементы И 7-1 и 7-2, на выходах которых по вл ютс  выходные импульсы. При поступлении на вход счетчика 4 количества импульсов, равного его емкости S (в данном случае ), на его выходе формируетс  импульс переполнени , устанавливающий все триггеры схемы в исходное состо ние, запрещающее прохождение импульсов генератора через элемены ,7-2-....7-пи7
Таким образом, на выход п-го выходного элемент И проходит количество импульсов генератора , определ емое по формуле
N .S-N S-(S-Ql , выхnn n
дополнительный счетчик оказываетс  в состо нии
ноль, а на входы разр дов основного счетчика поступает количество импульсов, равное емкости одного разр да, вследствие чего в них записьшаетс  информаци 
где количество импульсов, записанное после считывани  в п-м разр де.
Таким образом, первоначальна  информаци  не разрушаетс .
Вследствие того, что емкость дополнительного счетчика равна емкости только одного разр да основного счетчика, наращивание емкости основного счетчика в описываемом интеграторе, в отличие от известного, не влечет за собой наращивани  емкости дополнительного счетчика, значительно повыщает его быстродействие и упрощает: схему.

Claims (1)

1. Авт. св. СССР № 319942, М.Кл. G06G 7/18,1969.
SU2045247A 1974-07-12 1974-07-12 Частотный интегратор SU525116A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2045247A SU525116A1 (ru) 1974-07-12 1974-07-12 Частотный интегратор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2045247A SU525116A1 (ru) 1974-07-12 1974-07-12 Частотный интегратор

Publications (1)

Publication Number Publication Date
SU525116A1 true SU525116A1 (ru) 1976-08-15

Family

ID=20591381

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2045247A SU525116A1 (ru) 1974-07-12 1974-07-12 Частотный интегратор

Country Status (1)

Country Link
SU (1) SU525116A1 (ru)

Similar Documents

Publication Publication Date Title
US3296426A (en) Computing device
SU525116A1 (ru) Частотный интегратор
US3237171A (en) Timing device
US3151238A (en) Devices for dividing binary number signals
SU423176A1 (ru) Устройство для сдвига информации
SU362305A1 (ru) Устройство для представления гистограммы распределения
SU437061A1 (ru) Генератор цепеей маркова
SU439805A1 (ru) Устройство дл извлечени квадратного корн
SU790000A1 (ru) Устройство дл анализа больших регул рных сетей
SU1247773A1 (ru) Устройство дл измерени частоты
SU486317A1 (ru) Устройство дл поиска чисел в заданном диапозоне
SU512472A1 (ru) Устройство дл перебора сочетаний
SU907552A1 (ru) Модель узла дл исследовани графа
SU409386A1 (ru) Десятичный счетчик
SU421134A1 (ru) Устройство деления частоты следованияимпульсов
SU575645A2 (ru) Устройство дл срвнени следующих друг за другом чисел
SU485502A1 (ru) Регистр сдвига
SU450168A1 (ru) Устройство дл пакетного умножени чисел
SU410419A1 (ru)
SU984031A1 (ru) Преобразователь кода в частоту
SU840902A1 (ru) Вычислительное устройство
SU395989A1 (ru) Накапливающий двоичный счетчик
SU924704A1 (ru) Устройство дл возведени в куб
SU491129A1 (ru) Устройство дл возведени двоичных чисел в третью степень
SU378833A1 (ru) Устройство для ввода информации