SU516047A1 - Устройство дл моделировани потока ошибок в дискретных каналах св зи - Google Patents

Устройство дл моделировани потока ошибок в дискретных каналах св зи

Info

Publication number
SU516047A1
SU516047A1 SU2115679A SU2115679A SU516047A1 SU 516047 A1 SU516047 A1 SU 516047A1 SU 2115679 A SU2115679 A SU 2115679A SU 2115679 A SU2115679 A SU 2115679A SU 516047 A1 SU516047 A1 SU 516047A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
inputs
trigger
counter
Prior art date
Application number
SU2115679A
Other languages
English (en)
Inventor
Валентин Михайлович Глушань
Original Assignee
Таганрогский радиотехнический институт им. В.Д.Калмыкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Таганрогский радиотехнический институт им. В.Д.Калмыкова filed Critical Таганрогский радиотехнический институт им. В.Д.Калмыкова
Priority to SU2115679A priority Critical patent/SU516047A1/ru
Application granted granted Critical
Publication of SU516047A1 publication Critical patent/SU516047A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

1
Изобретение относитс  к области вычислительной техники и может -быть использовано дл  моделировани  потоков ошибок, возникающих при передаче сообщений по дискретным каналам св зи.
Известны устройства дл  моделировани  потока ошибок в каналах св зи.
Одно из известных 1 устройств дл  моделировани  потока ошибок в каналах св зи содержит генератор тактовых импульсов, управл емый веро тностный элемент, счетчик, дешифратор, цифро-аналоговый преобразователь . У этого устройства имеетс  возможность управлени  относительной частотой по влени  импульсов, «о управл ть другими параметрами потока не представл етс  возможным .
Другое из известных устройств дл  моделировани  потока ошибок в каналах св зи 2 также содержит генератор тактовых импульсов , управл емый веро тностный элемент, счетчики, дешифраторы, цифро-аналоговые преобразователи. Дл  обеспечени  возможности управлени  степенью группировани  потока ошибок в устройство введены логические элементы. Однако это устройство не позвол ет моделировать произвольные законы распределени  безошибочных интервалов.
Наиболее близким техническим решением
изобретению  вл етс  устройство дл  моделировани  потока ошибок в дискретных каналах св зи, включающее в себ  управл емый веро тностный двоичный элемент, первый вход которого подсоединен к выходу генератора тактовых импульсов, а второй вход - к выходу цифро-аналогового преобразовател . Входы этого преобразовател  соединены с выходами дешифратора, входы дешифратора - с выходами счетчика, вход «Сброс которого подключен к выходу первого элемента «ИЛИ. Это устройство дает возможность моделировать произвольные законы распределени  параметров потока ошибок. Недостатком известного устройства  вл етс  его аппаратурна  избыточность.
Цель изобретени  - упрощение устройства. Дл  этого в устройство введепы первый триггер, входы которого подключены к выходам управл емого веро тностного двоичного
элемента, а выходы --к знаковым входам дешифратора , второй элемент «ИЛИ, входы которого подсоединены к входам первого триггера , линию задержки, входом соединенную с выходом второго элемента «ИЛИ, а выходом - со счетным входом счетчика, второй триггер, входы которого св заны с входами первого триггера, дифференцирующего цепь, вход которой подключен к вы.ходу второго триггера, а выход - к первому входу первого элемента «ИЛИ, элемент «НЕ, вход которого соединен с выходом дифференцирующей цепи, а выход - с вторым входом первого элемента «ИЛИ.
Сущность предполагаемого изобретени  заключаетс  в том, что введенные элементы позвол ют использовать одну и. ту же день последовательно соединенных счетчика, дешифратора , цифро-аналогового преобразовател  и веро тностного элемента дл  получени  заданных законов распределени  дли«ы серий ошибо к и промежутков между ними.
На фиг. 1 приведена блок-схема устройства; на фиг. 2 (а - г)-диаграммы, иллюстрирующие сущность нредлагаемого изобретени .
На диаграмме 2, а представлен поток случайных имиульсов на одном из выходов веро тностного элемента, например единичном. На другом выходе (пулевом) ноток - инвертированный . Каждый из потоков подаетс  иа соответствующий вход триггера, ноэтому он измен ет свое состо ние в мо.мент окончани  серии импульсов - ошибок и серии промежутков - отсутствие импульсов (диаграмма 2,6). Напр жение с нулевого выхода триггера дифференцируетс  (диаграмма 2,в), отрицательные импульсы инвертируютс .
Импульсы смены состо ний триггера через схему «ИЛИ (диаграмма 2, г) подаютс  на сброс счетчика. Таким образом, один и IOT же счетчик каждый раз ПО окончании серии одного тина, например, импульсов сбрасываетс  в нулевое состо ние и затем начинает подсчитывать длиьгу серий промежутков (отсутстви  импульсов).
Устройство состоит из генератора 1 тактовых импульсов, управл емого веро тностного двоичного элемента 2, триггера 3, элемента «ИЛИ 4, триггера 5, дифференцирующей цепочки 6, элемента «НЕ 7, линии 8 задержки, счетчика 9, элемента «ИЛИ 10, дешифратора 11, цифро-аналогового преобразовател  12.
Выход генератора 1 подключен к первому входу веро тностного элемента 2, нулевой выход элеме гга 2 - к нулевым входам триггеров 3 и 5, первым входам элемента «ИЛИ 4, а единичный выход к единичным входам триггеров 3 и 5, второму входу элемента «ИЛИ 4, а также к выходной клемме. .Выход элемента «ИЛИ 4 через линию 8 задержки св зан с входом счетчика 9, а шина его сброса - с выходом элемеита «ИЛИ 10. Первый вход элемента «ИЛИ 10 соединен через дифференцирующую цепочку 6 с нулевым выходом триггера 5, а второй вход - с выходом элемента «НЕ 7, вход которого подключен к выходу дифференцирующей цепочки.
Разр дные выходы счетчика 9 соединены с входами дешифратора 11, два других входа (знаковых) дешифратора - с иулевым и едиНИЧ1НЫМ выходами триггера 3, выходы дешифратора - с входами циф|ро-аналогового преобразовател  12, выход которого подключен к управл ющему входу веро тностного элемента 2.
Рассмотрим работу устройства. Нредиоложим, что в некоторый фиксированный момент времени импульс по вилс  «а единичном выходе веро тностного элемента 2. Этот импульс устанавливает триггеры 3 и 5 в единичное состо ние. Продифференцированный импульс подаетс  на шииу сброса счетчика 9. После этого имнульс с едииичиого выхода веро тностного элемента 2, задержанный в
линии 8, поступает на вход счетчика 9. Код с выхода счетчика 9 с учетом знака с выхода триггера 3 возбуждает соответствующую шину дешифратора 11. На выходе цифро-аналогового преобразовател  12 образуетс  соответствующее возбужденной щине дешифратора 11 управл ющее напр жение, которое поступает на управл ющий вход веро тностного элемента 2. Это напр женне измен ет веро тность по влени  импульса в следующем такте на его единичном выходе в соответствии с задаиной функцией распределени  длин серий .
Если В следующем такте оп ть по вл етс  имнульс на единичном выходе веро тностного
элемента, то сигнал сброса на счетчик 9 не проходит, но в него добавл етс  единица. Так как в счетчике оказываетс , другой код, то вырабатываетс  и другое управл ющее напр жение на выходе цифро-аналогового преобразовател  12, соответственно которому измен етс  и веро тность по влени  в следующем такте импульса на единичном выходе веро тностного элемента 2. Когда импульс по вл етс  на нулевом выходе веро тностного элемента 2, то он, во-первых , перебрасывает знаковый триггер 3, который сигнализирует, что счетчик подсчитывает серию дл  нулей, во-вторых, переводит триггер 5 в иулевое состо ние. Имиульс смены состо ний триггера 5 продифференцируетс  дифференцирующей цепочкой 6, проинвертируетс  элементом «НЕ и через элемент «ИЛИ 10 сбрасывает счетчик 9 в нулевое состо ние. После этого задержанный в линии 8 имнульс
с нулевого выхода веро тностного элемента 2 поступает на счетчик 9. Аналогично, как и дл  серии единиц, на выходе цифро-аналогового преобразовател  12 вырабатываетс  напр жение , которое управл ет работой веро тностного элемента.
Таким образом, в предлагаемом устройстве осуществл етс  то же независимое управление законами распределени  длин серий единиц и нулей. Устройство оказываетс  значительно
проще за счет того, что в нем используетс  одиа цепочка последовательно соединенных счетчика, дешифратора, цифро-аналогового преобразовател  и веро тностного элемента вместо двух, и экономичнее, так как эти узлы все врем  наход тс  под полезной нагрузкой .

Claims (1)

  1. Формула изобретени 
    Устройство дл  моделировани  потока ошибок в дискретных каналах св зи, содержащее управл емый веро тностный двоичный элемент, первый вход которого подключен к выходу генератора тактовых импульсов, а второй вход - к выходу цифро-аналогового преобразовател , входы которого соединены с выходами дешифратора, входы которого соединены с выходами счетчика, вход «Сброс которого подключен к выходу первого элемента «ИЛИ, отличающеес  тем, что, с целью упрощени  устройства, оно содержит первый триггер, входы которого подключены к выходам управл емого веро тностного двоичного элемента, а выходы - к знаковым входам дешифратора, второй элемент «ИЛИ, входы которого подключены к входам первого триггера, линию задержки, вход которой подключен к выходу второго элемента «ИЛИ, а выход - к счетному входу счетчика , второй триггер, входы которого соединены с входами первого триггера, дифференцирующую цепь, вход которой соединен с выходом второго триггера, а выход - с первым входом первого элемента «ИЛИ, элемент «НЕ, вход которого соединен с выходом дифференцирующей цепн, а выход - с вторым входом первого элемента «ИЛИ.
    Источники, прин тые во внимание при экспертизе:
    1 Авт св. 325692, кл. G 06F 15/36, 1970.
    2 Авт. св. 430488, кл. G 06F 15/36, 1973.
SU2115679A 1975-03-21 1975-03-21 Устройство дл моделировани потока ошибок в дискретных каналах св зи SU516047A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2115679A SU516047A1 (ru) 1975-03-21 1975-03-21 Устройство дл моделировани потока ошибок в дискретных каналах св зи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2115679A SU516047A1 (ru) 1975-03-21 1975-03-21 Устройство дл моделировани потока ошибок в дискретных каналах св зи

Publications (1)

Publication Number Publication Date
SU516047A1 true SU516047A1 (ru) 1976-05-30

Family

ID=20613406

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2115679A SU516047A1 (ru) 1975-03-21 1975-03-21 Устройство дл моделировани потока ошибок в дискретных каналах св зи

Country Status (1)

Country Link
SU (1) SU516047A1 (ru)

Similar Documents

Publication Publication Date Title
SU516047A1 (ru) Устройство дл моделировани потока ошибок в дискретных каналах св зи
US3237171A (en) Timing device
SU468251A1 (ru) Устройство дл моделировани потока ошибок в дискретных каналах св зи
JPH04604Y2 (ru)
SU1709334A1 (ru) Устройство дл моделировани систем сбора и передачи данных
US3657477A (en) Arrangement for encoding intelligence
US3308286A (en) Statistical decision circuit
SU516030A1 (ru) Генератор случайной последовательности импульсов
SU660043A1 (ru) Устройство дл синхронизации группы блоков обработки данных
SU959087A1 (ru) Устройство дл веро тностного моделировани систем массового обслуживани
SU1115059A1 (ru) Устройство дл моделировани системы сбора и обработки данных
SU1083188A1 (ru) Генератор потоков случайных событий
SU418971A1 (ru)
SU400891A1 (ru) Преобразователь двоичного кода б двоично- десятичный код градусов и минут
SU1056467A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU407313A1 (ru) УСТРОЙСТВО ДЛЯ ВЫЧИСЛЕНИЯ ОСТАТКА ПО МОДУЛЮ от ЧИСЛА
SU1076901A1 (ru) Устройство дл сортировки чисел
SU515289A1 (ru) Делитель частоты импульсов
SU1338019A1 (ru) Генератор случайного потока импульсов
SU428385A1 (ru)
SU834852A2 (ru) Генератор радиоимпульсов со случай-НыМи пАРАМЕТРАМи
SU842810A1 (ru) Двоичный делитель частоты
SU1674150A1 (ru) Устройство дл моделировани системы св зи
SU437079A1 (ru) Устройство дл перемножени функций распределени веро тностей
SU843282A1 (ru) Устройство дл моделировани дискрет-НОгО КАНАлА СВ зи