SU515297A1 - Discrete Analog Decoder - Google Patents

Discrete Analog Decoder

Info

Publication number
SU515297A1
SU515297A1 SU2101526A SU2101526A SU515297A1 SU 515297 A1 SU515297 A1 SU 515297A1 SU 2101526 A SU2101526 A SU 2101526A SU 2101526 A SU2101526 A SU 2101526A SU 515297 A1 SU515297 A1 SU 515297A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
delay line
output
block
Prior art date
Application number
SU2101526A
Other languages
Russian (ru)
Inventor
Антонина Юрьевна Дзевановская
Людмила Анатольевна Каржавина
Сергей Борисович Макаров
Константин Александрович Мешковский
Юлай Галимович Насыров
Игорь Анатольевич Цикин
Original Assignee
Ленинградский Ордена Ленина Политехнический Институт Им.М.И.Калинина
Предприятие П/Я В-8828
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Политехнический Институт Им.М.И.Калинина, Предприятие П/Я В-8828 filed Critical Ленинградский Ордена Ленина Политехнический Институт Им.М.И.Калинина
Priority to SU2101526A priority Critical patent/SU515297A1/en
Application granted granted Critical
Publication of SU515297A1 publication Critical patent/SU515297A1/en

Links

Landscapes

  • Dc Digital Transmission (AREA)

Description

(54) ДИСКРЕТНО-АНАЛОГОВОЕ ДЕКОДИРУЮЩЕЕ УСТРОЙСТВО(54) DISCRETE ANALOG DECODER DEVICE

тающего блока 9   выходных ключей 8 соединены непосредственно с блоком дл  синхронизации 2, вход которого и входы входных ключей 3 объединены н подключены к входу устройства.The melting unit 9 of the output keys 8 is connected directly to the unit for synchronization 2, the input of which and the inputs of the input keys 3 are combined and connected to the input of the device.

Устройство работает следующим образом .The device works as follows.

Непрерывный входной сигнал поступает на вход поочередно работающих входных ключей 3-i и 3-2, с выходов которых последовательность импульсов с амплитудами , пропорциональными выборочным значени м сигнала в соответствующие моменты времени, поступает на входы линий задер  ки 4 и 5.The continuous input signal is fed to the input of alternately operating input keys 3-i and 3-2, from the outputs of which a sequence of pulses with amplitudes proportional to the selective values of the signal at the corresponding times, is fed to the inputs of the delay lines 4 and 5.

Импульсные последовательности, упра. л ющие работой входных ключей 3-1 и 3-2, сдвинуты во времени таким образом, что в течение длительности Т входного сигнала стробирование происходит входным ключом 3-1 с интервалом ДТ- где F - полоса частот, занимаема  входным сигналом.Pulse sequences, control. The operation of the input keys 3-1 and 3-2 are shifted in time in such a way that for the duration T of the input signal the gating takes place with the input key 3-1 with the interval DT - where F is the frequency band occupied by the input signal.

В течение следующего периода времени, равного длительности сигнала Т , стробирование происходит вторым входным ключо 3-2 с тем же интервалом Л Т , к выходу которого подключен вход второй линии задержки 5, работа которой аналогична работе линии задержки 4. При этом лини  задержки 4 переключаетс  в режим долговременной пам ти таким образом, что выборочные значени  сигнала, которые были записаны в ее  чейках, запоминаютс  на врем  равное Т ,During the next period of time equal to the duration of the signal T, gating occurs by the second input key 3-2 with the same interval L T, the output of which is connected to the input of the second delay line 5, whose operation is similar to the operation of the delay line 4. At the same time, delay line 4 switches to the long-term memory mode in such a way that the sampled signal values that were recorded in its cells are remembered for a time equal to T,

К отводам двух линий задержки 4 и 5 подключены два одинаковых блока элементов взвешивани  6 и 7, Импульсные последовательности , управл ющие работой блоков элементов взвешивани  6 и 7, раэ . несены во времени, В каждый момент времени , через интервал At Тп J где; ж. - число позиций кода, коэффициаыты. передачи всех элементов взвешивани  6 ( N элементов), при помощи импульсных последовательностей, вырабатываемых генератором опорных сигналов 1, одновреме но устанавливаютс  пропорциональными вы борочным значени м импульсных реакций фильтров, согласованных с данной формой сигнала. Выходы каждого из элементов взвешивани  6 и 7 объединены и подключены к входам выходных ключей 8, работающих противофазно с входными ключами 3-1 и 3-2.Two identical blocks of weighing elements 6 and 7 are connected to the taps of two delay lines 4 and 5, impulse sequences controlling the operation of blocks of weighing elements 6 and 7, rae. are carried in time, B every moment of time, through the interval At Tn J where; g. - number of code positions, coefficients. the transmissions of all weighing elements 6 (N elements), using pulse sequences generated by reference signal generator 1, are simultaneously set proportional to sampling values of the pulse responses of filters matched to a given waveform. The outputs of each of the weighing elements 6 and 7 are combined and connected to the inputs of the output keys 8, working in antiphase with the input keys 3-1 and 3-2.

Таким образом, на вход решаюцето блока 9 в данный момент времени пропускает с  только сумма выборочных значений входного сигнала, умноженных на выборочные значени  1 -и импульсной реакции (i 1 , г,... Ht ).Thus, to solve the input, block 9 at a given time passes only the sum of the sample values of the input signal multiplied by the sample values of the 1 - and impulse response (i 1, g, ... Ht).

Последовательности, состо щи(е из импульсов, амплитуды которых пропорциональны выборочным значени м результата опггимальной обработки входного сигнала, поступают на вход решающего блока У, состо щего , например, из блока дл  выбора -максимального напр жени , который осуществл ет выбор максимального импульса на интервале Т , и регенератора комбинации, запоминающего номер позиций кода и регенерирующего требуемое кодовое слово.The sequences consisting of pulses, the amplitudes of which are proportional to the sampled values of the result of the opgimal processing of the input signal, are fed to the input of the decision block Y, consisting, for example, of a block for selecting -maximum voltage that selects the maximum pulse in the interval T, and the regenerator combination, storing the number of positions of the code and regenerating the desired code word.

Таким образом достигаетс  значительное упрощение устройства в целом, что особенно про вл етс  в многопозипнонных. системах св зи. При необходимости требовани  к быстродействию элементов устройства могут быТь снижены за счет использовани  более чем двух линий задержки без усложнени  структуры остальных блоков усТроиства .In this way, a significant simplification of the device as a whole is achieved, which is especially manifested in multi-signature. communication systems. If necessary, the performance requirements of the elements of the device can be reduced by using more than two delay lines without complicating the structure of the remaining units of the installation.

Claims (1)

Формулаизобретени Invention Formula Дискретно-аналоговое декодируюШееDiscrete-Analog Decoding устройство сигналов многопозиционной дискретной системы св зи, содержащее соединенную с входным ключом линию задержки, отводы которой подключены к соответствующим входам первого блока элементов взв&шивани , выход которого через выходной ключ подключен к входу решающего блока, соединенного через другой выходной ключ с выходом второго блока элементов взвешивани , а также блок дл  синхронизации,A signal device of a multi-position discrete communication system containing a delay line connected to the input key, whose taps are connected to the corresponding inputs of the first block of pickup elements, the output of which is connected via an output key to the input of a decision block connected via another output key to the output of the second block of elements weighing, as well as a block for synchronization, подключенный к другим входам входного ключа, линии задержки и решающего блока, отличающеес   тем,что, с целью упрощени  устройства за счет сокращени  числа элементов взвешивани , вв&дены втора  лини  задержки, соединенна  с вторым входным ключом, и генератор опорных сигналов, при этом к входам второго блоки элементов взвещивани  подключены отводы второй линии задержки, а соответствующие выходы блока синхронизации под- ключены к другим входам выходных к uoчeй, второй линии задержки, второго входного ключа и к входу генератора опорных сиг налов, соответствующие ьыходы которогоconnected to other inputs of the input key, delay line and decision block, characterized in that, in order to simplify the device by reducing the number of weighing elements, the second delay line connected to the second input key and the generator of reference signals are given, The inputs of the second control unit are connected to the taps of the second delay line, and the corresponding outputs of the synchronization unit are connected to other inputs of the output unit, the second delay line, the second input key, and the input of the reference oscillator. g catch corresponding whose yhody соединены с дополнительными входами пер вого и второго блоко1 элементов взвеш: вани .connected to the additional inputs of the first and second blocks of the weighing elements: vania.
SU2101526A 1975-02-03 1975-02-03 Discrete Analog Decoder SU515297A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2101526A SU515297A1 (en) 1975-02-03 1975-02-03 Discrete Analog Decoder

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2101526A SU515297A1 (en) 1975-02-03 1975-02-03 Discrete Analog Decoder

Publications (1)

Publication Number Publication Date
SU515297A1 true SU515297A1 (en) 1976-05-25

Family

ID=20608930

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2101526A SU515297A1 (en) 1975-02-03 1975-02-03 Discrete Analog Decoder

Country Status (1)

Country Link
SU (1) SU515297A1 (en)

Similar Documents

Publication Publication Date Title
US3731197A (en) Secrecy communication system
SU515297A1 (en) Discrete Analog Decoder
GB1444409A (en) Pulse amplitude modulated data receiver
US3261921A (en) Multi-channel communication systems
SU1277162A1 (en) Device for transmission of digital signals with compression mode
SU681566A2 (en) Arrangement for the synchronization of multichannel equally accessible communication systems
SU1107336A2 (en) Vertical synchronization device
SU754694A1 (en) Register operating order monitoring device
SU843271A1 (en) Clock synchronization device
SU1307607A1 (en) Device for searching for call signals
SU1244757A1 (en) Device for distributing pulses of asynchronous system for controlling a rectifier
SU1356213A1 (en) Discrete matched filter
SU698168A1 (en) Selective call system
SU1246394A1 (en) Two-step parallel-serial regenerator
SU562054A1 (en) Device for remote control of linear regenerators
SU1274128A1 (en) Frequency-pulse function generator
SU1085005A2 (en) Cyclic synchronization device
SU1350830A1 (en) Redundancy counting device
SU1363446A1 (en) Synchronous capacitance filter
SU1681398A1 (en) Time-division commutator
SU1150731A1 (en) Pulse generator
SU879815A1 (en) Time switching device
SU1406710A1 (en) Swinging frequency generator
SU813706A1 (en) Switch-type generator control device
SU1608792A1 (en) Cascade commutator