SU515288A1 - Делитель частоты на 2,5 - Google Patents
Делитель частоты на 2,5Info
- Publication number
- SU515288A1 SU515288A1 SU2098787A SU2098787A SU515288A1 SU 515288 A1 SU515288 A1 SU 515288A1 SU 2098787 A SU2098787 A SU 2098787A SU 2098787 A SU2098787 A SU 2098787A SU 515288 A1 SU515288 A1 SU 515288A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- trigger
- bit
- state
- zero
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
1
Изобретение относитс к вычнслител,ьной технике и предназначено дл делени входной последовате ьности импульсов на 2,5.
Известен делитель частоты, содержащий два дополнительных элемента И-НЕ и разр дный счетчик, каждый разр д которого состоит из триггера и элемента И-НЕ.
Однако известный делитель требует большого количества оборудовани , а кроме того не выполн ет функцию распределени сигналов тактовой часто.ты, а также сигналов, длительность которых равна периоду следовани сигналов тактовой частоты.
Целью изобретени вл етс упрощение и расширение функциональных возможностей устройства.
Дл этого нулевой выход триггера каждого разр да соединен с нулевым входом триггера предыдущего разр да, единичный выход - со входом элемента И-НЕ своего разр да, а единичный вход - с выходом элемента И-НЕ своего разр да, с единичным входом триггера последующего разр да и со входом элемента И-НЕ последуюiuero разр да, причем первый вход второго дополнительного элемента И-НЕ подключен к выходу элемента И-НЕ второго разр да, а второй вход - к выходу первого дополнительного элемента И-НЕ , первый вход которого соединен с единичным выходом триггера п того разр да, а второй .и третий входы - с выходами элементов И-НЕ четвертого и п того разр дов.
На чертеже представлена электрическа структурна схема делител частоты на 2,5
Делитель содержит элементы 1-1О, образующие триггеры с первого по п тый разр д, элементы 11-15 И-НЕ этих разр дов, дополнительные элементы 16-17 И-НЕ, входную 18 и выходную 19 клеммы .
Claims (1)
- В исходном состо нии триггер второго разр да находитс в единичном состо нии, остальные триггеры наход тс в нулевом состо нии и тактирующий сигнал, подаваемый на клемму 18, равен логическому нулю. В этом случае на выходах элементов 1, 4, 5, 7, 9, 11, 13, 14, 15, .16 логическа единица, на выходах остальных элементов - логический нуль. С приходом тактирующего сигнала на выходе элемента 12 по вл етс сигнал, равный логическому нулю, который устанавливает триггер третьего разр да в единичное состо ние, по вившийс на выходе элемента 5 логический нуль установит триггер второго разр да в нулевое состо ние. Поскольку логический нуль с выхода элемента 12 поступает дополнительно на входы элементов 13 то логический нуль на выходах этих элементов не по витс , хот триггер и изменил свое состо ние, поэтому на выходе элемента 12 будет сигнал, длительность которого равна длительности тактирующего сигнала, этот сигнал через элемент 17 поступает на выходную клемму 19. После ок чани действи тактирующего сигнала логическа единица будет на выходах элементов 1, 3, 6, 7, 9, 11, 12, 13, 14, 15, 1.6, на выходах остальных элементов будет логический нуль. С приходом второго тактирующего сигнала логический нуль по в л етс на выходе элемента 13, который устанавливает триггер четвертого разр да в единичное состо ние, при этом триггер третьего разр да устанавливаетс в нуле- . вое состо ние. Аналогичным образом, с приходом треть го тактирующего сигнала логический нуль по вл етс на выходе элемента 14, которы устанавливает триггер п того разр да в ед ничное состо ние, при этом триггер четвертого разр да устанавливаетс в нулевое со. сто ние. Поскольку логический нуль с выхода элемента 14 поступает на вход элеме та 16, то логический нуль на его выходе не по витс , хот триггер п того разр да и перешел в единичное состо ние. После окончани действи тактирующего сигнала логический нуль на выходе элемента 14 ис чезает, следовательно, на выходе элемента 16 логический нуль по вл етс и, инвертиру сь через элемент 17, поступает на выходную клемму 19. С приходом четвертого тактирующего сигнала логический нуль по в л етс на выходе элемента 15, который закрывает элемент 16, устанавливает триггер первого разр да в единичное состо ние, а триггер п того разр да - в нулевое состо ние . С приходом п того тактирующего сигнала триггер второго разр да устанавливаетс в единичное состо ние, а триггер первого разр да - в нулевое состо ние, и вс схема возвращаетс в исходное состо ние. Таким образом на п ть входных импульсов схема выдает два выходных, т. е. происходит деление частоты на 2,5. Кроме того, сигнал тактовой частоты с выходов элементов 1115 может быть последовательно распределен по п ти выходным каналам, а сигнал, длительность которого равна периоду следовани тактируюших сигналов, может быть последовательно распределен по п ти выходным каналам с выходов элементов 1, 3, 5, 7, 9. Сигнал, длительность которого равна 1,5 периода следовани тактирующих импульсов, может быть распределен по п ти выходным каналам с выходов элементов 2, 4, 6, 8, 10. Формула изобретени Делитель частоты на 2,5, содержащий два дополнительных элемента И-НЕ и разр дный счетчик, каждый разр д которого состоит из триггера и Ьлемента И-НЕ , отличающийс тем, что, с целью упрошени и расширени функциональных возможностей устройства, нулевой вьход триггера каждого разр да соединен с нулевым входом триггера предыдущего разр да , единичный выход - со входом элемента И-НЕ .своего разр да, а единичный вход - с выходом элемента И-НЕ своего разр да, с единичным входом триггера последующего разр да и со входом элемента И-НЕ последуюшего разр да, причемпервый вход второго дополнительного элемента И-НЕ подключен к выходу элемэнта второго разр да, а второй вход к выходу первого дополнительного элемента И-НЕ, первый вход которого соединен с единичным выходом триггера п того разр да, а второй и третий входы - с выходами элементов И-НЕ четвертого и п того разр дов .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2098787A SU515288A1 (ru) | 1975-01-20 | 1975-01-20 | Делитель частоты на 2,5 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2098787A SU515288A1 (ru) | 1975-01-20 | 1975-01-20 | Делитель частоты на 2,5 |
Publications (1)
Publication Number | Publication Date |
---|---|
SU515288A1 true SU515288A1 (ru) | 1976-05-25 |
Family
ID=20608072
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2098787A SU515288A1 (ru) | 1975-01-20 | 1975-01-20 | Делитель частоты на 2,5 |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU515288A1 (ru) |
-
1975
- 1975-01-20 SU SU2098787A patent/SU515288A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU515288A1 (ru) | Делитель частоты на 2,5 | |
SU641658A1 (ru) | Многопрограмный делитель частоты | |
SU576662A1 (ru) | Делитель на 7 | |
SU134912A1 (ru) | Диапазонный делитель частоты | |
SU499654A1 (ru) | Генератор синхроимпульсов | |
SU809633A1 (ru) | Распределитель | |
SU392502A1 (ru) | УСТРОЙСТВО дл КОНТРОЛЯ РАБОТОСПОСОБНОСТИ СЧЕТНОЙ СХЕМЫ | |
SU1750027A1 (ru) | Одновибратор | |
SU497718A1 (ru) | Устройство формировани псевдослучайных сигналов сложной структуры | |
SU1569971A1 (ru) | Переключающее устройство | |
SU430372A1 (ru) | Устройство формирования временной последовательности импульсов | |
SU1083330A1 (ru) | Умножитель частоты | |
SU123566A1 (ru) | Устройство дл преобразовани последовательности импульсов | |
SU921094A1 (ru) | Дес тичный счетчик | |
SU489227A1 (ru) | Счетное устройство с переменным коэффициентом делени | |
SU465727A1 (ru) | Формирователь импульсов малой длительности | |
SU1358080A1 (ru) | Устройство экстрапол ции временного интервала | |
SU801256A1 (ru) | Делитель частоты на 44 | |
SU1172002A1 (ru) | Распределитель уровней | |
SU544119A1 (ru) | Устройство задержки импульсов | |
SU764135A1 (ru) | Делитель частоты следовани импульсов | |
SU483792A1 (ru) | Распредитель импульсов | |
SU530467A1 (ru) | Делитель частоты на 2,5 | |
SU374586A1 (ru) | Генератор рекуррентной последовательности с самоконтролем | |
SU529554A1 (ru) | Устройство дл задержки импульсов |