SU515155A1 - Device for exchanging information between registers - Google Patents

Device for exchanging information between registers

Info

Publication number
SU515155A1
SU515155A1 SU1920344A SU1920344A SU515155A1 SU 515155 A1 SU515155 A1 SU 515155A1 SU 1920344 A SU1920344 A SU 1920344A SU 1920344 A SU1920344 A SU 1920344A SU 515155 A1 SU515155 A1 SU 515155A1
Authority
SU
USSR - Soviet Union
Prior art keywords
register
elements
inputs
group
information
Prior art date
Application number
SU1920344A
Other languages
Russian (ru)
Inventor
Александр Сергеевич Новожилов
Вадим Викторович Клубков
Лев Николаевич Корягин
Александр Иосифович Иванов
Original Assignee
Предприятие П/Я Х-5885
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Х-5885 filed Critical Предприятие П/Я Х-5885
Priority to SU1920344A priority Critical patent/SU515155A1/en
Application granted granted Critical
Publication of SU515155A1 publication Critical patent/SU515155A1/en

Links

Landscapes

  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Description

Изобретение относитс  к вычислительной технике и может найти применение при разработке экономичных ЦВМ с магистральной структурой. Известно устройство дл  обмена информа цией, содержащее- магистрали информации, считывани  и записи, группы элементов ИНЕ , группы элементов И, дешифраторы но. мера регистра, вкод каж,цого разр ,аа каж,аого регистра соединен с выходом соответствующего элемента И, соответствующей этому регист ру групп л элементов И; первые входы элементов И соединены с магистралью информации , вторые - с соответствующим выходом дешифратора номера регистра, входы дешифратора соединены с магистралью записи , выход каждого разрвда регистра соединен с первым входом соответствующего элемента И-НЕ, соответствующей этому регистру группы элементов , вторые входы элементов И-НЕ соединены с магистралью считывани  С.О., а выходы - с магистраль информации. Однако при такой схеме организации устройства проводное ИЛИ реализуетс  на специальных элементах И-НЕ ТТЛ с трем  состо ни ми, что приводит к значительном} потоеблению мощности. Цель изобретени  - уменьщение потребл емой устройством мощности. Достигаетс  это тем, что устройство содержит управл емые коммутаторы питани , управл ющие входы каждого из которых соединены с магистралью считывани , входы питани  соединены с источником питани , а выходы соединены с входом питани  соответствующей группы элементов И-НЕ. На чертеже дана функциональна  схема устройства. Первые входы групп 1 элементов И-НЕ соединены с выходами каждого разр да регистров 2, вторые входы - с магистралью считывани  3. Входы питани  каждой группы элементов И-НЕ соответствующего регистра соединены с выходами управл емых коммутаторов питани  4, управл ющие входы которых соединены с магистралью считывани . Входы питани  всех управл вмых коммутаторов питани  соединены с источником питани . Выходы всех элементов И-НЕ данного разр да между собой объединены в проводное ИЛИ и образуют магистраль информации 5. Вход каждого разр да калщого регистра соединен с выходом соответствующего элемента И, соответствующей этому регистру группы элементов И 6 Первые входы элементов И соединены с магистралью информации, вторые - с выходом дешифратора номера регистра 7, входы дешифратора соединены с магистральюThe invention relates to computing and can be used in the development of cost-effective digital computers with a backbone structure. A device for exchanging information is known, which contains information lines, reads and writes, a group of IEE elements, a group of I elements, a decoder no. the measure of the register, each code of the category, aa each, and its register is connected to the output of the corresponding AND element corresponding to this register of groups of the elements AND elements; the first inputs of the AND elements are connected to the information highway, the second - with the corresponding output of the register number decoder, the inputs of the decoder are connected to the recording highway, the output of each register bit is connected to the first input of the corresponding element NAND, corresponding to this register of the elements group, the second inputs of the AND elements They are NOT connected to the read line S.O., and the exits are connected to the information line. However, with such a device organization scheme, a wired OR is implemented on special AND-NOT TTL elements with three states, which leads to significant power loss. The purpose of the invention is to reduce the power consumed by the device. This is achieved by the fact that the device contains controlled power switches, the control inputs of each of which are connected to the read line, the power inputs are connected to the power source, and the outputs are connected to the power input of the corresponding group of NAND elements. The drawing is given a functional diagram of the device. The first inputs of groups 1 of the NAND elements are connected to the outputs of each bit of registers 2, the second inputs are connected to the read line 3. The power inputs of each group of N And elements of the corresponding register are connected to the outputs of the controlled power switches 4, the control inputs of which are connected to read line. The power inputs of all control power switches are connected to a power source. The outputs of all elements of the NAND of this bit are interconnected in a wired OR and form an information line 5. The input of each bit of the register is connected to the output of the corresponding AND element corresponding to this register of the AND 6 group of elements. the second - with the output of the register number 7 decoder, the inputs of the decoder are connected to the highway

записи 8records 8

При считывании информации с какоголибо регистра 2 на магистраль информации 5 по коду, выдаваемому из устройства управлени  в магистраль считывани  3, открываетс  соответствующий управл емый коммутатор питани  4 и группа 1 элементов И-НБ данного регистра оказываетс  подключенной к источнику питани . Одновременно с выдачей кода на магистраль считывани  3 устройство управлени  вьщает стробируюший импульс на группу элементов И-НЕ, по которому происходит считывание информации с регистра на магистраль 5.When reading information from any register 2 to the information line 5 using the code issued from the control unit to the reading line 3, the corresponding controlled power switch 4 is opened and group 1 of the I-NB elements of this register is connected to the power source. Simultaneously with the issuance of a code to the read line 3, the control device imposes a gating pulse on a group of NAND elements, along which information is read from the register to the line 5.

Дл  осуществлени  записи информации в регистр в этом же такте работы ЦВМ, устройство управлени  по магистрали записи 8 выдает код (номер регистра)., декодируемый соответствующим дешифратором номера регистра 7 и производ щий запись информации в соответствующий регистр .In order to write information to the register in the same clock cycle of the digital computer, the control unit via the write backbone 8 outputs a code (register number) decoded by the corresponding register number 7 decoder and records the information to the corresponding register.

Мощность, потребл ема  группой элементов И-НЕ устройства дл  обмена информацией , определ етс  как мощность, потребл ема  только группой элементов И-НЕ одного регистра, так как все остальные группы элементов в данный момент времени отключены от источника питани  своими управл емыми коммутаторами питани . В данный момент времени к источнику питани  может быть подключена только одна группа элементов И-НЕ. При соблюдении этого услови  выходы стандартных элементов И-НЕ могут непосредственно объедин тьс  между собой дл  реализации проводного ИЛИ. Группа элементов И-НЕ, работающа  на магистраль, сначала выключаетс  по своим логическим входам и только потом выключаетс  по питанию с помощью управл емого коммутатора питани . Дл  выполнени  этого услови  стробирующии импульс делаетс  по длительности несколько меньщим, чем длительность импульса управл емого коммутатора. Количество проводов в магистрали информации 5 определ етс  количеством разр дов регистров 2. Количество проводов в магист рал х считывани  3 и записи 8 зависит от прин того метода кодировани  и от количества обслуживаемых устройством регистров.The power consumed by a group of elements of an IS-NOT device for information exchange is defined as the power consumed only by a group of AND-NOT elements of one register, since all other groups of elements at a given time are disconnected from the power source by their controlled power switches. At this time, only one group of NAND elements can be connected to the power source. If this condition is met, the outputs of the standard AND-HE elements can be directly interconnected to implement the wired OR. A group of NAND elements operating on a trunk is first turned off at its logical inputs and then turned off by power using a controlled power switch. To fulfill this condition, the gating pulse is made somewhat shorter in duration than the pulse width of the controlled switch. The number of wires in the information line 5 is determined by the number of register bits 2. The number of wires in read lines 3 and record 8 depends on the coding method adopted and on the number of registers serviced by the device.

Claims (1)

Формула изобретени Invention Formula Устройстве дл  обмена информацией между регистрами, содержащее магистрали информации , считывани  и записи, группы элементов И-НЕ, труппы элементов И, дешифраторы номера регистра, вход каждого раз-, р да каждого регистра соединен с выходом соответствующего элемента И, соответствующей этому регистру группы элементов И, первые входы элементов И соединены с магистралью информации, вторые - с соответствующим выходом дешифратора номера регистра , входы дещифратора соединены с магистралью записи. Выход каждого разр да регистра соединен с первым входом соответствующего элемента И-НЕ, соответствующей этому регистру группы элементов И-НЕ вторые входы элементов И-НЕ соединены с магистралью считывани , а выходы - с магистралью информации, отличающеес  тем, что, с целью уменьщени  потрел емой мощности, оно содержит управл емые коммутаторы питани , управл ющие входы каждого из которых соединены с магистралью считывани , входы питани  соединены с источником питани , а выходы соединены с входом питани  соответствующей группы элементов И-НЕ. С ycmpoucrrtSa ynpcfffjjeHua Магистраль записиA device for exchanging information between registers, containing information lines, reads and writes, a group of AND-NOT elements, a group of AND elements, decoders of the register number, the input of each section, a row of each register is connected to the output of the corresponding AND element corresponding to this register of the element And, the first inputs of the elements And are connected to the information highway, the second ones - with the corresponding output of the register number decoder, the inputs of the descrambler are connected to the recording highway. The output of each register bit is connected to the first input of the corresponding NAND element, the corresponding group of NAND elements corresponding to this register, the second inputs of the NAND elements are connected to the read line, and the outputs are connected to the information line, characterized in that It contains managed power switches, the control inputs of each of which are connected to the read line, the power inputs are connected to the power source, and the outputs are connected to the power input of the corresponding group AND AND NOT. From ycmpoucrrtSa ynpcfffjjeHua Trunk Record
SU1920344A 1973-05-25 1973-05-25 Device for exchanging information between registers SU515155A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1920344A SU515155A1 (en) 1973-05-25 1973-05-25 Device for exchanging information between registers

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1920344A SU515155A1 (en) 1973-05-25 1973-05-25 Device for exchanging information between registers

Publications (1)

Publication Number Publication Date
SU515155A1 true SU515155A1 (en) 1976-05-25

Family

ID=20553132

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1920344A SU515155A1 (en) 1973-05-25 1973-05-25 Device for exchanging information between registers

Country Status (1)

Country Link
SU (1) SU515155A1 (en)

Similar Documents

Publication Publication Date Title
SU515155A1 (en) Device for exchanging information between registers
SU830568A2 (en) Device for information exchange between registers
SU1282141A1 (en) Buffer storage
SU507897A1 (en) Memory device
SU1399821A1 (en) Buffer storage
SU576588A1 (en) Magnetic digital recording apparatus
SU1606972A1 (en) Device for sorting data
SU1410100A1 (en) Storage with sequential data input
SU1411777A1 (en) Device for performing fast fourier transform
SU1160410A1 (en) Memory addressing device
SU520703A1 (en) Device for converting parallel code to serial
SU1372316A1 (en) Memory for graphic display
SU1277120A1 (en) Device for switching peripheral equipment
SU691925A1 (en) Memory device
SU849301A1 (en) Storage
SU1022216A1 (en) Device for checking domain storage
SU1242944A1 (en) Microprogram control device
SU560256A1 (en) Memory device
SU1187207A1 (en) Magnetic recording device
SU1010653A1 (en) Memory device
SU496604A1 (en) Memory device
SU1605244A1 (en) Data source to receiver interface
SU515154A1 (en) Buffer storage device
SU1305771A1 (en) Buffer memory driver
SU369562A1 (en) DEVICE FOR INPUT OF INFORMATION