SU514341A1 - Random Access Memory - Google Patents

Random Access Memory

Info

Publication number
SU514341A1
SU514341A1 SU2089158A SU2089158A SU514341A1 SU 514341 A1 SU514341 A1 SU 514341A1 SU 2089158 A SU2089158 A SU 2089158A SU 2089158 A SU2089158 A SU 2089158A SU 514341 A1 SU514341 A1 SU 514341A1
Authority
SU
USSR - Soviet Union
Prior art keywords
address
random access
access memory
control
main
Prior art date
Application number
SU2089158A
Other languages
Russian (ru)
Inventor
Олег Михайлович Егоров
Георгий Яковлевич Коган
Святослав Николаевич Диго
Борис Арсентьевич Пряхин
Original Assignee
Предприятие П/Я В-2655
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2655 filed Critical Предприятие П/Я В-2655
Priority to SU2089158A priority Critical patent/SU514341A1/en
Application granted granted Critical
Publication of SU514341A1 publication Critical patent/SU514341A1/en

Links

Description

Изобретение относитс  к вычислительной технике и предназначено дл  использовани  в системах пон ти  .The invention relates to computing and is intended for use in systems of the concept.

известные оперативные запоминающие устройства, содержащие регистр адреса, соединенный Соответственно через дешифратор адреса и непосредственно с основным накопителем и олоком запоминани  ассоциативных признаков, управл ющий вход которого через соединенные последовательно блоки управлени  и контрол  подключен к блоку разр дных цепей, св занному с основным и резервным накопител ми, не имеет повышенного быстродействи  и надежности работы, обусловленными необходимостью (в случае неисправности ) тратить врем  на считывание адресов резервных чисел и излишней избыточностью из-за хранени  этих адресов.known random access memory devices that contain an address register connected respectively through an address decoder and directly to the main accumulator and the memory of associative features, the control input of which is connected to a block of discharge circuits connected through a series of control and monitoring units mi, does not have high speed and reliability of work, due to the need (in case of malfunction) to spend time reading addresses reserve numbers and excessive redundancy due to the storage of these addresses.

Отличием описываемого устройства  вл етс  то, что оно содержит элемент «ИЛИ, подключенный к индикаторным выходам блока запоминани  ассоциативных признаков, соединенным €0 входами резервного накопител , а выход элемента «ИЛИ подключен к управл ющему входу дешифратора адреса. Это позвол ет повысить быстродействие и надежность работы устройства.The difference of the described device is that it contains the element "OR" connected to the indicator outputs of the memorization unit of associative features connected by € 0 inputs of the backup drive, and the output of the element "OR is connected to the control input of the address decoder. This allows to increase the speed and reliability of the device.

На чертеже показана блок-схема описываемого устройства.The drawing shows a block diagram of the described device.

Оно содержит регистр адреса 1 с адреснымIt contains address register 1 with address

входом 2, дешифратор адреса 3, блок запоминани  ассоциативных признаков 4, основной накопитель о, элемент «ИЛИ о, Олок управлени  /, резервный накопитель а, олокinput 2, address decoder 3, associative feature storage unit 4, main drive o, element OR o, Olok control /, backup drive a, olok

контрол  у, информационный вход 10 и олок разр дных цепей il.control, information input 10, and an alternate bit of il circuits.

ь режиме «Запись или «Считывание информации код адреса запрашиваемого числа основного накопител  5 подаетс  на адресныйIn the “Write or read” mode, the address code of the requested number of the main storage device 5 is fed to the address

вход /. и запоминаетс  в регистре адреса 1. 1ЧОД адреса с выходов регистра адреса 1 подаетс  на дешифратор адреса 3 и иа соответствующий вход блока запоминани  ассоциативных признаков 4. Дешифратор адресаentrance /. and is stored in the address register 1. The 1 address of the outputs from the outputs of the register of address 1 is fed to the address decoder 3 and the corresponding input of the storage unit of associative features 4. The address decoder

3 выоирает требуемое число в основном накопителе о. Ири этом в режиме «Запись информаци  поступает на информационный вход 10 и через блок разр дных цепей 11 записываетс  в выбранное число основного накопител  о, а в режиме «Считывание, если блок контрол  9 не обнаружил ошибки, информаци  считываетс  из выбранного числа основного накопител  5 через блок разр дных цепей 11.3 digits the required number in the main drive o. In this mode, in the "Record information" mode, it goes to information input 10 and through the block of bit circuits 11 is recorded into the selected number of the main accumulator, and in the "Read, if the control unit 9 does not detect errors, information is read from the selected number of the main accumulator 5 block of bit chains 11.

В случае, если при считывании информации из основного накопител  5 блок контрол  9 обнаружил ошибку, то выдает сигнал на блок управлени  7, который в свою очередь выдает сигнал на запись, когда адреса неисправного слова из регистра адреса 1 в блок запоминани  ассоциативных признаков 4 (блок 4 запоминает неисправные адреса последовательно ) .If, when reading information from the main accumulator 5, the control unit 9 detects an error, it issues a signal to the control unit 7, which in turn issues a write signal when the addresses of the faulty word from the address register 1 are stored in the associative feature 4 memorization unit ( 4 remembers faulty addresses sequentially).

Таким образом, запоминаетс  код адреса неисправного слова основного накопител  5.Thus, the address code of the faulty word of the primary drive 5 is memorized.

В дальнейшем лри установке какого-либо кода адреса на региспре адреса 1 код адреса подаетс  одновременно во все слова блока заиоминани  ассоциативных призиакоВ 4. Если ни один из кодов адресов; хран щихс  в блоке запоминани  ассоциативных признаков 4, не совпал с пришедшим кодом адреса, то дешифратор адреса 3 выбирает соответствующее число в основном накопителе 5. Если в одном из слов блока запоминани  ассоциативных признаков 4 хран щийс  код адреса и пришедший код адреса совпали, на индикаторном выходе этого слова по вл етс  сигнал , который выбирает число из резервного накопител  8 и одновременно подаетс  через элемент «ИЛИ 6 на управл ющий вход дешифратора адреса 3, запреща  тем .самым выбор неисправного слова в основном накопителе 5.In the future, the installation of any address code on the address register 1 address code is applied simultaneously to all words of the block remembering associative signs 4. If none of the address codes; the associative features 4 stored in the memory unit did not match the received address code, the address decoder 3 selects the corresponding number in the main drive 5. If the address code and the address code that arrived in one of the words of the memory storage unit 4 match, the indicator the output of this word, a signal appears that selects a number from the backup drive 8 and at the same time is fed through the element "OR 6 to the control input of the address decoder 3, thereby prohibiting the choice of the faulty word mainly Pitle 5.

Тем самым, при обращении к неисправному слову основного накопител  5 происходит обращение к псправному слову резервного накопител  8.Thus, when referring to the faulty word of the main drive 5, the right word of the backup drive 8 is called.

Следует отметить, что резервный накопитель 8  вл етс  неотъемлемой частью основного накопител  5, так что не требуетс  никаких дополнительных цепей управлени  оперативного запоминающего устройства.It should be noted that the backup storage device 8 is an integral part of the main storage device 5, so that no additional control circuitry of the operational storage device is required.

Ф о ;р м у Л а изобретени F o; p m at L and inventions

Оперативпое запомипающее устройство, содержащее регистр адреса, соединенный соответственно через дешифратор адреса и непосредственпо с основным накопителем и блоком запоминани  ассоциативных признаков, управл ющий вход которого через соединенные носледовательно блоки управлени  и контрол  подключен к блоку разр дных цепей, св занному с основным и резервным накопител ми , отличающеес  тем, что, с целью повышени  быстродействи  и надежности работы устройства, оно содержит элемент «ИЛИ, подключенный к индикаторным выходам блока запоминани  ассоциативных признаков , соединенным с входами резервного накопител , а выход элемента «ИЛИ подключен к управл юп,ему входу денгифратора адреса .An operative memory device containing an address register connected respectively via an address decoder and directly to the main accumulator and an associative feature memory, whose control input is connected to the main and backup accumulators through connected control and monitoring units , characterized in that, in order to improve the speed and reliability of the device, it contains the element "OR, connected to the indicator outputs of the unit remembrance associative characteristics connected with inputs reserve accumulator, and the output element "OR connected to the control wn, it dengifratora entry address.

SU2089158A 1974-12-30 1974-12-30 Random Access Memory SU514341A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2089158A SU514341A1 (en) 1974-12-30 1974-12-30 Random Access Memory

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2089158A SU514341A1 (en) 1974-12-30 1974-12-30 Random Access Memory

Publications (1)

Publication Number Publication Date
SU514341A1 true SU514341A1 (en) 1976-05-15

Family

ID=20605086

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2089158A SU514341A1 (en) 1974-12-30 1974-12-30 Random Access Memory

Country Status (1)

Country Link
SU (1) SU514341A1 (en)

Similar Documents

Publication Publication Date Title
US20130254626A1 (en) Memory system and method using ecc with flag bit to identify modified data
US4528665A (en) Gray code counter with error detector in a memory system
JP3578175B2 (en) Memory word management circuit
SU514341A1 (en) Random Access Memory
SU930388A1 (en) Self-checking storage
SU842977A1 (en) Self-checking storage device
RU2766271C1 (en) Method for ensuring fault tolerance of memory elements
SU1075312A1 (en) Storage with error correction
SU370650A1 (en) OPERATING MEMORIZING DEVICE WITH BLOCKING FAULT MEMORIZOR
SU653624A1 (en) Rapid-access storage
SU963109A2 (en) Self-checking storage device
SU410461A1 (en)
SU439020A1 (en) Autonomous control storage device
SU1547035A1 (en) Memory unit
SU1575240A1 (en) Permanent memory with self-diagnosis
SU367460A1 (en) OPERATIONAL STORAGE DEVICE
SU368647A1 (en) MEMORY DEVICE
SU936033A1 (en) Self-checking storage
SU329578A1 (en) MAGNETIC STORAGE DEVICE
SU619966A1 (en) Redundant storage
SU1113855A2 (en) Primary storage with self-check
SU970475A1 (en) Memory having error detection and correction capability
SU780049A1 (en) Self-checking storage
SU754485A1 (en) Self-checking storage
SU618799A1 (en) Self-checking storage