SU513364A1 - Врем -импульсное вычислительное устройство - Google Patents

Врем -импульсное вычислительное устройство

Info

Publication number
SU513364A1
SU513364A1 SU1779177A SU1779177A SU513364A1 SU 513364 A1 SU513364 A1 SU 513364A1 SU 1779177 A SU1779177 A SU 1779177A SU 1779177 A SU1779177 A SU 1779177A SU 513364 A1 SU513364 A1 SU 513364A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
output
adder
elements
pulse
Prior art date
Application number
SU1779177A
Other languages
English (en)
Inventor
Яков Гелеевич Гольдин
Сергей Владимирович Демидов
Владислав Александрович Казанский
Анатолий Юкелевич Мальчик
Игорь Борисович Рубашкин
Виктор Васильевич Сокол
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1779177A priority Critical patent/SU513364A1/ru
Application granted granted Critical
Publication of SU513364A1 publication Critical patent/SU513364A1/ru

Links

Description

(54; ВРЕМЯ-ИМПУЛЬСНОЕ ВЫЧИСЛИТЕЛЬНОЕ УСТРОЙСТВО
1
Изобретение относитс  к области вычислительной техники и может быть использовано при создании вычислительных устройс дл  выполнени  арифметических операций над временными интервалами.
Известны врем  - импульсные вычислительные устройства, содержащие генератор импульсов, двоичный счетчик, логические элементы И, сумматор, триггеры, коммутатор и другие элементы.
Однако в таких устройствах два операнда , над которыми выполн етс  математическа  операци , представл ютс  соответственно один в виде временного интервала, а другой в виде напр жени . Это обсто тельство ставит известные врем  - импульсные устройства по точности вычислений близко к аналоговым,
В предлагаемом врем  - импульсном вычислительном устройстве этот недостаток устранен за счет того, что в нем выход генератора соединен со счетным входом младшего разр да счетчика; входы первого и второго двухвходовых элементов И через коммутатор соединены с нулевыми и
единичными выходами двух младших разр дов счетчика. Нулевые выходы всех тригтеров счетчика соединены соответственно с п входами тг -входового элемента И ВЫХОД которого соединен со входами устанки в 1 двух триггеров управлени ; входы каждой из двух (77-2) - входовых элементов и через коммутатор соединен,: с выходами (п-2} старших разр дов счетчика, выходы (п - 2) - входовых элементов соединены со входами установки в О соответствующих им двух триггеров управлени  Е5ыход первого двухвходового элемента И и единичный выход первого триггера управдена  соединены соответственно с первым и вторым входом сумматора, а выходы второго двухвходового элемента И и второго триггера управлени  - с третьим и четвертым входами сумь атора. ЕЗыход сумматора соединен с выходом устройства. Кроме того, сумматор содержит два двухвходовых элемента И, причем входы первого нз них соединены с первым и вторым входами сумматора, а входы второго - с третьим и четвертым входами сумматора. Выходы элементов М через элемент ИЛИ подключены к выходу сумматора. Схема устройства представлена па чертеже , где обозначено: 1 -reireparop импульсов , 2 - - разр дный двоичный счетчик, 3 К младших разр дов счетчика, 4 (Лк ) старших разр дов счетчика, 5 - распределитель импульсов, 6, 7 - триггеры управ лени , 8 - сумматор временных интерБа;юв 9, 10 - элементы И, 11 - коммутатор, 12, -13 - (п.-2} - входовые элементы И 14 п. - входовые элементы И, 15, 16 - элементы И, 17 - элементы ИЛИ Устройство работает следующим образом . Импульсы с генератора 1 посто нно поступают на вход счетчика 2. Длительность импульсов на выходах распределител  импульсов 5 равна периоду следовани  импульсов на выходе генератора 1, импульсы на выходах распределител  5 сдвинуты один относительно другого во времени , но имеют одинаковую частоту следовани , котора  Б 2 раз меньше частоты генератора . На выходе элемента И 14 сигнал стандартной длительности, т„ е. равной периоду следовани  импульсов на выходе генератора , по вл етс  с частотой в 2 мень шей, чем на выходе генератора. За врем  между двум  такими импульсами происходит сложение двух чисел, величина которых задаетс  с помощью коммутатора 11, в ка честве которого могут быть использованы обв1чнь1е переключатели. Величина первого и второго операндов задаетс  с помощью коммутатора путем соответствующего подключени  входов первого и второго триггеров управлени  6 и 7 к выходам старших (п-2) разр дов счет чика. На чертеже, дл  примера, показано, что набраны числа 27 и 24. При установлении всех п разр дов счет чика в О сигнал с выхода элемента И 14 устанавливает в состо ние триггеры в обоих преобразовател х. На входы элементов И 15 и 16 сумматора в соот ветствии с этим поступают разрешающие потенциалы. На другие входы этих элементов поступают импульсы с выходов элемен тов И 9 и 1О. Поскольку частота этих импульсов и импульсов на входе группы из (П-К) старших разр дов одинакова, то на каждую пару сдвинутых импульсов с выход элементов И 9 и 10 одновременно посы лаетс  один импульс на вход младшего из указанных (п -К) разр дов счетчика. В ре ультате через Ц 15 проходит 27 импульсов, а через элемент И 1G 4 импульса. После 24-го нмпульса сбраываетс  в О триггер управлени  7, а осле 27-го триггер управлени  6. На выход лемента ЯЛИ 17 при этом проходит {27+24} импульсов, длительность каждого з которых равна периоду импульсов на ыходе генератора. В этом смысле суммарна  длительность олученных на выходе сигналов пропорциоальна сумме чисел, коды которых были абраны с помощью коммутатора Ц. формула изобретени  1,.Брем 5ф кмпульсное вычислительное устройство, содержащее генератор импульсов , п разр дный двоичный счетчик, логические элементы И, сумматор, триггеры управлени , коммутатор, отличающеес  тем, что, с целью повышени  точности работы при одновременном сокращении количества оборудовани , в нем выход генератора соединен со счетным входом младшего разр да счетчика; входы первого и второго двухвходовых элементов И через коммутатор соединены с нулевьгми и единичными выходами двух младших разр дов счетчика; нулевые выходы всех триггеров счетчика соединены соответственно с п входами п входового элемента И, выход которого соединен со входами установки в 1 двух триггеров управленн ; входы каждого из двух (п-2) - входовых элементов И через коммутатор соединены с выходамк (л -2) старших разр дов счетчика, выходы (гг-2) входовых элементов соединены со входами установки в О соответствующих им двух триггеров управлени ; выход первого даухвходового элемента И и единичный выход первого триггера управлени  соединены соответственно с первым и вторым входам сумматора, а выходы второго двухвходового элемента И к второго триггера управлени  - с третьим и четверьтым входами сумматора; выход сумматора соединен с выходом устройства. 2.Устройство по п. 1, отличающеес  тем, что сумматор содержит два двухвходовых элемента И, причем входы первого из них соединены с первым и вторым входами сумматора, а второго - с третьим и четвертым входами сумматора; выходы элементов И через элемент ИЛИ подключены к выходу сумматора. X/S / ХХх./ РРО и
SU1779177A 1972-04-27 1972-04-27 Врем -импульсное вычислительное устройство SU513364A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1779177A SU513364A1 (ru) 1972-04-27 1972-04-27 Врем -импульсное вычислительное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1779177A SU513364A1 (ru) 1972-04-27 1972-04-27 Врем -импульсное вычислительное устройство

Publications (1)

Publication Number Publication Date
SU513364A1 true SU513364A1 (ru) 1976-05-05

Family

ID=20512550

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1779177A SU513364A1 (ru) 1972-04-27 1972-04-27 Врем -импульсное вычислительное устройство

Country Status (1)

Country Link
SU (1) SU513364A1 (ru)

Similar Documents

Publication Publication Date Title
SU513364A1 (ru) Врем -импульсное вычислительное устройство
GB942219A (en) Improvements in or relating to digital electrical calculating apparatus
SU547766A1 (ru) Устройство дл делени
SU790099A1 (ru) Цифровой умножитель частоты следовани импульсов
SU642704A1 (ru) Устройство дл вычислени зависимости вида
SU368599A1 (ru) Арифметическое устройство
SU435524A1 (ru) Множительно-делительное устройство
SU430366A1 (ru) Датчик случайных чисел
SU849492A1 (ru) Пересчетное устройство
SU813416A2 (ru) Параллельный накапливающий сумматор
SU395987A1 (ru) К АВТОРСКОМУ СВИДЕТЕЛЬСТВУМ. Кл. Н 03k 23/00УДК 681.3.055(088.8)
SU533930A1 (ru) Частотно-импульсный функциональный преобразователь
SU741443A1 (ru) Умножитель частоты импульсов
SU657615A1 (ru) Программируемый делитель частоты
SU1037278A1 (ru) Устройство дл делени аналоговых сигналов
SU611217A1 (ru) Устройство дл делени напр жений
SU855652A1 (ru) Устройство дл сравнени чисел
SU428385A1 (ru)
SU733109A1 (ru) Троичный реверсивный п-разр дный счетчик импульсов
SU436446A1 (ru) Устройство для деления частоты с дробным коэффициентом
SU651477A1 (ru) Калибратор напр жени
SU640244A1 (ru) Измеритель временных интервалов
SU409386A1 (ru) Десятичный счетчик
SU369565A1 (ru) УСТРОЙСТВО ДЛЯ ВЫЧИСЛЕНИЯ ФУНКЦИИ у = е^
SU396827A1 (ru) К АВТОРСКОМУ СВИДЕТЕЛЬСТВУМ. Кл. Н 03k 17/02УДК 681.142.67(088.8)