SU507923A1 - Преобразователь логических уровней - Google Patents
Преобразователь логических уровнейInfo
- Publication number
- SU507923A1 SU507923A1 SU2082881A SU2082881A SU507923A1 SU 507923 A1 SU507923 A1 SU 507923A1 SU 2082881 A SU2082881 A SU 2082881A SU 2082881 A SU2082881 A SU 2082881A SU 507923 A1 SU507923 A1 SU 507923A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- transistor
- current
- bus
- transistors
- repeater
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
:54) ПРЕОБРАЗОВАТЕЛЬ ЛОГИЧЕСКИХ УРОВНЕЙ выходом повторител 2, вл етс форсирующим , а конденсатор 4 - разделительным. Входной переключатель тока выполнен на транзисторе 5, диодах G, 7 и резисторе 8, который соедин ет эмиттер транзистора 5 с шиной питани 9. Место соединени диодов О и 7 присоединено ко входу инвертора, выполненного па транзисторе I О. Выходной каскад блока формировани уров ней 1 содержит комплементарные транзисторы 11, 12 и резисторы 13, 1-1. Эмиттер транзистора 11. соединен с шиной питаш-г 1 5, а эмиттер транзистора 1 2 - с шиной питани 16. Повторитель 2 содержит транзисторы 17 и 18, включенные по схеме составного зистора, и транзистор 19. Базы транзисторров 5, 18 и 19 соединены с входной шиной 20, а выходна шина 21 - с местом соединени транзисторов 11 и 12. Преобразователь логических уровней работает следующим образом. При низком уров не сигнала (О-О,3 в) на входной шине 20 преобразовател логических уровней в провод щем состо нии находитс транзистор 5 переключател тока. Ток коллектора транзистора 5, определ емый резистором 8, открывает транзистор 12 выходного каскада и на выходной шине 21 преобразовател устанавливаетс напр жение, почти равное на- лр жению на шине питани 16. Все остальные транзисторы закрыты. Если уровень сигнала на входной шине2О преобразовател высокий ( 2 в), то транзистор 5 переключател тока закрыт, ток через резистор 8 течет в диоды 6 и 7. При этом ток инвертора 10 через транзистор 19 повторител 2 поступает в базу транзистора 1 1 выходного каскада 1 и включает его. Напр жение на выходе преобразовател будет близким к напр жению на шине питани 15. Во врем действи фронтов входного сигнала перезар жаетс форсирующий конденсатор 3. Дл положительного фронта конденсатор 3 зар жаетс током эмиттера транзистора 1 9 повторител 2. Следовательно, его коллекторный ток и ток базы транзистора 11 выходного каскада во врем положительного фронта входного сигнала значительно превышает эти точки в установившемс состо нии. Этим обеспечиваетс форсированное переклю-55
чение транзистора 11 из закрытого состо ни в открытое и приводит к резкому увеличению крутизны положительного фронта выходного сигнала преобразовател логических уровней.
Claims (2)
- торы которых соединены с выходной шиной, а эмиттеры - с шинами питани , и диодный переключатель тока, выполненный на транзисторе , база которого соединена с входной шиной, коллектор - с базой первого тракДл отрицательного фронта, до тех пор, пока входной сигнал не достигает порога срабатывани , конденсатор 3 зар жаетс током эмиттера транзистора 17 и одновременно током инвертора 1О, поскольку ток коллектора транзистора 17 поступает в диоды в и 7 переключател тока преобразовател . Транзистор 5 переключател тока закрыт до тех лор, пока напр жение на входной шине 20 преобразовател логических уровней не станет равным порогу срабатывани схемы - напр жению на диодах 6 и 7. При дальнейшем уменьшении напр жени на входной шине 20 ток разр да конденсатора 3 и, следовательно, коллекторный ток транзистора 17 переключаетс втранзистор 5, а транзистор 12 (юрсцронанно включаетс . Транзистор 18 не допускает насыщени транзистора 17 составного повторител 2, обеспечивает максимальную скорость передачи его эмиттерного тока и в то же врем снижает требование к нагрузочной способности каскада управлени преобразователем логическим уровней. Особенностью режима форс ировани вл етс то, что форсирование вл етс нелинейным . Форсирование на положительном фронте происходит лищь после того, как откроетс транзистор 19 составного повторител
- 2. Форсирование на отрицательном фронте происходит только в том случае, когда сигнал на входе достигнет порогового напр жени . Таким образом, форсирование переключени преобразовател логических уровней не ухудшает помехоустойчивости схемы и в то же врем позвол ет выбрать токозадающий резистор 8 достаточно высокоомным дл сокращени потребл емой мощности в исходном состо нии схемы. Конденсатор 4, включенный между базаи выходных транзисторов 11 и 12, слуит дл передачи крутых фронтов сигналов баз открывающихс транзисторов на базы акрывающихс транзисторов, что сокращает рем включени тока закрывающихс транисторов . Формула изобретени Преобразователь логических уровней, соержащий выходной каскад, выполненный на двух комплементарных транзисторах, коллекзистора выходного каскада, эмиттер через резистор - с шиной питани и через два последовательно соединенных диода - с общей шиной, а место соединени диодов - со входом инвертора, выполненного, например, на транзисторе, отличающийс тем, что, с целью уменьщени потребл емой мощности, введен повторитель, выполненный на двух комплементарных транзисторах, один из которых вл етс составным, причем базы транзисторов повторител соединены с входной шиной, коллектор первого транзистора в составном транзисторе повторител соединен с общей шиной, коллектор второго транзистора в составном транзисторе повторител - с эмиттером транзистора входного переключател тока, коллектор другого транзистора повторител - с базой второго транзистора выходного каскада и через конденсатор - с базой первого транзистора выходного каскада, а место соединени эмиттеров транзисторов повторител - с выходом инвертора и через конденсатор - с общей шиной.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2082881A SU507923A1 (ru) | 1974-12-12 | 1974-12-12 | Преобразователь логических уровней |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2082881A SU507923A1 (ru) | 1974-12-12 | 1974-12-12 | Преобразователь логических уровней |
Publications (1)
Publication Number | Publication Date |
---|---|
SU507923A1 true SU507923A1 (ru) | 1976-03-25 |
Family
ID=20603154
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2082881A SU507923A1 (ru) | 1974-12-12 | 1974-12-12 | Преобразователь логических уровней |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU507923A1 (ru) |
-
1974
- 1974-12-12 SU SU2082881A patent/SU507923A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH01132213A (ja) | リセット信号発生回路 | |
GB1532856A (en) | Sense amplifier with tri-state bus line capabilities | |
GB1030479A (en) | A detector of pulses exceeding a predetermined length | |
SU507923A1 (ru) | Преобразователь логических уровней | |
US4777391A (en) | Bipolar multiplexer having a select buffer circuit with a charging and discharging circuit | |
US4880995A (en) | Electrically isolated MOSFET drive circuit | |
GB1282668A (en) | A pulse regenerating circuit | |
SU1187254A1 (ru) | Устройство задержки | |
SU400997A1 (ru) | Устройство задержки | |
SU762179A1 (ru) | Электронный импульсный ключ климова 1 | |
SU1450100A1 (ru) | Транзисторный переключатель с защитой от перегрузок | |
SU1119171A1 (ru) | Транзисторный ключ | |
SU1156249A1 (ru) | Оптоэлектронный ключ | |
SU1034190A1 (ru) | Устройство дл установки логических элементов в исходное состо ние при перерывах напр жени питани | |
JPH0430816Y2 (ru) | ||
SU1081781A2 (ru) | Формирователь импульсов | |
JPH0686458A (ja) | 電源選択回路 | |
SU868871A1 (ru) | Реле времени периодических включений | |
SU454685A1 (ru) | Преобразователь напр жени в частоту следвани импульсов | |
SU966899A1 (ru) | Устройство дл установки логических элементов в исходное состо ние | |
SU488334A1 (ru) | Селектор бипол рных импульсов | |
SU1111255A1 (ru) | Электронный коммутатор | |
SU1166283A1 (ru) | Импульсный усилитель | |
GB946500A (en) | Tunnel diode circuit | |
SU1552357A1 (ru) | Ждущий мультивибратор |