SU503237A1 - Multiplex multiplier - Google Patents

Multiplex multiplier

Info

Publication number
SU503237A1
SU503237A1 SU1869576A SU1869576A SU503237A1 SU 503237 A1 SU503237 A1 SU 503237A1 SU 1869576 A SU1869576 A SU 1869576A SU 1869576 A SU1869576 A SU 1869576A SU 503237 A1 SU503237 A1 SU 503237A1
Authority
SU
USSR - Soviet Union
Prior art keywords
multiplier
input
pulses
pulse generator
units
Prior art date
Application number
SU1869576A
Other languages
Russian (ru)
Inventor
Иван Иванович Михайлов
Original Assignee
Предприятие П/Я Р-6762
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6762 filed Critical Предприятие П/Я Р-6762
Priority to SU1869576A priority Critical patent/SU503237A1/en
Application granted granted Critical
Publication of SU503237A1 publication Critical patent/SU503237A1/en

Links

Landscapes

  • Complex Calculations (AREA)

Description

Изобретение относитс  к области вычислительной техники и может быть иснользовано в качестве арифметического устройства электронной цифровой вычислительной машины. Известен дес тичный умножитель, содержащий генератор пачек импульсов, цепочку последовательно соединенных счетных декад, подключенных к входам дешифраторов, групповые переключатели, съемные контакты которых соединены со входом дес тичного счетчика . Производительность такого устройства ограничиваетс  многократными операци ми сдвигов и суммировани  в процессе работы умножител . С целью упрошени  конструкции умножител  вход множимого подключен к входам генератора пачек Импульсов и цепочки последовательно соединенных счетных декад, а выходы генератора пачек импульсов и дешифраторов счетных декад соединены с соответствуюшими входными контактами своих групповых переключателей. На чертеже изображена схема дес тичного умножител . Дес тичный умножитель содержит вход множимого 1, генератор пачек импульсов 2, представл ющий собой цепочку из дев ти последовательно соединенных мультивибраторов , цепочку последовательно соединенных счетных декад 3, 4 с соответствующими дешифраторами 5, 6, групповые переключатели 7, 8, 9 и выход 10 произведени  на вход дес тичного счетчика. Принцип работы умножител  по сн етс  на примере умножител  А 843 на ,5. Дл  получени  произведени  п сомножителей Л и Л без учета местоположени  зап той необходимо суммировать: по 7 единиц на каждую из 843 единиц множимого А, по 6 единиц на каждую из 84,3 дес тков множимого А, и по 5 единиц на каждую из 8,43 сотен множимого А. Умножитель работает следующим образом. Групповые переключатели устанавливаютс  в положени , соответствующие численным значени м разр дов множител  N: переключатель 7 - в положение «7, переключатель в положение «6, переключатель 9 - в 8 положение «5. На вход множимого 1 подаютс  843 импульса множимого А. Каждый из этих импульсов запускает генератор пачек импульсов 2 и одновременно поступает на вход первой счетной декады 3. С генератора пачек импульсов 2 через групповой переключатель 7 на выход 10 произведени  снимаютс  по 7 импульсов от каждого из 843 импульсов множител  А. Итого 843X7 5901 импульсов. С деThe invention relates to the field of computing and can be used as an arithmetic unit of an electronic digital computer. A decimal multiplier is known, which contains a generator of pulse bursts, a chain of series-connected counting decades connected to the inputs of the decoders, and group switches whose removable contacts are connected to the input of the decimal counter. The performance of such a device is limited by multiple shifts and summations during operation of the multiplier. In order to simplify the design of the multiplier, the input of the multiplicand is connected to the inputs of the Pulse Generator and the chains of series-connected counting decades, and the outputs of the Pulse Generator and Decoder counters are connected to the corresponding input contacts of their group switches. The drawing shows a decimal multiplier circuit. The decimal multiplier contains the input of multiplier 1, pulse generator 2, which is a chain of nine series-connected multivibrators, a chain of series-connected counting decades 3, 4 with the corresponding decoders 5, 6, group switches 7, 8, 9 and output 10 product to the input of the tenth counter. The principle of operation of the multiplier is illustrated by the example of the multiplier A 843 on, 5. To obtain the product of the multipliers L and L without regard to the location, the comma must be summed up: 7 units for each of the 843 units of the A multiplier, 6 units for each of the 84.3 tens of the A multipliers, and 5 units for each of the 8, 43 hundreds of multipliers A. The multiplier works as follows. Group switches are set to the positions corresponding to the numerical values of the bits of the multiplier N: switch 7 - to position "7, switch to position" 6, switch 9 - to 8 position to "5. 843 multiplier pulses are fed to the input of multiplier 1. Each of these pulses triggers pulse generator 2 and simultaneously enters the input of the first counting decade 3. 7 pulses are removed from output pulse generator 2 via group switch 7 to output 10 of the output. pulses multiplier A. Total 843X7 5901 pulses. With de

SU1869576A 1973-01-02 1973-01-02 Multiplex multiplier SU503237A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1869576A SU503237A1 (en) 1973-01-02 1973-01-02 Multiplex multiplier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1869576A SU503237A1 (en) 1973-01-02 1973-01-02 Multiplex multiplier

Publications (1)

Publication Number Publication Date
SU503237A1 true SU503237A1 (en) 1976-02-15

Family

ID=20538557

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1869576A SU503237A1 (en) 1973-01-02 1973-01-02 Multiplex multiplier

Country Status (1)

Country Link
SU (1) SU503237A1 (en)

Similar Documents

Publication Publication Date Title
GB742526A (en) Improvements in or relating to electronic digital computing machines
GB1456104A (en) Binary coded digital frequency synthesis
SU503237A1 (en) Multiplex multiplier
GB1370981A (en) Digital electric calculator
GB721180A (en) Improvements in or relating to binary digit storage devices and register for digitalinformation
US3460129A (en) Frequency divider
SU458101A1 (en) Decimal counter
GB942219A (en) Improvements in or relating to digital electrical calculating apparatus
GB869703A (en) Electronic computer
SU432498A1 (en) FREQUENCY-PULSE MULTIPLE-PERFORMANCE DEVICE
SU503234A1 (en) Binary to decimal number converter
SU758473A1 (en) Frequency multiplier
SU430363A1 (en) Inkjet DECIMAL COUNTER
SU416840A1 (en)
SU391743A1 (en) DECIMAL RECORDING DEVICE
SU486319A1 (en) Dedicated adder
SU381172A1 (en) BINARY DECIMAL COUNTER
SU845292A1 (en) Pulse frequency divider
SU437225A1 (en) Trigger device
SU479258A1 (en) Binary-decimal counter
SU547766A1 (en) Dividing device
GB1045761A (en) An electronic calculating device
JPS55164942A (en) Division circuit
GB788259A (en) Product generator
SU513364A1 (en) Time-pulse computing device