SU491218A1 - Устройство дл передачи дискретной информации - Google Patents

Устройство дл передачи дискретной информации

Info

Publication number
SU491218A1
SU491218A1 SU1875554A SU1875554A SU491218A1 SU 491218 A1 SU491218 A1 SU 491218A1 SU 1875554 A SU1875554 A SU 1875554A SU 1875554 A SU1875554 A SU 1875554A SU 491218 A1 SU491218 A1 SU 491218A1
Authority
SU
USSR - Soviet Union
Prior art keywords
sources
trigger
signals
source
distributor
Prior art date
Application number
SU1875554A
Other languages
English (en)
Inventor
Борис Сергеевич Березкин
Original Assignee
Предприятие П/Я А-1001
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1001 filed Critical Предприятие П/Я А-1001
Priority to SU1875554A priority Critical patent/SU491218A1/ru
Application granted granted Critical
Publication of SU491218A1 publication Critical patent/SU491218A1/ru

Links

Landscapes

  • Small-Scale Networks (AREA)

Description

1
Изобретение относитс  к технике св зи.
Известно устройство дл  передачи дискретн (й информации, содержащее источники сигналов , соединенные через ключи оироса с блоком мажоритарного декодировани , распределитель импульсов коммутации источников и регистр хранени  результатов контрол  источников.
Цель изобретени  - повышение верности передачи.
В предлагаемом устройстве выходы распределител  импульсов коммутации источников подключены к управл ющим входам ключей опроса через соответствующие вентили, к двум другим входам каждого из которых подключены выходы регистра хранени  результатов контрол  источников и триггера соответственно , причем выходы вентилей подключены ко входу триггера, управл емого с дополнительного выхода распределител  импульсов коммутации источников, через последовательпо соединенные схему «ИЛИ п накопитель .
На чертеже приведена функциональна  схема устройства.
Источники сигналов 1-3 соединены через ключи опроса 4-6 и линию св зи 7 с блоком мажоритарного декодировани  8. Выходы распределител  импульсов коммутации источииков 9 подключены к управл юншм входам
ключей опроса 4-6 через вентили 10-12, к двум другим входам каждого из которых подключены выходы регистра 13 хранени  результатов контрол  источников и триггера 14,
а выходы вентилей подключены ко входу триггера 14, управл емого с дополннтельного выхода распределител  импульсов коммутации источпиков 9 через последовательно соединенные схему «ИЛИ 15 и накопитель 16.
Устройство работает следующим образом.
При верных сигналах всех трех источников в регистр 13 хранени  результатов контрол  источников записываетс  код «111. На выходах вентилей 10-12, подключенных к регистру 13, по вл етс  разрещающий сигнал. По первому импульсу из распределител  импульсов коммутации источников 9 взводитс  триггер 14, и на входах вентилей, св занных с выходом триггера 14, также по вл етс  разрешающий сигнал. Очередной импульс из распределител  импульсов коммутации 9 проходит через открытый вентиль 10, следующий импульс - через веитиль 11, третий - через вентиль 12. Эти импульсы поступают на ключи опроса 4-6, происходит последовательный опрос источников сигналов 1-3, и передаваемые сигналы поступают в линию св зи 7. С вентилей 10-12 импульсы поступают на схему «ИЛИ 15. На ее выходе образуетс  последовательиость из трех импульсов, передаваема  на накопитель 6, который, срабс1тыва  при их приеме, сбрасывает триггер 1-1. Вентили 10-12 закрываютс , и выдача сигналов опроса прекращаетс . На вход блока мажоритарного декодировани  8 через линию св зи 7 подаютс  три информационных сигнала. Блок мажоритарного декодировани  8 выдел ет верный сигнал по большинству совпавших сигналов.
При ложной информации одного из источников сигналов, например источника 1, в регистр хранени  13 записываетс  код «СП, что соответствует отказу источника сигиалов 1 и исправности источников 2, 3. В этом случае вентиль 10 закрыт но входу, св занному с регистром хранени  13, а вентили 11, 12 открыты. По первому импульсу из распределител  1мпульсов коммутации 9 взводитс  триггер 14, который открывает вентили 10- 12 по другому входу. Очередной импульс из распределител  9 не проходит через закрытый вентиль 10, последующие импульсы проход т через вентили 11, 12 на ключи опроса 5 и 6 и опрашивают источники сигналов 2, 3. Верные сигналы этих источников постунают через линию св зи 7 на блок мажоритарного декодировани  8. Импульеы с вентилей 11, 12 поступают через схему «ИЛИ 15 на накопитель 16, который пе срабатывает при поступлении двух импульсов, и триггер 14 не срабатывает после первого цикла опроса. Во втором цикле опроса импульс через вентиль 10 не нроходнт, т. е. источник сигналов 1 не опрашиваетс . Имиульс, прошедший на выходе вентил  11, опрашивает источник сигналов 2 и поступает через схему «ИЛИ 15 на накопитель 16. Таким образом, в линию св зи 7 выдаетс  третий верный сигнал. Триггер 14 сбрасываетс , вентили И, 12 запираютс , и опрос источников сигиалов нрекращаетс .
При искажении информации двух источников сигналов, напрнмер 2 и 3, в регистр хранени  13 записываетс  код «100. В этом случае веитиль 10 открыт, а вентили 11, 12 закрыты по входам, св занным с регистром
хранени  13. После взвода триггера 14 вентиль 10 открываетс  и по входу, св занному с выходом триггера 14, и в каждом цикле распределител  импульсов коммутации 9 через вентиль 10 проходит один импульс. Эти импульсы через схему «ИЛИ 15 поступают на накопитель 16, который срабатывает после трех импульсов, т. е. в третьем цикле. Опрос источника сигнала 1 прекращаетс . На блок
мажоритарного декодировани  8 через линию св зи 7 поступают три сигнала от источника верной информации.
Таким образом, в любой из рассмотренных ситуаций на вход линии св зи 7 поступают
три последовательно передаваемых верных сигнала. При искажении любого из них на блок мажоритарного декодировани  8 поступают два неискаженных сигнала, и он выдел ет верный сигнал по большинству совнавН1ИХ но значению, что обеспечивает работоспособность устройства при отказе двух источников сигналов из трех.
Предмет изобретени 
Устройство дл  передачи дискретной информации , содержащее источники сигналов, соединенные через ключи опроса с блоком мажоритарного декодировани , распределитель импульсов коммутации источников и регистр хранени  результатов контрол  источников , отличающеес  тем, что, с целью повышени  верности нередачи, выходы распределител  импульсов коммутации источников подключены к управл ющим входам ключей опроса через соответствующие вентили, к двум другим входам каждого из которых подключены выходы регистра хранени  результатов контрол  источников и триггера соответствепно , причем выходы вентилей подключены ко входу триггера, управл емого с дополнительного выхода распределител  импульсов коммутации источников, через последовательно соединенные схему «ИЛИ и нак .опитель.
SU1875554A 1973-01-24 1973-01-24 Устройство дл передачи дискретной информации SU491218A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1875554A SU491218A1 (ru) 1973-01-24 1973-01-24 Устройство дл передачи дискретной информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1875554A SU491218A1 (ru) 1973-01-24 1973-01-24 Устройство дл передачи дискретной информации

Publications (1)

Publication Number Publication Date
SU491218A1 true SU491218A1 (ru) 1975-11-05

Family

ID=20540292

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1875554A SU491218A1 (ru) 1973-01-24 1973-01-24 Устройство дл передачи дискретной информации

Country Status (1)

Country Link
SU (1) SU491218A1 (ru)

Similar Documents

Publication Publication Date Title
SU491218A1 (ru) Устройство дл передачи дискретной информации
SU1195462A2 (ru) Устройство дл передачи дискретной информации
SU1575217A1 (ru) Устройство приема информации с временным разделением каналов
SU468234A1 (ru) Устройство дл ввода дискретных данных
SU543171A1 (ru) Интегральна пространственно-временна коммутационна система
SU428436A1 (ru) Устройство для передачи информации
SU980085A1 (ru) Устройство дл ввода информации от датчиков
SU1430953A1 (ru) Генератор случайных сочетаний
SU467341A1 (ru) Устройство дл ввода информации
SU562932A1 (ru) Телеграфное устройство дл исключени обнаруженных ошибок
SU432677A1 (ru) Устройство для исправления ошибок
SU444197A1 (ru) Устройство дл коррекции погрешности счета
SU1077050A1 (ru) Устройство дл мажоритарного декодировани двоичных кодов
SU562933A1 (ru) Устройство дл повторени информации и дискретных системах св зи с переспросом
SU1492362A2 (ru) Адаптивный коммутатор телеизмерительной системы
SU961123A1 (ru) Дискретна лини задержки
SU1508260A1 (ru) Адаптивный коммутатор телеизмерительной системы
SU510736A1 (ru) Устройство дл приема команд телеуправлени
SU655084A1 (ru) Устройство дл передачи дискретной информации
SU1091210A1 (ru) Устройство дл приема избыточных сигналов
SU1073778A1 (ru) Устройство коммутации дл систем многоканального контрол и управлени
SU568203A1 (ru) Регенератор дискретных сигналов
SU677122A2 (ru) Способ передачи дискретной информации в системах св зи с многократным повторением информационного сигнала
SU985962A1 (ru) Устройство цикловой синхронизации
SU548881A1 (ru) Устройство дл декодировани дискретных сигналов в системе передачи сигналов