SU486478A1 - Pulse Receiver - Google Patents

Pulse Receiver

Info

Publication number
SU486478A1
SU486478A1 SU1980863A SU1980863A SU486478A1 SU 486478 A1 SU486478 A1 SU 486478A1 SU 1980863 A SU1980863 A SU 1980863A SU 1980863 A SU1980863 A SU 1980863A SU 486478 A1 SU486478 A1 SU 486478A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
amplitude
pulse
memory
duration
Prior art date
Application number
SU1980863A
Other languages
Russian (ru)
Inventor
Николай Евгеньевич Кириллов
Владимир Никитич Комаров
Игорь Викторович Разницын
Original Assignee
Предприятие П/Я В-8828
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8828 filed Critical Предприятие П/Я В-8828
Priority to SU1980863A priority Critical patent/SU486478A1/en
Application granted granted Critical
Publication of SU486478A1 publication Critical patent/SU486478A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

нени , один вход которой подключен к входу блока 3 оценки амплитуды, а другой вход объединен с входом схемы 1 сравнени  и подключен к выходу блока 3 оценки амплитуды, на котором формируетс  напр жение, равное половине амплитуды импульса. Второй вход схемы 1 сравнени  подключен к выходу регистра 6 сдвига, а выход этой схемы - к селектору 2 по длительности.One input of which is connected to the input of the amplitude estimation unit 3, and the other input is combined with the input of the comparison circuit 1 and connected to the output of the amplitude evaluation unit 3, on which a voltage equal to half the pulse amplitude is formed. The second input of the comparison circuit 1 is connected to the output of the shift register 6, and the output of this circuit is connected to the selector 2 in duration.

Предлагаемое устройство работает следующим образом.The proposed device works as follows.

На вход устройства поступает сигнал (см. фиг. 2). В блоке 3 оценки амплитуды происходит сравнение величины поступающего отсчета огибающей входного сигнала и отсчета хран щегос  в пам ти этого блока. Если поступающий отсчет оказываетс  больше отсчета , хран щегос  в пам ти, то он переписываетс  в эту пам ть. Следовательно, после обработки серии отсчетов в пам ти сохран етс  максимальный из отсчетов серии. В момент t (см. фиг. 2) в пам ти блока 3 оценки амплитуды хранитс  нулева  величина и поступивший отсчет переписываетс  в пам ть. Величина последующих отсчетов в моменты tz, /з, t и /5 возрастает, поэтому они также будут последовательно переписыватьс  в пам ть блока 3 оценки амплитуды. В момент /е в пам ти сохранитс  отсчет, соответствующий моменту 5, который равен амплитуде импульса. С выхода блока 3 оценки амплитуды снимаетс  напр жение, равное половине амплитуды импульса. Это напр жение  вл етс  опорным дл  двух схем 1 и 4 сравнени . Дополнительна  схема 4 сравнени  срабатывает, когда величина входного отсчета оказываетс  меньше половины амплитуды импульса. Очевидно, что момент срабатывани  соответствует концу импульса, т. е. моменту tj. При срабатывании дополнительной схемы 4 сравнени  происходит переключение двухпозиционных ключей 5, в результате чего вход регистра 6 подключаетс  к общей шине, а также включаетс  «быстрый такт частоты /г/т . При включении «быстрого такта записанные в регистре 6 сдвига отсчеты ускоренно выталкиваютс  из регистра и в схеме 1 сравнени  производитс  сравнение их величины с пороговым напр жением равным половине амплитуды импульса. Длительность превышени  порога оцениваетс  в селекторе 2 по длительности , в результате чего выноситс  решение о том прошел или нет импульс селекцию по длительности .At the input of the device receives a signal (see Fig. 2). In the amplitude estimation unit 3, the magnitude of the incoming sample of the input signal envelope and the sample stored in the memory of this block is compared. If the incoming count is greater than the count stored in the memory, then it is overwritten into that memory. Consequently, after processing a series of samples, the maximum of the series of samples is stored in the memory. At time t (see Fig. 2), a zero value is stored in the memory of the amplitude estimation unit 3 and the received count is written to the memory. The magnitude of the subsequent readings at tz, / 3, t, and / 5 increases, so they will also be sequentially copied to the memory of the amplitude estimation unit 3. At time e, a count corresponding to time 5, which is equal to the amplitude of the pulse, is saved in the memory. From the output of amplitude estimation unit 3, a voltage equal to half the pulse amplitude is removed. This voltage is the reference for the two circuits 1 and 4 of the comparison. Additional comparison circuit 4 is triggered when the magnitude of the input sample is less than half the pulse amplitude. Obviously, the response time corresponds to the end of the pulse, i.e., time tj. When an additional comparison circuit 4 is triggered, the on-off switches 5 are switched, as a result of which the input of register 6 is connected to the common bus and also the "fast frequency cycle / g / t" is turned on. When the "fast clock" is turned on, the readings in the shift register 6 are rapidly pushed out of the register, and in the comparison circuit 1, their values are compared with a threshold voltage equal to one half of the pulse amplitude. The duration of exceeding the threshold is estimated in the selector 2 by the duration, as a result of which it is decided whether the selection has passed the impulse by duration.

Таким образом, анализ импульса по длительности осуществл етс  ускоренно в течениеThus, the pulse duration analysis is carried out rapidly during

длительности равной. При этом ускоренDuration equal. At the same time accelerated

ном анализе вход регистра 6 сдвига подключаетс  к общей шине и поэтому к концу анализа регистра 6 сдвига очищаетс . Очередной импульс всегда вписываетс  в очищенный регистр сдвига. В результате в регистре 6 сдвига могут находитьс  отсчеты только одного импульса или части одного имиульса, котора , однако, должна быть больще верхней границы интервала селекции по длительности. В момент конца импульса, т. е. в момент tj, пам ть блока 3 оценки амплитуды очищаетс , и нова  запись в него может начатьс  в мо.мент прихода следующего импульса, т. е. в момент /8. Этот момент определ етс  в блоке 3 оценки амплитуды по первому по влению положительного приращени  величин соседних отсчетов .In a nominal analysis, the input of the shift register 6 is connected to the common bus and therefore is cleared by the end of the analysis of the shift register 6. The next pulse always fits into the cleared shift register. As a result, in the shift register 6, there can be counts of only one pulse or a part of one imuls, which, however, should be greater than the upper boundary of the selection interval in duration. At the time of the end of the pulse, i.e., at time tj, the memory of amplitude estimation unit 3 is cleared, and a new entry into it can begin at the arrival time of the next pulse, i.e., at time / 8. This moment is determined in block 3 of the amplitude estimate based on the first occurrence of a positive increment of the values of adjacent samples.

Предмет изобретени Subject invention

Устройство приема импульсных сигналов, содержащее последовательно соединенные схему сравнени  и селектор по длительности,A device for receiving pulse signals, containing a series-connected comparison circuit and a selector for duration,

отличающеес  тем, что, с целью повыщени  точности селекции при непосто нстве амплитуды импульсов, вход устройства подключен к одному входу схемы сравнени  через блок оценки амплитуды, а к другому - через последовательно соединенные двухпозиционный ключ И регистр сдвига, на шину продвигающих импульсов которого поданы тактовые сигналы через второй двухпозиционный ключ, причем управл ющие входы указанных ключей подсоединены к выходу дополнительной схемы сравнени , подключенной соответственно к входу и выходу блока оценки амплитуды, а второй вход первого двухпозиционного ключа соединен с общей шиной.characterized in that in order to increase the selection accuracy when the amplitude of the pulses is not sufficient, the device input is connected to one input of the comparison circuit through the amplitude estimator, and to the other via serially connected two-position key AND shift register through a second two-position key, and the control inputs of said keys are connected to the output of an additional comparison circuit connected respectively to the input and output of the amplitude estimator, and the second input of the first two-position key is connected to the common bus.

Bf.oliBf.oli

в t 6 / /i 3 2 in t 6 / / i 3 2

сриг 2srig 2

SU1980863A 1973-12-28 1973-12-28 Pulse Receiver SU486478A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1980863A SU486478A1 (en) 1973-12-28 1973-12-28 Pulse Receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1980863A SU486478A1 (en) 1973-12-28 1973-12-28 Pulse Receiver

Publications (1)

Publication Number Publication Date
SU486478A1 true SU486478A1 (en) 1975-09-30

Family

ID=20570954

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1980863A SU486478A1 (en) 1973-12-28 1973-12-28 Pulse Receiver

Country Status (1)

Country Link
SU (1) SU486478A1 (en)

Similar Documents

Publication Publication Date Title
GB1053189A (en)
SU486478A1 (en) Pulse Receiver
US4149258A (en) Digital filter system having filters synchronized by the same clock signal
SU907817A1 (en) Device for evaluating signal
SU607351A1 (en) Frequency-manipulated signal demodulator
SU1042189A1 (en) Device for receiving pulse-modulated signals
SU1007189A1 (en) Device for time division of pulse signals
SU1067610A2 (en) Discriminator of frequency-shift keyed signals
SU817997A1 (en) Pulse duration discriminator
SU1049899A1 (en) Device for ranging extremal values
SU1569957A1 (en) Digital filter
SU999152A1 (en) Pulse-time code decoder
SU590860A1 (en) Device for synchronization of pseudonoise signals
RU1793552C (en) Device for determination of boundaries of digital information packets
SU566363A1 (en) Apparatus for asynchronous reception of recurring pulse sequences
SU1695389A1 (en) Device for shifting pulses
SU708253A1 (en) Time interval measuring arrangement
SU1003327A1 (en) Pulse duration discriminator
SU544121A1 (en) Device control pulse sequences
SU370612A1 (en) YUZNAYA
SU834907A1 (en) Device for analysis of pulse trains
SU736114A1 (en) Switchable digital correlator
SU1088143A2 (en) Device for detecting errors of bipolar signal
SU684710A1 (en) Phase-pulse converter
SU1374418A1 (en) Pulse delay device