SU486378A1 - Буферное запоминающее устройство - Google Patents

Буферное запоминающее устройство

Info

Publication number
SU486378A1
SU486378A1 SU1877497A SU1877497A SU486378A1 SU 486378 A1 SU486378 A1 SU 486378A1 SU 1877497 A SU1877497 A SU 1877497A SU 1877497 A SU1877497 A SU 1877497A SU 486378 A1 SU486378 A1 SU 486378A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
circuit
pulse
inputs
storage device
Prior art date
Application number
SU1877497A
Other languages
English (en)
Inventor
Вадим Иванович Вешняков
Виктор Иванович Корнейчук
Original Assignee
Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции filed Critical Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции
Priority to SU1877497A priority Critical patent/SU486378A1/ru
Application granted granted Critical
Publication of SU486378A1 publication Critical patent/SU486378A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Description

сов, к, входу блока И управлени , а также к пер)вым входам вевтилей 17 и 18 по це-петм 19, 20, .включенных IB цепи пр мого и обратного счета счетчика 10 заполнеми . Вторьие ВХОДЫ вентилей соединены с блоком ynpaiBл€Н1и ,  по цеп1 м 21 и 22. Входпой р егистр/ 23 имеет устатасвочную цепь, подключенную к а-му выходу дешифратора 2, вьрходы 24 Дл  передачи инфор/мации в вервые разр ды (числовую лщгейку) регистров 1 сдвига .
Устройство работает следующим образЮМ.
В начальном состо ,ни1И счетчик 3 находитс  в «О, а счетчик 10 - в состо нии т-1, во все разр ды, регистров 1 ванос тс  «О, аиспнал на . дешифратора 2 отсутст(вует . Когда в блюке И вырабатъиваетс  комам;да на запись, по цепи 6 |на счетчик 3 импульсов (подготОВле:Н|НЫ:й по цепи 4 к сложению ) поступают счетиьге -имлульсы. При этом с выходов дешифратора 2 снимаетс  временна  последовательеость имлулъсов: сначайа импульс действует на 1-м. выходе дешифратора, затем на а-м (при этом гаситс  входной регистр 23), затем Ь-п, Ь-м и т. д., действу  по цепи t импульс обеспечивает перепись из i-й числовой линейки в t+1-ю, а затем по цепи i - гашение в t-й линейке. Таким образом занесенное слово продвигаетс  по регистрам 1. Наступает момент, когда импульс на выходе дешифратора 2 действует по цепи m-i-l, производ  перепись из т-1-й линейки в т-ю, а затем по цепи (т-1), осушествл   гашение в /п-1-й, и в этот момент код счетчика 3 совпадает с кодом счетчика 10. На выходе блока 7 сравнени  по вл етс  импульс, который через элемент 15 задержки подаетс  в блок 11, и прекращаетс  поступление счетных импульсов. Одновременно этот импульс проходит в установочную цепь 16 счетчика 3, а через вентиль 18 - в цепь 13 счетчика 10, в котором проводитс  вычитание «1. При следующем продвижении слова коды счетчиков 10 и 3 совпадают после переписи из т-2-й линейки в т-1-ю при действии импульса гашени  по цепи (т-2) и т. д.
При считывании счетчик 3 по цепи 5 подготавливаетс  к вычитанию, а по цепи 6 начинают подаватьс  счетные импульсы. Счетчик 3 работает в режиме вычитани . Импульсы в выходных цеп х дешифратора 2 поступают в такой последовательности: сначала в т-ю цепь (при этом данные из т-й линейки
поступают на выход), затем в т-ю (проводитс  гашение в т-и линейке), затем в т.- 1, (т-1)и т. д. После того, как последнее занесенное слово будет сдвинуто на одну -позицию , коды счетчиков 3 и 10 совпадут и на выходе блока 7 по витс  импульс, который через вентиль 17 поступит на цепь 12 сложени  счетчика 10, на установочную цепь 16 счетчика 3, а также в блок 11, после чего прекращаетс  подача счетных импульсов по цепи 6.
Предмет изобретени 
Буферное запоминающее устройство, содержащее входной регистр, выходы которого подключены к входам однотактных статических
регистров сдвига, к тактовым входам которых подключены выходы дешифратора, счетчик импульсов, счетчик заполнени , блок сравнени  кодов, входы которого соединены с выходами счетчика импульсов и счетчика заполнени , блок управлени , отличающеес  тем, что, с целью повышени  быстродействи  устройства, оно содержит элемент задержки, вентили, а счетчик импульсов содержит цепи пр мого и обратного счета, соединенные с
выходами блока управлени , выход блока сравнени  кодов через элемент задержки подключен к входу установки нул  счетчика импульсов , к входу блока управлени  и первым входам вентилей, включенных в цепи пр мого и обратного счета счетчика заполнени , вторые входы вентилей подключены к соответствующим выходам блока управлени , дополнительный выход которого соединен со счетным входом счетчика импульсов.
. 2i
. P
-H
.,+
ХЛ
77
/5
±.
гг
72
/c
L
92
t I I
„C 1
I I . i. gI I 15
fO
SU1877497A 1973-01-05 1973-01-05 Буферное запоминающее устройство SU486378A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1877497A SU486378A1 (ru) 1973-01-05 1973-01-05 Буферное запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1877497A SU486378A1 (ru) 1973-01-05 1973-01-05 Буферное запоминающее устройство

Publications (1)

Publication Number Publication Date
SU486378A1 true SU486378A1 (ru) 1975-09-30

Family

ID=20540832

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1877497A SU486378A1 (ru) 1973-01-05 1973-01-05 Буферное запоминающее устройство

Country Status (1)

Country Link
SU (1) SU486378A1 (ru)

Similar Documents

Publication Publication Date Title
ES374194A1 (es) Sistema de sincronizacion de cuadro.
SU486378A1 (ru) Буферное запоминающее устройство
SU401999A1 (ru) Устройство сопряжения
SU404080A1 (ru) УСТРОЙСТВО дл ОПРЕДЕЛЕНИЯ НАИБОЛЬШЕЙ РАЗНОСТИ
SU423176A1 (ru) Устройство для сдвига информации
SU388259A1 (ru) Устройство для определения старшинства выполняемых операций в вычислительных
SU395989A1 (ru) Накапливающий двоичный счетчик
SU369716A1 (ru) еС?СОгО?НЛЯ
SU450166A1 (ru) Вычислитель разности двух чисел
SU588562A1 (ru) Двухтактный последовательный регистр сдвига
SU459800A1 (ru) Запоминающее устройство
SU378833A1 (ru) Устройство для ввода информации
SU362490A1 (ru) Реверсивный счетчик
SU397904A1 (ru) Устройство кодирования
SU395988A1 (ru) Десятичный счетчик
SU394772A1 (ru) Датчик времени
SU879585A1 (ru) Устройство дл вычислени разности двух чисел
SU450233A1 (ru) Запоминающее устройство
SU369705A1 (ru) Биелиотека
SU1056190A1 (ru) Устройство дл определени разности двух чисел
SU369572A1 (ru) УСТРОЙСТВО дл ОПРЕДЕЛЕНИЯ МАКСИМАЛЬНОГО ЧИСЛА В ПОСЛЕДОВАТЕЛЬНОСТИ СЛУЧАЙНЫХ ЧИСЕЛ
SU767765A2 (ru) Асинхронное устройство дл определени четности информации
SU389625A1 (ru) Устройство для формирования временного интервала
SU436352A1 (ru) УСТРОЙСТВО ДЛЯ НАХОЖДЕНИЯ ОТНОШЕНИЯ ДВУХчислоимпульсных кодов
SU443486A1 (ru) Дес тичный счетчик импульсов