SU482897A1 - Пересчетна схема - Google Patents

Пересчетна схема

Info

Publication number
SU482897A1
SU482897A1 SU1042957A SU1042957A SU482897A1 SU 482897 A1 SU482897 A1 SU 482897A1 SU 1042957 A SU1042957 A SU 1042957A SU 1042957 A SU1042957 A SU 1042957A SU 482897 A1 SU482897 A1 SU 482897A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
pulses
clock
pulse
Prior art date
Application number
SU1042957A
Other languages
English (en)
Inventor
Леонид Семенович Ситников
Лев Лазаревич Утяков
Original Assignee
Завод "Точэлектроприбор"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Завод "Точэлектроприбор" filed Critical Завод "Точэлектроприбор"
Priority to SU1042957A priority Critical patent/SU482897A1/ru
Application granted granted Critical
Publication of SU482897A1 publication Critical patent/SU482897A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

1
Известны нересчетные схемы на фазоимпульсных .многоустойчивых элементах, содержан1 ,11е генератор тактовых нмнульсов, синхронизатор и логические схемы «ИЛИ.
Предлагаема  схема отличаетс  тем, что в iieii выход генератора тактов 1х нмиульсов подсоеллиен ко всем нерв1 1м входам схем «ИЛИ, второй вход первой схемы «ИЛИ соедииен с выходом синхроннзатора, а второй выход генератора тактовых имнульсов подключей ко входу опорной  чейки. Выход носледней соедннен с снихропизатором, второй вход i;oTOporo нодключеи к тине пересчета ;1Мнульсов.
Это 1 озвол;гет Л1|)остнть схему н попглсить се надежность.
Па чертеже нредставлена блок-схема иредлаг емого устройства.
При отсутствии счетных } М1 ульсон на вхо .1,е 1 имнульсы с одного из выходов генератора 2 через схемы 3 «ИЛИ ноступают па фазонмнульсн1ле элементы 4 всех разр дов счетчика . Иа онорилй злемег.т 5 нодаютс  тактовые нлшульсы со второго выхода генератора 2.
Чтобы состо ние фазонмпульсного элемента I не л.ен лось, иа его вход л,олж110 ностурл .ть такое же количество имнульсов, которое нодаен  на вход онорного элемента 5. При отсутствии счетных импульсов это условие выполн етс  в первом разр де счетчика . Однако на вход элеменга 4 второго разр да через схему 3 гюлгимо тактовых поступают выходные нмнульсы riepBoro разр да. Благодар  совпаденню во временн на схеме 3 два нмпульса сливаютс  и на вход эле гента 4 второго разр да поступают как один имнульс . То же самое происходит па входах всех остальных разр .чо.
Таким образолг, при отсутетвин счетпых импульсов песмотр  па иаличие св зей между разр дами на Г5ход фазоимпульсиого элел ента 4 каждого разр да действуют только тактовые импульсы. В результате элементы ра:;р дов хран т заннеанную ; них пнфо1)ма1ино. представлеиную фазой выходных импульсов каждого элемента относительно опорной носледовательиости с В1 1хода элемеита 5.
Счетные импульсы прив зываютс  синхронизатором б к выходиым импульсам опорпого элемента. Тем самыл исключаютс  просчеты в случае, Kor;ui счетш и импульс ирнходпт одповременио с очередным тактовым. 11мпулье с выхода синхронизатора 6 через схему 3 поступасг па э;1е.мепг - первого разр да счетчика и увелич1П ает па едишщу иаП() жение на его иакогиггельпом конденсаторе. В момепт-прнхода нмпульса с Р.ыхода сппхронпзатора , прпв занного к очередному онорному, нанр жеьню па копдепсаторах элементов -1
всех разр дов об зательно равны в относительных ед-иницах записанным з ннх цифрам. Если состо ние разр да таково, что перенос не возникает, все процессы, вызванные поступлением импульса, на этом заканчиваютс .
Теперь перейдем к случаю, когда к приходу очередного счетного импульса в первом разр де записано п-1, где п-основание счета- прин то равным четырем. К моменту прихода выходного импульса с блока 6 на накопительном конденеаторе элемента 4 хранитс  напр жение , отличающеес  от опорного менее чем на единицу, благодар  чему в этот момент элемент выдает выходной имнульс. При этом на второй разр д счетчика поступает мпульс переноса, мен   на единицу, благодар  чему в этот момент элемент выдает выходной имнульс. При этом на второй разр д счетчика иостунает имнулвс переноса, . на единицу фазу его выходных импульсов. Таким образом, первым разр дом обеспечиваетс  пересчет на п. Аналогичным образом работают следующие разр ды.
Наличие прив зки к импульса.м опорной последовательноети ограничивает быстродействие предлагаемой схемы на уровпе одно) дес той частоты следовани  тактовых импульсов . Когда требуетс  большее быстродействие , иа входе оппсанного устройства включают один-два разр да с большей разрешающей способиостыо.
Предмет изобретени 
Пересчетна  схема, содержаща  генератор тактовых импульсов, синхронизатор и логические схемы «ИЛИ, отличающа с  тем, что. с целью упрощени  схемы и повышени  надежности , в ней выход генератора тактовых п.мпульсов подсоединен ко все.м иервы.м входам схем «ИЛИ, второй вход первой схемы «ИЛИ соединен с выходом синхронизатора, а второй выход, генератора тактовых импульсов подключен ко входу опорной  чейки, выход которой соединен с синхронизатором, второй вход которого подключен к шине пересчета импульсов.
0
SU1042957A 1965-12-15 1965-12-15 Пересчетна схема SU482897A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1042957A SU482897A1 (ru) 1965-12-15 1965-12-15 Пересчетна схема

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1042957A SU482897A1 (ru) 1965-12-15 1965-12-15 Пересчетна схема

Publications (1)

Publication Number Publication Date
SU482897A1 true SU482897A1 (ru) 1975-08-30

Family

ID=20438905

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1042957A SU482897A1 (ru) 1965-12-15 1965-12-15 Пересчетна схема

Country Status (1)

Country Link
SU (1) SU482897A1 (ru)

Similar Documents

Publication Publication Date Title
GB1130055A (en) Multiple phase gating circuit
SU482897A1 (ru) Пересчетна схема
US3284715A (en) Electronic clock
SU463234A1 (ru) Устройство делени времени циклов на дробное число интервалов
US3591853A (en) Four phase logic counter
SU546937A1 (ru) Перестраиваемый фазо-импульсный многоустойчивый элемент
JPS61140215A (ja) パルス発生回路
SU372690A1 (ru) РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВЭСЕСс;;;-х:':...о, "'1 [ЙЙШ'ШО^Я;;;:';;;-',:,!
SU489114A1 (ru) Стохастический делитель
SU437225A1 (ru) Триггерное устройство
SU738177A1 (ru) Счетчик на кольцевом регистре
SU436352A1 (ru) УСТРОЙСТВО ДЛЯ НАХОЖДЕНИЯ ОТНОШЕНИЯ ДВУХчислоимпульсных кодов
SU532859A1 (ru) Устройство дл поразр дного сложени чисел
SU400037A1 (ru) Десятичный счетчик
SU447844A1 (ru) Дес тичный счетчик
SU488344A1 (ru) Реверсивный распределитель
SU394942A1 (ru) Счетчик импульсов1•)
SU426325A1 (ru) Кольцевой трехфазный распределительимпульсов
SU799148A1 (ru) Счетчик с последовательным переносом
SU172130A1 (ru) Пересчетная схема
SU406176A1 (ru) В п т б
SU1026316A1 (ru) Счетчик импульсов в коде Гре (его варианты)
SU743199A1 (ru) Распределитель импульсов
SU372702A1 (ru) ВСЕСОЮЗНАЯIIAItHiHl]-!LA^;sri?: КЩ
SU1709308A1 (ru) Устройство дл делени чисел