SU482010A1 - Counting trigger - Google Patents

Counting trigger

Info

Publication number
SU482010A1
SU482010A1 SU1865958A SU1865958A SU482010A1 SU 482010 A1 SU482010 A1 SU 482010A1 SU 1865958 A SU1865958 A SU 1865958A SU 1865958 A SU1865958 A SU 1865958A SU 482010 A1 SU482010 A1 SU 482010A1
Authority
SU
USSR - Soviet Union
Prior art keywords
elements
output
trigger
input
counting
Prior art date
Application number
SU1865958A
Other languages
Russian (ru)
Inventor
Николай Иванович Пакулов
Сергей Михайлович Чаплыгин
Original Assignee
Военная Инженерная Радиотехническая Ордена Отечественной Войны Академия Противовоздушной Обороны Им.Маршала Советского Союза Говорова Л.А.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Военная Инженерная Радиотехническая Ордена Отечественной Войны Академия Противовоздушной Обороны Им.Маршала Советского Союза Говорова Л.А. filed Critical Военная Инженерная Радиотехническая Ордена Отечественной Войны Академия Противовоздушной Обороны Им.Маршала Советского Союза Говорова Л.А.
Priority to SU1865958A priority Critical patent/SU482010A1/en
Application granted granted Critical
Publication of SU482010A1 publication Critical patent/SU482010A1/en

Links

Landscapes

  • Static Random-Access Memory (AREA)

Description

1one

Изобретение относитс  к цифровой вычислительной технике и может быть использовано в mK poBbrji вычислительных машинах и системах автоматики. . The invention relates to digital computing and can be used in mK poBbrji computers and automation systems. .

Известен счетныЛ триггер/содержащий два элемента ИЛИ-НЕ, у которых выход первого соединен с первым входомвторого, а выход второго - с первым входом первого , а вторые входы элементов ИЛИ-НЕ соединены , с выходом двух соответствующих элементов И, первы.е входы, которых образуют счетны.й вход.Known counting trigger / containing two elements OR NOT, in which the output of the first connected to the first input of the second, and the output of the second - with the first input of the first, and the second inputs of the elements OR — NOT connected to the output of two corresponding elements AND, the first. which form the counts. input.

Целью изобретени   вл етс  сокращение количества элементов пам ти.The aim of the invention is to reduce the number of memory elements.

. . .:,......  . . .:, ......

Дл  этого счетный триггер содержит конденсатор, выводы которого соединены с вторыми входами элементов И и через резисторы , с выходами элементов ИЛИ-НЕ триггера.For this, the counting trigger contains a capacitor, the terminals of which are connected to the second inputs of the AND elements and through resistors, to the outputs of the OR-NOT elements of the trigger.

На чертеже приведена структурна  электрическа  схема триггера.The drawing shows a structural electrical trigger circuit.

Счетный триггер содержит два элемента ИЛИ-НЕ 1, 2 и два элемента И 3, 4, ре зисторы . 5, 6 и конденсатор 7.The counting trigger contains two elements OR NOT 1, 2 and two elements AND 3, 4, resistors. 5, 6 and the capacitor 7.

Первые входы элементов И 3 4 объединены , образу  счетный вход 8 триггера. Триггер работает следующим образом.The first inputs of the elements And 3 4 combined to form a counting input 8 trigger. The trigger works as follows.

При подаче на счетны.й вход 8 единичного сигнала и в присутствии на выJcoдe элемента ИЛИ-НЕ 2. единичного сигнала на выходе элемента И 4 будет единичный сигнал , который поступает на элемент ИЛИНЕ 2, на второй вход которого с выхода элемента ИЛИ-НЕ 1 поступает нулевой сигнал . На выходу элемента ИЛИ-НЕ 2 сформируетс  нулевой сигнал. Этот сигнал с выхода элемента ИЛИ-НЕ 2 поступает на вход элемента ИЛИ-НЕ 1. На второй вход элемента ИЛИ-НЕ 1 поступает с выхода элемента И; 3 нулевой сигнал, так как к одному из входов элемента И 3 подключен конденсатор 7, который помнит нулевое состо ние выхода элемента ИЛИ-НЕ 1. В результате этого на выходе элемента И ЛИНЕ 1 возникнет единичный сигнал, т. .е. триггер изменит свое состо ние.When a single signal is fed to the counting input 8 and in the presence of the output of the element OR NOT HE 2. a single signal at the output of the element AND 4 there will be a single signal that goes to the element ORINE 2, to the second input of which the output of the element OR NOT 1 Zero signal is received. At the output of the element OR NOT 2, a zero signal is generated. This signal from the output of the element OR NOT 2 enters the input of the element OR NOT 1. The second input of the element OR NOT 1 comes from the output of the element AND; 3 is a zero signal, since a capacitor 7 is connected to one of the inputs of the AND 3 element, which remembers the zero state of the output of the OR-NOT 1 element. As a result, a single signal will appear at the output of the AND 1 LINE 1 signal, i .e. the trigger will change its state.

При подаче следующего единичного сигнала процессы будут Происходить аналогич , 3 . When the next single signal is applied, the processes will occur similarly, 3.

но и триггер установитс  в исходное состо ние , Предмет изобретени  Гbut the trigger is reset, subject of the invention.

Счетный триггер, содержавший два эле ; мента ИЛИ-НЕ, у которых выход первого : соединен с нервым входом второго/а вы j ход второго с первым входом первого, аCounting trigger containing two ele; ment OR NOT, in which the output of the first: is connected to the nerve input of the second / and you j move the second to the first input of the first, and

вторые входы элементов соедине-| ны с выходом двух соответствующих элементов И первы.е. которых образуют the second inputs of the elements of the connection- | with the release of the two corresponding elements AND first. which form

1 счетный в5юд,о т л й ч аioiu и и с   :тем, что, с целью сокращени  элементов (пам ти, он содержит кондеыЬатор, выводы которого соединены с вторыми входами элементов И и через резисторы с выходами элементов ИЛИ-НЕ триггера.1 is the counting value of the current, and with and: so that, in order to reduce the elements (the memory, it contains a controller, the outputs of which are connected to the second inputs of the AND elements and through the resistors with the outputs of the OR-NOT trigger.

SU1865958A 1973-01-03 1973-01-03 Counting trigger SU482010A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1865958A SU482010A1 (en) 1973-01-03 1973-01-03 Counting trigger

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1865958A SU482010A1 (en) 1973-01-03 1973-01-03 Counting trigger

Publications (1)

Publication Number Publication Date
SU482010A1 true SU482010A1 (en) 1975-08-25

Family

ID=20537584

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1865958A SU482010A1 (en) 1973-01-03 1973-01-03 Counting trigger

Country Status (1)

Country Link
SU (1) SU482010A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4902909A (en) * 1988-02-26 1990-02-20 U.S. Philips Corp. Flip-flop arrangement for a divide-by-2 frequency divider comprising master-slave type memory elements

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4902909A (en) * 1988-02-26 1990-02-20 U.S. Philips Corp. Flip-flop arrangement for a divide-by-2 frequency divider comprising master-slave type memory elements

Similar Documents

Publication Publication Date Title
JPS52146534A (en) Input circuit
SU482010A1 (en) Counting trigger
SU528689A1 (en) Trigger trigger
ES386344A1 (en) Voltage reference circuit or voltage threshold detection circuit incorporating such a reference circuit
SU476686A1 (en) Trigger Failure Device
US3167647A (en) Electrical analog computing circuit with square root extraction capability
SU401003A1 (en) CALCULATED CELL
JPS54161381A (en) Temperature detector
SU528700A1 (en) Voltage Monitoring Device
SU879773A1 (en) Code converter
SU479258A1 (en) Binary-decimal counter
SU517164A1 (en) Pulse counter with controllable conversion factor
SU484517A1 (en) Number Comparison Device
SU444190A1 (en) Apparatus for calculating ordered selection functions
JPS59127142U (en) Photometric device
SU375644A1 (en) damper UNION iT? BTHO-'u: K; iii-i ^: iiM
SU373723A1 (en) _; UNION
SU422082A1 (en) BACKUP TRIGGER
SU995086A1 (en) Device for number comparison
US3018388A (en) Binary counter with isolation means between flip-flop stages
SU766020A1 (en) Binary counter
SU1211715A1 (en) Information input device
SU444113A1 (en) Device for ambient control parameters
SU864535A1 (en) Device for monitoring pulse loss
SU410423A1 (en)