SU479950A1 - Устройство дл обработки информации - Google Patents

Устройство дл обработки информации

Info

Publication number
SU479950A1
SU479950A1 SU1903893A SU1903893A SU479950A1 SU 479950 A1 SU479950 A1 SU 479950A1 SU 1903893 A SU1903893 A SU 1903893A SU 1903893 A SU1903893 A SU 1903893A SU 479950 A1 SU479950 A1 SU 479950A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
block
unit
circuit
Prior art date
Application number
SU1903893A
Other languages
English (en)
Inventor
Вячеслав Федорович Серов
Валерий Дмитриевич Демидов
Юрий Иванович Цветков
Александр Федорович Фокин
Original Assignee
Предприятие П/Я В-8759
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8759 filed Critical Предприятие П/Я В-8759
Priority to SU1903893A priority Critical patent/SU479950A1/ru
Application granted granted Critical
Publication of SU479950A1 publication Critical patent/SU479950A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

1
Изобретение относитс  к области автоматики и вычиСлительной техники.
Известны устройства дл  обработки информации , содержапдие блок воспроизведени , подключенный к аналого-цифровому преобразователю и блоку выбора информации, триггер управлени  которого соединен со схемой «ИЛИ, цифровой преобразователь, блок выделени  признаков сигналов калибровки, выходы которого соединены с другими входами схемы «ИЛИ, генератор эталонной частоты и схему «И.
Целью изобретени   вл етс  повышение быстродействи  и точности обработки информации .
Эта цель достигаетс  тем, что в предложенное устройство введен блок амплитудной нормализации сигналов, входы которого подключены соответственно к выходам блока выделени  признаков сигналов калибровки и к блоку воспроизведени , а выход - ко входу аналогоцифрового преобразовател , другой вход которого через вторую схему «И подключен к выходу триггера управлени  блока выбора информации .
На фиг. 1 приведена блок-схема предлагаемого устройства; па фиг. 2 - диаграммы, по  сн ющие процесс формировани  тех или иных изображений.
Устройство работает следующим образом.
С магнитной ленты блока I воспроизведени  сигналы, поступающие на вход блока 2 амплитудной нормализации сигналов (фиг. 2, а) минимального (to-ts), максимального ()
уровней калибровки и измерительной информации ().
Диапазоны измерени  величин сигналов калибровки (±Д /миЕо ) и измерительного сигнала, вследствии изменени  передаточной характеристики блока 1 воспроизведени , показаны «а фиг. 2, а пунктиром.
Импульсы отметок времени и режимов поступают с блока 1 воспроизведени  через усилители отметок времени 3 и режимов 4 блока
б выбора информации в аналого-цифровой преобразователь 6 и далее в блок 7 выделени  признаков сигналов калибровки.
На выходе триггера 8 блока 7 формируетс  импульс (фиг. 2,6), когда с блока 1 восПроизведени  идет установивщийс  уровень минимального сигнала калибровки У„ин (фиг. 2, а). На выходе триггера 9 блока 7 формируетс  импульс (фиг. 2, б), когда с блока 1 воспроизведени  идет установившийс 
уровень максимального сигнала калибровки t/Mai;c (фиг. 2, а).
Иередние фронты ti и 4 (фиг. 2, б) этих импульсов задержаны элементами задержек 10 и И соответственно на врем  (ti-to) и (),
необходимое дл  перекрыти  переходных про3
цессов включени  минимального и максимального сигналов калибровки. Задние фронты tz и /5 импульсов определ ютс  числом импульсов «1 и «2 генератора 12 эталонной частоты, прошедших через первую схему «И 13 и счетчик 14 блока 7. Схема «И 13 открываетс  через схему «ИЛИ 15 выходными импульсами ti-/2 и 4-4 (фиг. 2, б) с триггеров 8 и 9 блока 7.
Импульс с выходной шины Я1 дешифратора 16 в -момент времени 4 сбрасывает триггер 8 в нулевое положение, а импульс с выходной ши ы П2 дешифратора 16 в момент времени tсбрасывает триггер 0 в нулевое положение.
Минимальный сигнал калибровки (7мин± . (фиг. 2, а) с выхода блока 1 воспроизведени  через резистор 17 блока 2 поступает на неинвертирующий вход I дифференциального усилител  18 посто нного тока, коэффициент усилени  которого при номинальном значении максимального сигнала калибровки f/макс (фиг. 2,а), равен 1.
Номинальным значением минимального сигнала калибровки t/MiiH  вл етс  нуль. Таким образом, с выхода усилител  18 на вход первой схемы сравнени  19 поступает величина rfct/мин (фиг. 2, а) отклонени  минимального уровн  от номинального значени  калибровки (т. е. от нул ).
На другой вход схемы сравнени  19 подано нулевое опорное напр жение, равное номинальному значению минимального сигнала калибровки. С выхода первой схемы сравнени  19 через открытый вентиль 20 величина it/MHH поступает на усилитель 21, где усиливаетс  и подаетс  на один из двигателей 22. Последний начинает вращатьс  и через редуктор 23 перемещает подвижный контакт переменного резистора 24 так, чтобы к инвертирующему входу II зсилител  18, св занному с подвижным контактом резистора 24, -было приложено напр жение смещени  rfcf/мин.
Напр жение (крива  1 на фиг. 2, а) на выходе усилител  18 после колебательного процесса устанавливаетс  равным нулю (т. е. номинальному значению минимального сигнала калибровки t/Miiii). .Вентиль 20 открыт выходным напр жением триггера 8 блока 7 на врем  /2-и Сфиг. 2, б), когда проходит минимальный сигнал калибровки.
Аналогично, когда с выхода блока 1 воспроизведени  поступает «а вход блока 2 максимальный сигнал калибровки /макс..
(фиг. 2, а), он через резистор 17 и усилитель 18 подаетс  «а вход второй схемы сравнени  25. На другой этой схеме сравнени  25 подаетс  опорное напр жение с эталонного источника напр жени  26, равное номинальному значению максимального сигнала калибровки макс. (фиг. 2, а). С выхода схемы сравнени  25 разность rtf/макс.через открытый вентиль 27 поступает на усилитель 28, где усиливаетс  и подаетс  на другой двигатель 29. Носледний начинает вращатьс  и через редуктор 30 перемещает подвижный контакт переменного резистора 31 обратной св зи, ослабл   (если отклонение Д Умако. отрицательно) или усилива  (если отклонение АС/макс. положительно) величину отрицательной обратной св зи усилител  18.
Соответственно увеличиваетс  или уменьшаетс  коэффициент усилени  усилител  18 и после колебательного переходного процесса
(крива  2 на фиг. 2, а) на выходе усилител  18 устанавливаетс  номинальное значение максимального сигнала калибровки f/макс. Вентиль 27 открыт выходным напр жением триггера 9 блока 7 на врем  (фиг. 2, б), когда
проходит максимальный сигнал калибровки.
Таким Образом, передаточна  характеристика блока 1 воспроизведени  корректируетс  до начала 4 (фиг. 2, а) воспроизведени  измерительной информации и с выхода усилител  18
блока 2 измерительна  информаци  на вход аналого-цифрового преобразовател  32 подаетс  нормализованной но амплитуде (крива  3 на фиг. 2,а). Ввод в линию обработки 33 участка измерительной информации производитс  по сигналу с выхода триггера 34 управлени  блока 5 выбора информации (ti-t) (фиг. 2, 6), который открывает схему «И 35 и импульсы с выхода генератора 12 эталонной частоты опращивают аналого-цифровой преобразователь 32.
В линию обработки 33 вводитс  только участок нормализованной по амплитуде измерительной информации (крива  3 от t до 8 на
фиг. 2, а).
С приходом следующего режима процесс корректировки передаточной характеристики блока I воспроизведени  повтор етс . На фиг. 1 показан один канал воснроизведени  измерительной информации, но при соответствующем увеличении числа блоков 2 аплитудной нормализации сигналов и аналого-цифровых преобразователей 32 устройство работает и с большим числом каналов (например , 10).
Предмет изобретени 
Устройство дл  обработки информации, содержащее , блок воспроизведени , подключенный к блоку .выбора информации, соединенномус цифровым преобразователем, который подключен к одним из входов блока выделени  признаков сигналов калибровки, выходы
которого соединены со схемой «ИЛИ, св занной с одним из входов первой схемы «И, другой вход которой соединен с генератором эталонной частоты и одним из входов второй схемы «И, дрзгой вход которой подключен к
блоку выбора информации, а ее выход - к аналого-цифровому преобразователю, причем выход первой схемы «И соединен с другим входом блока выделени  признаков сигналов калибровки, отличающеес  тем, что, с
целью увеличени  быстродействи  устройства и повышени  точности обработки информации, оно содержит блок амплитудной нормализации сигналов, входы которого подключены к блоку воспроизведени  и блоку выделени  нризнаков сигналов калибровки, а выход к аналого-цифровому преобразователю.
43: ГЛЛ// ,,.-i PV -.) I .; , I - ; ,--1 w «J ,/ /u
I г
i I f
-
.
-i,J«
I
I U . 1 LJ
II
Ii V --i i
1
...., tr- i
I1/5 Hr Li
U
1 ч,
d-I I.., г
J I LJ r1I jn / 27 Ц-Ч;-: - --Ll J L.,,Ji . ftcj I , 1 / JJ if-.;--K --.- I / r I iXri. ii/..rr / rt; /q H Г , i . .
SU1903893A 1973-04-09 1973-04-09 Устройство дл обработки информации SU479950A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1903893A SU479950A1 (ru) 1973-04-09 1973-04-09 Устройство дл обработки информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1903893A SU479950A1 (ru) 1973-04-09 1973-04-09 Устройство дл обработки информации

Publications (1)

Publication Number Publication Date
SU479950A1 true SU479950A1 (ru) 1975-08-05

Family

ID=20548435

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1903893A SU479950A1 (ru) 1973-04-09 1973-04-09 Устройство дл обработки информации

Country Status (1)

Country Link
SU (1) SU479950A1 (ru)

Similar Documents

Publication Publication Date Title
JPS6056394B2 (ja) モ−タの制御装置
JPS5671855A (en) Playback device of disc
SU479950A1 (ru) Устройство дл обработки информации
JPS6050085B2 (ja) 陽極負荷抵抗をアンテナとの自動整合方式および装置
CA1155912A (en) Digital velocity servo
US3944896A (en) Phase synchronization system with start-up sequencing and automatic shut-down
US4149117A (en) Circuit and method for servo speed control
JPS63129877A (ja) 回転制御装置
JPS63110988A (ja) 回転速度制御装置
JP2529297B2 (ja) サ―ボ装置
JPS5819174A (ja) モ−タの速度信号処理装置
JPS58182483A (ja) 電流増幅回路の特性補正方式
JP2607608B2 (ja) テープ速度制御装置
KR890008933Y1 (ko) 캡스턴 모터 회전방향 전환검출 회로
JPS6367439B2 (ru)
SU1363131A1 (ru) Устройство дл определени отклонени скорости движени объекта от заданной
KR950002410B1 (ko) 브이씨알의 캡스턴 모터 제어장치
JPS6150756A (ja) 位置決め制御装置
JPH0746873A (ja) Fg信号逓倍装置
KR950007432B1 (ko) Pll 서어보 제어회로
SU1095097A1 (ru) Устройство дл формировани двухфазных напр жений
JPS5780284A (en) Controller for torque of induction motor
JPS62210875A (ja) 周波数弁別装置
JPS6091718A (ja) 波形整形回路
JPH02213783A (ja) 自動零点調整回路