SU1095097A1 - Устройство дл формировани двухфазных напр жений - Google Patents

Устройство дл формировани двухфазных напр жений Download PDF

Info

Publication number
SU1095097A1
SU1095097A1 SU823542301A SU3542301A SU1095097A1 SU 1095097 A1 SU1095097 A1 SU 1095097A1 SU 823542301 A SU823542301 A SU 823542301A SU 3542301 A SU3542301 A SU 3542301A SU 1095097 A1 SU1095097 A1 SU 1095097A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
integrator
input
sampling
inputs
Prior art date
Application number
SU823542301A
Other languages
English (en)
Inventor
Георгий Иосифович Каплун
Александр Петрович Пермяков
Original Assignee
Дальневосточный Ордена Трудового Красного Знамени Политехнический Институт Им.В.В.Куйбышева
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Дальневосточный Ордена Трудового Красного Знамени Политехнический Институт Им.В.В.Куйбышева filed Critical Дальневосточный Ордена Трудового Красного Знамени Политехнический Институт Им.В.В.Куйбышева
Priority to SU823542301A priority Critical patent/SU1095097A1/ru
Application granted granted Critical
Publication of SU1095097A1 publication Critical patent/SU1095097A1/ru

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Amplifiers (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ ДВУХФАЗНЫХ НАПРЯЖЕНИЙ, содержащее последовательно соединенные первый интегратор , первый блок умножени , второй интегратор и второй блок умножени , выход которого подключен к первому входу первого интегратора, блок автоматической регулировки амплитуды, соедин ющий выход первого интегратора с его входом, отличающеес   тем что, с целью повьпиени  точности за счет стабилизации фазы выходного сигнала, в негь введены задающий генератор, первый и второй сумматоры, первый и второй формирователи импульсов, первый и второй блоки выборки-хранени , третий интегратЬр и элемент с посто нным коэффициентом передачи, при этом выход второго интегратора соединен с входом первого блока выборки-хранени , управл ющий вход которого через первый формирователь импульсов соединен с выходом задающего генератора, выход первого блока выборки-хранени  соединен с первым входом первого сумматора, второй вход которого соединен с вьгходом второго блока выборки-хранени , управл ющий вход которого через второй формирователь импульсов подключен к (Л выходу задающего генератора, другой вход второго, блока выборки-хранени  с соединен с выходом второго блока умножени , выход первого сумматора соединен с входами третьего интегратора, и элемента с посто нным коэффициентом передачи, выходы которых соедисо ел нены с входами второго сумматора, выход которого соединен с входами перо со вого и второго блоков умножени . ч1

Description

11 Изобретение относитс  к автоматике и телемеханике и может быть исполь зовано в качестве высокоточного форми ровател  двухфазного напр жени  дл  приборных систем. Известен формирователь двухфазных напр жений, содержапшй задающий генератор , три усилител  с обратными св з ми , первый и третий из которьпс соединены по схеме ЯС-интегратора, а второй - По схеме масштабирующего ycrf лител , причем выход задающего генератора соединен с входом первого усилител  и одним из входов фазового детектора, второй вход которого, в свою очередь, через формирователь импульсов соединен с входом первого усилител , соединенного последовательно с вторым и третьим усилител ми . Между инвертирующими входом перусилител  выходом третьего вого и включен переход сток-исток полевого транзистора, а его затвор через интегродифференцирующую цепь соединен с выходом фазового детектора ij. Недостатком этого устройства  вл етс  зависимость точности формировани  квадратурных напр жений от добротности резонансного фильтра и характеристик полевого транзистора в цепи обратной св зи. Наиболее близким к изобретению по техническому решению  вл етс  управл емый напр жением R С-генератор двух фазных напр жений, содержащий последовательно соединенные первый интегратор , первый аналоговый перемножитель , второй интегратор, второй аналоговый перемножитель, выход которого соединен с входом первого интегратора и блок автоматической регулиров ки амплитуды, замыкающий выход первого интегратора .с. его входом 2 . Недостатком этого устройства  вл етс  отсутствие блока стабилизации фазы выходных сигналов устройства. Целью изобретени   вл етс  повышение точности за счет стабилизации фазы выходного сигнала устройства дл  формировани  двухфазных напр жеЦель достигаетс  тем, что в устройство дл  формировани  двухфазных напр жений, содержащее последователь но соединенные первый интегратор, первый блок умножени , второй интегр тор и второй блок умножени , выход которого подключен к входу первого интегратора, блок автоматической р 97 гулировки амплитуды, соедин ющий выход первого интегратора с его входом, введены задающий генератор, первый и второй сумматоры, первый и второй формирователи импульсов, первый и второй блоки выборки-хранени , третий интегратор и элемент с посто нным коэффициентом передачи, при этом выход второго интегратора соединен с входом первого блока выборки-хранени , управл ющий вход которого через первый формирователь импульсов соединен с выходом задающего генератора, выход первого блока выборки-хранени  соединен с первым входом первого сумматора, второй вход которого соединен с выходом второго блока выборки-хранени , управл ющий вход которого через второй формирователь импульсов подключен к вькоду задающего генератора, другой вход второго блока выборки-хранени  соединен с выходом второго блока умножени , выход первого сумматора соединен с входами третьего интегратора и элемента с посто нным коэффициентом передачи, выходы которых соединены с входами второго сумматора, выход которого соединен с входами первого и второго блоков умножени . На фиг. 1 изображена структу рна  схема предлагаемого устройства; на фиг. 2 - диаграммы сигналов при его работе. Устройство дл  формировани  двух фазных напр жений содержит первый интегратор 1, первый блок 2 умножени , блок 3 автоматической регулирод, ки амплитуды, второй интегратор 4, второй блок 5 умножени , первый блок о 6 выборки-хранени , первый формирователь 7 импульсов, задающий генератор 8, генерирующий пр моугольные сигналы , первый сумматор 9, второй блок 10 выборки-хранени , второй формирователь 11 импульсов, третий интегратор 12, элемент 13 с посто нным коэффициентом передачи, второй сумматор 14, при этом вход задающего генератора 8 через первый и второй формирователи 7 и 11 имйульсов подключен к управл ющим входам первого и второго блоков 6 и 10 выборки-хранени  соответственно , другие входы которых соединены с выходом второго интегратора 4 и второго блока 5 умножени , выходы первого и второго блоков 6 и 10 выборки-хранени  соединены с входами первого сумматора 9, выход которого соединен с входами третьего интегратора 12 и элемента 13 с посто нным коэффициентом передачи, выходы которых соединены с входами второго cyi-jr матора 14, выход которого, в свою очередь, соединен с управл ющими вхо дами первого и второго блоков 2 и 5 умножени , а первый интегратор 1, первый блок 2 умножени , второй интегратор 4 и второй блок 5 умножени  соединены последовательно, причем блок 3 автоматической регулировки ампл туды замыкает выход первого интегратора 1 с его входом. Устройство работает следующим образом . Импульсы задающего генератора 8 частотой WQ и скважностью 0,5 поступают на входы первого и второго формирователей 7 и 11 импульсов, где формируютс  короткие импульсы записи соответственно по их переднему и заднему фронту, которые, в св-ою очередь , поступают на управл ющие входы первого и второго блоков 6 и 10 выборки-хранени . На информационные входы блоков выборки-хранени  поступают сигналы с выхода второго интегратора 4 и второго блока 5 умножени  При равенстве частот задающего генер тора 8 и сигналов с выходов второго интегратора 4 и второго блока 5 умно жени  вплоть до нулевых фазовых рассогласований на выходах первого и второго блоков 6 и 10 выборки-хранени  присутствует нулевой потенциал, который, поступа  на входы третьего интегратора 12 и элемента 13 с посто нным коэффициентом передачи с выхода первого сумматора 9, не измен ет напр жени  на выходе второго сумматора 14, следовательно, частота и фаза выходных синусоидальньй напр жений остаетс  прежней. При изменении частоты и фазы выходных сигналов формировател  вследствие каких-либо причин (температурный дрейф, старение элементов и т.д. в блоках 6 и 10 выборки-хранени  выбираютс  соответственно потенциалы, пропорциональные синусу угла сдвига фаз выходного сигнала второго интегратора 4 (отрезок СОз на кривой 15, фиг. 2) относительно переднего фронта импульса задающего генератора 8 (крива  16, фиг. 2) и сигнала с выхода второго блока 5 умножени  (отрезок ДОл на кривой 17, фиг. 2) относи1 974 тельно заднего фронта импульса генератора 8 (крива  18, фиг. 2). Выходные сигналы блоков 6 и 10 выборки-хранени  поступают на входы первого, сумматора 9 и складываютс . Выходной сигнал с выхода первого сумматора 9 (крива  19 фиг. 2) поступает на входы третьего интегратора 12 и элемента 13 с посто нным коэффициентом передачи, вьЕходные сигналы которых измен ют потенциал на выходе второго сумматора 14 так, чтобы компенсировать изменение частоты и фазы выходных сигналов устройства. При сдвиге нулевого уровн  второго интегратора 4 без изменени  частоты и фазы выходного сигнала формировател  на выходе первого блока 6 выборкихранени  (крива  16, фиг. 2) по вл етс  потенциал, равный абсолютной величине этого сдвига (отрезок А0;| на кривой 15,фиг. 2). Этот потенциал (крива  16,фиг. 2), пройд  цепь: вход-выход первого сумматора 9; третий интегратор 12J элемент 13 с посто нным коэффициентом передачи} второй сумматор 14J измен ет частоту колебаний формировател  так, чтобы компенсировать фазовые рассогласовани . вызванные сдвигом нул  второго интегратора 4, что вызывает дополнительные фазовые ощибки при формировании двухфазных напр жений. По заднему фронту импульса генератора 8 во второй блок 10 выборки-хранени  (крива  . 2) записываетс  и хранитс  потенциал ВО (фиг. 2,крива  17) с выхода блока 5 умножени , равный инверсии сдвига нулевого уровн  второго интегратора 4. Складьта сь на первом сумматоре 9 с выходным сигналом первого блока 6 выборки-хранени  (крива  . 2) сигнал с выхода второго блока 10 выборки-хранени  (крива  18,фиг. 2) уменьшает потенциал , поступающий на входы третьего интегратора и элемента 13 с посто нным коэффициентом передачи (крива  19,фиг. 2) и, следовательно, ошибку формировани , обусловленную реакцией системьк автоподстройки фазы на сдвиг нулевого уровн  второго интегратора 4. Изобретение позвол ет с высокой точностью формировать двухфазные синусоидальные напр жени , синхронизированные относительно частоты внешнего стабильного генератора.
V I
©
U-J
2±J
I
т
/
AsiffUJi /
y
74
l / C03tM
70
Ж
//
7V

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ ДВУХФАЗНЫХ НАПРЯЖЕНИЙ, содержащее последовательно соединенные первый интегратор, первый блок умножения, второй интегратор и второй блок умножения, выход которого подключен к первому входу первого интегратора, блок автоматической регулировки амплитуды, соединяющий выход первого интегратора с его входом, отличающеес я тем^ что, с целью повышения точности за счет стабилизации фазы выходного сигнала, в него введены за дающий генератор, первый и второй сумматоры, первый и второй формирователи импульсов, первый и второй блоки выборки-хранения, третий интегратбр и элемент с постоянным коэффициентом передачи, при этом выход второго интегратора соединен с входом первого блока выборки-хранения, управляющий вход которого через первый формирователь импульсов соединен с выходом задающего генератора, выход первого блока выборки-хранения соединен с первым входом первого сумматора, второй вход которого соединен с выходом второго блока выборки-хранения, управляющий вход которого через второй формирователь импульсов подключен к выходу задающего генератора, другой вход второго^блока выборки-хранения соединен с выходом второго блока умножения, выход первого сумматора соединен с входами третьего интегратора, и элемента с постоянным коэффициентом передачи, выходы которых соединены с входами второго сумматора, выход которого соединен с входами первого и второго блоков умножения.
SU823542301A 1982-12-30 1982-12-30 Устройство дл формировани двухфазных напр жений SU1095097A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823542301A SU1095097A1 (ru) 1982-12-30 1982-12-30 Устройство дл формировани двухфазных напр жений

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823542301A SU1095097A1 (ru) 1982-12-30 1982-12-30 Устройство дл формировани двухфазных напр жений

Publications (1)

Publication Number Publication Date
SU1095097A1 true SU1095097A1 (ru) 1984-05-30

Family

ID=21046205

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823542301A SU1095097A1 (ru) 1982-12-30 1982-12-30 Устройство дл формировани двухфазных напр жений

Country Status (1)

Country Link
SU (1) SU1095097A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 658498, кл. G 01 R 25/04, 1979. 2. Тимонтеев В.К. и др. Аналоговые перемножители сигналов в радиоэлектронной аппаратуре. М., Радио и св зь, 1982, с. 109 (прототип). *

Similar Documents

Publication Publication Date Title
US4796993A (en) Phase modulation type fiber optic gyroscope
US4309649A (en) Phase synchronizer
ATE78641T1 (de) Echokompensation.
US4721904A (en) Digital phase difference detecting circuit
US4023400A (en) Viscosimeter and/or densitometer
US4181432A (en) Velocity measuring system
SU1095097A1 (ru) Устройство дл формировани двухфазных напр жений
GB1042074A (en) Improvements in or relating to a phase sensitive device
SU847328A1 (ru) Способ определени отношени двухСигНАлОВ
SU128668A1 (ru) Электронный интегратор дл астатических след щих систем 1-го пор дка
US4115743A (en) Error compensating phase-locked loop
SU922794A1 (ru) Устройство дл моделировани зоны нечувствительности
SU1320652A1 (ru) Датчик положени вала
SU917088A1 (ru) Устройство дл измерени соотношени частот вращени двух объектов
SU1160440A1 (ru) Устройство дл вычислени функции @
SU815861A1 (ru) Фазовый детектор
RU2057346C1 (ru) Устройство для измерения скорости перемещения
SU612402A1 (ru) Устройство формировани импульсов дл автоматической подстройки частоты
SU1055957A1 (ru) Способ преобразовани перемещений с автоматической коррекцией выходного сигнала индуктивного преобразовател перемещений и устройство дл его осуществлени
SU1394398A1 (ru) Синхронный детектор
SU564641A1 (ru) Частотное множительное устройство
SU744974A1 (ru) Преобразователь частоты в код
RU1791824C (ru) Множительно-делительное устройство
SU414625A1 (ru)
RU2025743C1 (ru) Нулевой радиометр