SU479112A1 - Device for switching messages - Google Patents

Device for switching messages

Info

Publication number
SU479112A1
SU479112A1 SU1855673A SU1855673A SU479112A1 SU 479112 A1 SU479112 A1 SU 479112A1 SU 1855673 A SU1855673 A SU 1855673A SU 1855673 A SU1855673 A SU 1855673A SU 479112 A1 SU479112 A1 SU 479112A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
address
output
block
outgoing
Prior art date
Application number
SU1855673A
Other languages
Russian (ru)
Inventor
Олег Федорович Смирнов
Лев Федотович Симоненко
Евгений Афанасьевич Горбачев
Владимир Александрович Пугачев
Виктор Андреевич Геращенко
Виктор Сергеевич Буров
Игорь Михайлович Тимофеев
Original Assignee
Предприятие П/Я М-5308
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5308 filed Critical Предприятие П/Я М-5308
Priority to SU1855673A priority Critical patent/SU479112A1/en
Application granted granted Critical
Publication of SU479112A1 publication Critical patent/SU479112A1/en

Links

Landscapes

  • Communication Control (AREA)

Description

адреса 3, блок управлени  4, накопитель 5 блок анализа адреса 6, входной запоминающий блок 7, регистр 8, адресный блок опроса 9, дешифратор 10, выходной запоминающий блок 11, щифратор 12, выходной блок сопр жени  13.addresses 3, control unit 4, accumulator 5 address analysis unit 6, input storage unit 7, register 8, polling address unit 9, decoder 10, output storage unit 11, an encoder 12, output interface unit 13.

Выходы дешифратора 10 кодированного номера через блок сопр жени  13 подключены к исход щим направлени м. Выходы блока анализа адреса 6 подключены к входам блока опроса 9, предназначенного дл  последовательного опроса сигналов с выходов блока анализа адреса. Выходы блока управлени  4 подключены к входам регистра 8 исход щего номера и через блок сопр жени  13 - к исход щим направлени м, а также к шифратору 12 кодированного номера, выходы которого соединены с информационными входами запоминающих блоков 7 и 11.The outputs of the decoder 10 of the coded number are connected to the outgoing directions through the interface unit 13. The outputs of the address analysis block 6 are connected to the inputs of the interrogator 9, which is designed to sequentially poll signals from the outputs of the address analysis block. The outputs of the control unit 4 are connected to the inputs of the register 8 of the outgoing number and through the interface block 13 to the outgoing directions as well as to the encoder 12 of the coded number, the outputs of which are connected to the information inputs of the storage blocks 7 and 11.

Выходы заломинающего блока 11 исход щих направлений подключены к входу дешифратора 10 кодированного номера и к входам регистра 8 исход щего номера, а также к входу блока управлени  4. Блок управлени  через кодовые шины информации соединен с исход щими направлени ми, а также с накопителем 5. Выходы шифратора 3 подключены к блокам управлени  4.The outputs of the commanding outgoing direction unit 11 are connected to the input of the decoder 10 of the coded number and to the inputs of the register 8 of the outgoing number, as well as to the input of the control unit 4. The control unit is connected to the outgoing directions as well as to the storage unit 5. The outputs of the encoder 3 are connected to the control units 4.

Все перечисленные узлы соединены с блоком управлени  4 шинами управлени  дл  осуществлени  синхронности в работе этих узлов.All of the listed nodes are connected to a control unit with 4 control buses to realize synchronism in the operation of these nodes.

Устройство работает в двух режимах - с накопителем 5 и без него.The device works in two modes - with drive 5 and without it.

При накоплении блока информации во вход щем направлении происходит останов опроса и считывание информации из данного вход щего направлени .When an information block is accumulated in the incoming direction, the polling stops and the information is read from this incoming direction.

При останове опроса номер вход щего направлени  кодируетс  в шифраторе адреса 3 и записываетс  в накопителе 5.When the polling is stopped, the number of the incoming direction is encoded in the address encoder 3 and recorded in the memory 5.

Во врем  считывани  кодированный адрес сообщени  преобразуетс  в блоке анализа адреса 6 в позиционный адрес, который в шифраторе 12 кодируетс  двоичным числом, и это число записываетс  в накопитель 5. По мере поступлени  сообщени  производитс  запись его в накопитель.During the reading, the coded address of the message is converted in the address analysis block 6 to a positional address, which in encoder 12 is coded with a binary number, and this number is written to accumulator 5. As the message arrives, it is recorded in the accumulator.

По номеру вход щего направлени  в накопителе 5 формируетс  сообщение из принимаемых -блоков информации, а по номеру исход щего направлени  сообщение ставитс  в очередь на выдачу.According to the number of the incoming direction in the accumulator 5, a message is formed from received-blocks of information, and according to the number of the outgoing direction the message is put in a queue for output.

После получени  сигнала конца сообщени  разрешаетс  выдача его в исход щие направлени .After receiving the signal of the end of the message, it is allowed to issue it to the outgoing directions.

При выходе из стро  накопител  5 устройство переходит во второй режим работы. В этом случае после останова опроса из входного запоминающего блока 7 выбираетс   чейка, адрес которой поступает из щифратора адреса 3 и соответствует позиционному адресу того направлени , напротив которого произошел останов опроса. Ячейки входного и выходного запоминающих блоков 7 и 11 состо т из When you exit the drive 5, the device enters the second mode of operation. In this case, after the interrogation is stopped, a cell is selected from the input storage unit 7, the address of which comes from the address 3 address equalizer and corresponds to the positional address of the direction in front of which the interrogation occurred. The cells of the input and output storage blocks 7 and 11 consist of

1+р разр дов. Первые разр ды  чеек предназначены дл  записи признаков закреплени , а / -разр ды - дл  составлени  списка исход щих направлений, закрепленных за вход щим . Содержимое считанной  чейки входного запоминающего блока 7 поступает в блок управлени  4 и там анализируетс . Отсутствие «1 в первом разр де говорит о том, что во вход щем направлении накоплен адресный блок. После анализа начинаетс  прием адресной части сообщени  и ее дешифраци  в блоке анализа адреса 6, в результате чего вырабатываютс  позиционные адреса исход щих направлений.1 + p bits The first bits of the cells are intended to record the signs of fixing, and the /-bits to draw a list of outgoing directions attached to the incoming direction. The content of the read cell of the input storage unit 7 enters the control unit 4 and is analyzed there. The absence of “1 in the first order” indicates that an address block has been accumulated in the incoming direction. After the analysis, the reception of the address part of the message and its decryption in the address 6 analysis block begin, resulting in the generation of positional addresses of outgoing directions.

Адресный блок опроса 9 последовательно опрашивает позиционные адреса. После анализа исход щих направлений и определени  их готовности к приему информации начинаетс  передача из вход щего направлени  в исход щее и одновременно закрепление исход щего направлени  за вход щим, которое происходит следующим образом.The polling address block 9 sequentially polls the positional addresses. After analyzing the outgoing directions and determining their readiness to receive information, the transmission from the incoming direction to the outgoing direction and at the same time fixing the outgoing direction to the incoming direction, which occurs as follows, begins.

В  чейку входного запоминающего блока 7 записываетс  «1 в первый разр д (признак непервого блока) и кодированный номер первого по пор дку исход щего направлени . В  чейку выходного запоминающего блока 11, адрес которой определ етс  содержимым регистра 8 и соответствует позиционному адресу этого первого исход ид,его направлени , записываетс  «1 в первый разр д и кодированный номер второго по пор дку исход щего направлени , в  чейку второго исход п.1,его направлени  записываетс  «1 в первый разр д и в остальные /з-разр ды - кодированный номер третьего исход щего направлени  и т. д.The cell of the input memory unit 7 is recorded as "1 for the first bit (non-first block flag) and the coded number of the first in order outgoing direction. The cell of the output memory block 11, whose address is determined by the contents of register 8 and corresponds to the positional address of this first outcome, its direction, is written "1 for the first bit and coded number of the second order outgoing direction, into the cell for the second outcome n. 1, its directions are recorded as "1 in the first bit and in the remaining / s-bits the coded number of the third outgoing direction, etc.

В  чейке, соответствующей позиционному номеру последнего из исход щих направлений, будет записана «1 в первый разр д, а остальные /5-разр ды будут свободны.The cell corresponding to the positional number of the last outgoing direction will be recorded as “1 for the first bit, and the remaining / 5-bits will be free.

После того, как закрепление произведено и первый блок информации из данного вход щего направлени  передан, входной блок опроса 2 продолжает опрос следующих вход щих направлений. При обработке адресных блоков процесс закреплени  аналогичен.After the assignment has been completed and the first block of information from this incoming direction has been transmitted, the polling input unit 2 continues polling the next incoming directions. When processing address blocks, the pinning process is similar.

В режиме обработки неадресных блоков коммутаци  производитс  следующим образом . Из входного запоминающего блока 7 выбираетс   чейка, соответствующа  тому вход щему направлению, в котором обнаружена информаци , и анализируетс  в блоке управлени  4. Наличие «1 в первом разр де говорит о том, что адресный блок уже передан . Разр ды  чейки входного запоминающего блока 7, в которах записан номер исход щего направлени , подаютс  на дещифратор 10, на выходе которого формируетс  позиционный адрес исход щего направлени . Этот позиционный адрес поступает в выходной блок сопр жени  13, где запоминаетс . Одновременно информаци  из входного запоминающего блока 7 (разр ды номера исход щего направлени ) подаетс  на регистр 8, формирующий адрес  чейки выходного запоминающего блоka 11, соответствующий данному позиционному адресу. По этому адресу выбираетс   чейка и анализируетс  ее содержимое.In the processing mode of conventional units, the switching is performed as follows. From the input storage unit 7, a cell is selected that corresponds to the incoming direction in which the information is found, and is analyzed in control unit 4. The presence of "1 in the first position" indicates that the address block has already been transmitted. The cell slots of the input storage unit 7, in which the outgoing direction number is written, are fed to the decryptor 10, at the output of which the positional address of the outgoing direction is generated. This positional address enters output gateway 13, where it is memorized. At the same time, information from the input storage unit 7 (bits of the outgoing direction number) is supplied to the register 8, which forms the cell address of the output storage unit 11 corresponding to the given positional address. At this address, the cell is selected and its contents analyzed.

Наличие «1 в иервом разр де говорит о том, что исход щее направление закреплено за опрашиваемым вход щим направлением. Затем кодированный номер исход щего направлени , если он имеетс , подаетс  на дешифратор Го, на выходе последнего формируетс  позиционный адрес исход щего направлени , который запоминаетс  в выходном блоке сопр жени  13. Затем выбираетс  следующа   чейка выходного запоминающего блока 11 и т. д.The presence of “1 in the hive category” indicates that the outgoing direction is assigned to the polled incoming direction. Then, the coded number of the outgoing direction, if it exists, is fed to the decoder Go, the output address of the latter is formed by the positional address of the outgoing direction, which is stored in the output conjugate unit 13. Then, the next cell of the output storage unit 11 is selected, etc.

После анализа всех  чеек, выбранных по списку, в выходном блоке сопр жени  13 формируютс  сигналы вызова соответствующих исход щих направлений и производитс  передача информации.After analyzing all the cells selected in the list, in the output block of conjugation 13, call signals of the corresponding outgoing directions are formed and information is transmitted.

Стирание списка закреплени  происходит с получением конца сообщени . В этом случае выбираютс  по списку все  чейки, и стираютс  в них признаки закреплени  с номерами исход щих направлений.Erasing the assignment list takes place at the end of the message. In this case, all the cells are selected from the list, and the signs of consolidation with numbers of outgoing directions are erased in them.

Предмет изобретени Subject invention

Устройство дл  коммутации сообщений, содержащее входной блок сопр жени , группа входов которого соединена с группой входов устройства, группа выходов которого соединена с группой выходов выходного блока сопр жени , входной блок опроса, выход которого соединен с опросным входом блока сопр жени  и первым входом шифратора адреса, накопитель , соединенный двусторонней св зью с блоком управлени , входы которого соединены с выходом входного блока сопр жени ,A device for switching messages containing an input interface block whose input group is connected to an input group of a device whose output group is connected to an output group of an output interface block, an input polling block whose output is connected to the interrogator input of the interface block and the first input of the address coder a storage unit connected by a two-way communication with a control unit, the inputs of which are connected to the output of the input interface unit,

первым входом блока анализа адреса, выходом выходного блока сопр жени  и шифратора адреса, второй вход которого, входы входного блока опроса и накопител , первый вход выходного блока сопр жени , информационный выход устройства, второй вход блока анализа адреса и первый вход адресного блока опроса соединены с выходами блока управлени , причем второй вход адресного блока опроса соединен с выходом блока анализа адреса, первый вход которого соединен с информационным входом устройства, отличающеес  тем, что, с целью повышени  надежности устройства, оно содержит входной и выходной запоминающие блоки, дешифратор, регистр и шифратор, причем выход шифратора адреса соединен с первым входом входного запоминающего блока , выход которого соединен с первыми входами дешифратора и регистра, вторым входом соединенного с первыми входами адресного блока опроса, шифратора, выходного запоминающего блока и вторым входом дешифратора , выход которого соединен с вторым входом выходного блока сопр жени , третий вход которого соединен с выходом адресного блока опроса и вторым входом шифратора, выходом соединенного с вторыми входами входного запоминающего блока и выходного запоминающего блока, выход которого соединен с третьим входом дешифратора и третьим входом регистра, выход которого соединен с третьим входом выходного запоминающего блока, первый и третий входы дешифратора и выход шифратора соединены с соответствующими входами блока управлени , а второй вход шифратора адреса соединен с третьим входом входного запоминающего блока.the first input of the address analysis block, the output of the output interface block and the address encoder, the second input of which, the inputs of the polling input block and accumulator, the first input of the output interface block, the information output of the device, the second input of the address analysis block and the first input of the polling address block are connected to the outputs of the control unit, wherein the second input of the polling address block is connected to the output of the address analysis block, the first input of which is connected to the information input of the device, characterized in that, in order to increase the reliability of device, it contains input and output storage blocks, a decoder, a register and an encoder, the output of the address encoder is connected to the first input of the input memory block, the output of which is connected to the first inputs of the decoder and the register, the second input connected to the first inputs of the polling address block, the encoder, output storage unit and the second input of the decoder, the output of which is connected to the second input of the output interface, the third input of which is connected to the output of the polling address block and the second input of the cipher torus, the output connected to the second inputs of the input storage unit and the output storage unit, the output of which is connected to the third input of the decoder and the third input of the register, the output of which is connected to the third input of the output storage unit, the first and third inputs of the decoder and output of the encoder are connected to the corresponding inputs of the block control, and the second input of the address encoder is connected to the third input of the input storage unit.

F-I--f FI - f

SU1855673A 1972-12-12 1972-12-12 Device for switching messages SU479112A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1855673A SU479112A1 (en) 1972-12-12 1972-12-12 Device for switching messages

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1855673A SU479112A1 (en) 1972-12-12 1972-12-12 Device for switching messages

Publications (1)

Publication Number Publication Date
SU479112A1 true SU479112A1 (en) 1975-07-30

Family

ID=20534662

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1855673A SU479112A1 (en) 1972-12-12 1972-12-12 Device for switching messages

Country Status (1)

Country Link
SU (1) SU479112A1 (en)

Similar Documents

Publication Publication Date Title
GB1288195A (en)
GB1446608A (en) Code detector
SU650526A3 (en) Multiplexing device
SU479112A1 (en) Device for switching messages
GB1088341A (en) Pulse signal exchange
US3555184A (en) Data character assembler
KR920009123A (en) Cell switch
US3223977A (en) Roll call generator
US4046963A (en) Times slot switching
SU446061A1 (en) Device for priority service of messages
SU888202A1 (en) Buffer storage
SU1183998A1 (en) Device for detecting and recording information
SU1336118A1 (en) Buffer storage unit
SU752444A1 (en) Decoder
SU1418792A1 (en) Device for transmitting digital information
SU720507A1 (en) Buffer memory
SU458827A1 (en) Device for switching multicast messages
SU842956A1 (en) Storage device
SU493163A1 (en) Associative memory
SU468271A1 (en) Registering machine
SU407395A1 (en)
SU1444796A1 (en) Multichannel device for exchangge of data between modules of computing system
SU1010653A1 (en) Memory device
SU734688A1 (en) Device for priority servicing of messages
SU1310827A1 (en) Interface for linking information source and receiver