SU474926A1 - Pulse sequence splitter - Google Patents

Pulse sequence splitter

Info

Publication number
SU474926A1
SU474926A1 SU1956448A SU1956448A SU474926A1 SU 474926 A1 SU474926 A1 SU 474926A1 SU 1956448 A SU1956448 A SU 1956448A SU 1956448 A SU1956448 A SU 1956448A SU 474926 A1 SU474926 A1 SU 474926A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
pulse sequence
sequence splitter
pulse
splitter
Prior art date
Application number
SU1956448A
Other languages
Russian (ru)
Inventor
Михаил Арсенович Ананян
Original Assignee
Предприятие П/Я Р-6609
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6609 filed Critical Предприятие П/Я Р-6609
Priority to SU1956448A priority Critical patent/SU474926A1/en
Application granted granted Critical
Publication of SU474926A1 publication Critical patent/SU474926A1/en

Links

Description

1one

Изобретение относитс  к импульсной технике и может быть использовано дл  выделени  составл ющих цифровых потоков информации в системах уиравлени  и синхронизации.The invention relates to a pulse technique and can be used to isolate the components of the digital information streams in an accumulation and synchronization system.

Известные устройства разделени  импульсных последовательностей, содержащие пересчетное устройство и схемы совпадени , первый вход каждой из которых соединен с источником входных сигналов, имеют ограниченное быстродействие.The known pulse sequence separation devices containing a scaling device and coincidence circuits, the first input of each of which is connected to the input source, have a limited speed.

Цель изобретени  - повышение быстродействи  устройства разделени  импульсных последовательностей .The purpose of the invention is to increase the speed of the device for separating pulse sequences.

Это достигаетс  тем, что в устройство введена секционна  лини  задерл ки, отводы которой подключены соответственно ко вторым входам схем совпадени , а вход - к выходу пересчетного устройства.This is achieved by introducing a sectional delay line into the device, the taps of which are connected respectively to the second inputs of the coincidence circuits, and the input to the output of the counting device.

На чертеже представлена схема предлагаемого устройства разделени  импульсных последовательностей .The drawing shows a diagram of the proposed device for the separation of pulse sequences.

Выход пересчетного устройства 1, на которое поступают сигналы тактовой частоты, соединен со входом п-секционной линии 2 задержки , второй конец которой через резистор 3 св зан с общей щиной, а отводы - со вторыми входами 4 схем 5 совпадени . Первые входы схем 5 совпадени  объединены и подключены к клемме источника входных сигналов. Сигналы тактовой частоты могут -поступатьThe output of the counting device 1, which receives the clock frequency signals, is connected to the input of the n-section delay line 2, the second end of which is connected to the common length through the resistor 3, and the taps to the second inputs 4 of the matching circuit 5. The first inputs of the matching circuit 5 are combined and connected to the input source terminal. Clock signals may-arrive

22

на вход пересчетного устройства 1 с какого-либо блока, обеспечивающего синхронизацию всей системы. Пересчетное устройство 1 делит импульсы тактовой частоты в п раз. Поэтомуto the input of the counting device 1 from any block that provides synchronization of the entire system. The counting device 1 divides the clock pulses in n times. therefore

по  -секционной линии 2 задержки распростран етс  одновременно только один сигнал, если рассто ние между ее отводами соответствует периоду тактовой частоты. Тогда на выходе каждой из схем 5 совпадени  импульс будет выдел тьс  только в том случае, если в момент прохождени  сигналом тактовой частоты соответствующего отвода п-секционной линии 2 задержки, на втором входе этой схемы совпадени  будет присутствовать «единичный сигнал. При наличии «нулевого сигнала на этом входе схема совпадени  не сработает.Only one signal simultaneously propagates along the sectional delay line 2 if the distance between its branches corresponds to a period of the clock frequency. Then at the output of each of the coincidence circuits 5 a pulse will be allocated only if at the moment when the clock frequency passes the corresponding tap of the n-section delay line 2, a "single signal" will be present at the second input of this coincidence circuit. If there is a "zero signal at this input, the coincidence circuit will not work.

Предмет изобретени Subject invention

Устройство разделени  импульсных последовательностей , содерлчащее пересчетное устройство и схемы совпадени , первый вход каждой из которых соединен с источником входных сигналов, отличающеес  тем, что, с целью повышени  быстродействи  устройства, в него введена секционна  лини  задерлски, отводы которой подключены соответственно ко вторым входам схем совпадени , а вход - к выходу пересчетного устройства.A pulse sequence separator containing a scaling device and coincidence circuits, the first input of each of which is connected to an input source, characterized in that, in order to improve the speed of the device, a sectional line is added to the device, the taps of which are connected respectively to the second inputs of the coincidence circuit , and the input - to the output of the counting device.

SU1956448A 1973-08-13 1973-08-13 Pulse sequence splitter SU474926A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1956448A SU474926A1 (en) 1973-08-13 1973-08-13 Pulse sequence splitter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1956448A SU474926A1 (en) 1973-08-13 1973-08-13 Pulse sequence splitter

Publications (1)

Publication Number Publication Date
SU474926A1 true SU474926A1 (en) 1975-06-25

Family

ID=20563727

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1956448A SU474926A1 (en) 1973-08-13 1973-08-13 Pulse sequence splitter

Country Status (1)

Country Link
SU (1) SU474926A1 (en)

Similar Documents

Publication Publication Date Title
SU474926A1 (en) Pulse sequence splitter
SU463978A1 (en) Multichannel discrete correlator
SU847506A1 (en) Single pulse discriminator
SU1443147A1 (en) Phase synchronizer
SU453722A1 (en) DEVICE FOR COUNTING THE PULSE | R Ptg: L - • 'I \ 3; - ^ W €; -5Л - ^ г «! S3 ^ 4 C - ^ -.' ^. J-
SU416734A1 (en)
SU598238A1 (en) Switching apparatus
SU741441A1 (en) Pulse synchronizing device
SU363112A1 (en) ALL-UNION J T: H'i.c - :; X ';: rr-HAfi
SU1045389A1 (en) Channel commutator
SU843197A1 (en) Device for discriminating pulse train
SU613503A1 (en) Controllable switch
SU1635170A1 (en) Multichannel device for time shifting of coinciding pulses
SU421132A1 (en) DIVIDER WITH VARIABLE COEFFICIENT DIVISION
SU1559400A1 (en) Device for switching clock frequency generator
RU2044406C1 (en) Selector of pulses having given duration
SU1420653A1 (en) Pulse synchronizing device
SU1506531A1 (en) Device for subtracting and extracting pulses
SU1309280A1 (en) Device for time separation of two pulses
SU411653A1 (en)
SU1083399A1 (en) Device for receiving binary data from selfsynchronizing information arrival
SU1089597A2 (en) Synchronizing signal generator for information readout device
SU1150731A1 (en) Pulse generator
SU1091329A1 (en) Frequency discriminator
SU519720A1 (en) Device for reproducing latency