SU473120A1 - Digital phase meter - Google Patents

Digital phase meter

Info

Publication number
SU473120A1
SU473120A1 SU1945427A SU1945427A SU473120A1 SU 473120 A1 SU473120 A1 SU 473120A1 SU 1945427 A SU1945427 A SU 1945427A SU 1945427 A SU1945427 A SU 1945427A SU 473120 A1 SU473120 A1 SU 473120A1
Authority
SU
USSR - Soviet Union
Prior art keywords
trigger
output
counter
digital phase
phase meter
Prior art date
Application number
SU1945427A
Other languages
Russian (ru)
Inventor
Юрий Павлович Юрченко
Анатолий Данилович Ниженский
Василий Степанович Барланицкий
Original Assignee
Институт Электродинамики Ан Украинской Сср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Электродинамики Ан Украинской Сср filed Critical Институт Электродинамики Ан Украинской Сср
Priority to SU1945427A priority Critical patent/SU473120A1/en
Application granted granted Critical
Publication of SU473120A1 publication Critical patent/SU473120A1/en

Links

Landscapes

  • Pulse Circuits (AREA)

Description

предпоследний разр д сработал при измерении углов, превышающих эту зону. При измерении больших фазовых сдвигов, когда срабатывает триггер 5, должен сработать « триггер 4. В этом случае на входы схемы совпадени  10 подаетс  разрешающий потенциал с выхода триггера 5 и запрещающий - с триггера 4. Таким образом, вентиль 11 по-прежнему закрыт запрещающим потенциалом с выхода элемента задержки 12 не проходит на шину сброса в «О счетчика 6. Если значение измер емого фазового сдвига таково, что триггер 5 не срабатывает и сбоев не происходит, то вентиль 11 оказываетс  запертым при любом состо нии триггера 4, поскольку триггер 5 находитс  в нулевом состо нии . Импульс с выхода элемента задержки 12 на счетчик 6 в этом случае также не проходит. При измерении малых углов сбой триггера 3 заключаетс  в том, что он не возвращаетс  в исходное состо ние импульсом с выхода усилител -формировател  2 и на выходе триггера 3 по вл ютс  как короткие, так и длинные импульсы. На вход дополнительного счетчика 7 поступает малое количество импульсов при нормальной работе триггера 3 и больщое - при его сбое. При сбое триггера 3 срабатывают все разр ды дополнительного счетчика и св занные с ним триггеры 4 и 5. После этого триггер 4 и все разр ды счетчика 7 сбрасываютс  в «О импульсом с выхода усилител формировател  1 (фиг. 1). При дальнейшей нормальной работе триггера 3 триггер 4 не срабатывает, остава сь в том же положеНИИ . На выходе схемы, совпадени  10 по вл етс  разрешающий потенциал, которым открываетс  вентиль 11; и задержанный импульс с выхода элемента задержки 12 сбрасывает в «О счетчик 6. Таким образом, при измерении малых углов, наход щихс  в весьма узкой зоне неустойчивой работы, результату приписываетс  значение О, и отсчет получаетс  однозначный . Предмет изобретени  Цифровой фазометр, содержащий усилители-формирователи , триггер, ключ, генератор счетных импульсов и счетчик с индикацией, отличающийс  тем, что, с целью исключени  неоднозначности результатов при измерении малых углов, он снабжен двоичным счетчиком, включенным на выходе ключа, двум  триггерами, единичные входы которых соединены с предпоследним и последним разр дами двоичного счетчика, а нулевой вход первого из них и вход установки в нуль двоичного счетчика св заны с выходом усилител -формировател , схемой совпадени , входы которой св заны с нулевым выходом первого и единичным выходом второго триггеров, вентилем , управл ющий вход которого соединен с выходом схемы совпадени , а выход - с шиной сброса в нуль счетчика с индикацией, и элементом задержки, включенным между выходом усилител -формировател  и импульсным входом вентил .The penultimate bit worked when measuring angles greater than this zone. When large phase shifts are measured, when trigger 5 is triggered, trigger 4 is triggered. In this case, the enable potential from the output of trigger 5 and the inhibitor from the trigger 4 are applied to the inputs of the coincidence circuit 10. from the output of the delay element 12 does not pass to the reset bus in the "About counter 6." If the value of the measured phase shift is such that trigger 5 does not work and fails, then valve 11 is locked in any condition of trigger 4, since trigger 5 is in the zero state. The pulse from the output of the delay element 12 to the counter 6 in this case also does not pass. When measuring small angles, the failure of the trigger 3 is that it does not return to its initial state as a pulse from the output of the amplifier maker 2 and both short and long pulses appear at the output of trigger 3. The input of the additional counter 7 receives a small number of pulses during normal operation of trigger 3 and a large one when it fails. When trigger 3 fails, all bits of the additional counter and triggers 4 and 5 associated with it are triggered. After that, trigger 4 and all bits of counter 7 are reset to " Impulse from the output of amplifier 1 (Figure 1). With further normal operation of trigger 3, trigger 4 does not work, remaining in the same position. At the output of the circuit, coincidence 10, a permissive potential appears which opens valve 11; and the delayed pulse from the output of the delay element 12 resets to "O counter 6. Thus, when measuring small angles that are in a very narrow zone of unstable operation, the result is attributed to O, and the reading is unambiguous. Subject of the invention: A digital phase meter comprising amplifiers, drivers, trigger, key, counting pulse generator, and a counter with indication, characterized in that, in order to avoid ambiguity of results when measuring small angles, it is equipped with a binary counter connected at the output of the switch, the unit inputs of which are connected to the penultimate and last bits of the binary counter, and the zero input of the first one and the input to the zero setting of the binary counter are connected to the output of the shaping amplifier, the circuit The inputs of which are connected to the zero output of the first and the single output of the second trigger, a valve whose control input is connected to the output of the coincidence circuit, and the output to the reset bus of the counter with indication, and a delay element connected between the output of the shaping amplifier and pulse input vents.

JiJi

SU1945427A 1973-07-17 1973-07-17 Digital phase meter SU473120A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1945427A SU473120A1 (en) 1973-07-17 1973-07-17 Digital phase meter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1945427A SU473120A1 (en) 1973-07-17 1973-07-17 Digital phase meter

Publications (1)

Publication Number Publication Date
SU473120A1 true SU473120A1 (en) 1975-06-05

Family

ID=20560410

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1945427A SU473120A1 (en) 1973-07-17 1973-07-17 Digital phase meter

Country Status (1)

Country Link
SU (1) SU473120A1 (en)

Similar Documents

Publication Publication Date Title
SU473120A1 (en) Digital phase meter
SU457158A1 (en) Digital adjustable delay line
SU824120A1 (en) Method of measuring single time intervals
SU725238A1 (en) Pulse repetition frequency divider with fractional division coefficient
SU410550A1 (en)
SU966913A1 (en) Checking device
SU1238219A1 (en) Device for programmed delay of pulses
SU830378A1 (en) Device for determining number position on nimerical axis
SU572719A1 (en) Digital phasemeter
SU834926A1 (en) Counter testing device
SU799143A1 (en) Pulse distributor
SU886248A2 (en) Repetetion rate scaler
SU553588A1 (en) Digital center for square video pulses
SU450308A1 (en) Phase discriminator
SU468180A1 (en) A digital frequency meter, the ratio of two frequencies and the percentage deviation of the measured frequency from the nominal
SU424118A1 (en) PHASE-PULSE NUMBER PROGRAM CONTROL SYSTEM
SU421132A1 (en) DIVIDER WITH VARIABLE COEFFICIENT DIVISION
SU834848A1 (en) Pulse train generator
SU570053A1 (en) Divider
SU448392A1 (en) Frequency comparator
SU533958A1 (en) Transducer move code
SU866723A1 (en) Pulse delay device
SU930751A1 (en) Pulse train discriminating device
SU1059594A1 (en) Device for checking number of operating cycles of equipment
SU976499A1 (en) Switching device