SU976499A1 - Switching device - Google Patents

Switching device Download PDF

Info

Publication number
SU976499A1
SU976499A1 SU813284732A SU3284732A SU976499A1 SU 976499 A1 SU976499 A1 SU 976499A1 SU 813284732 A SU813284732 A SU 813284732A SU 3284732 A SU3284732 A SU 3284732A SU 976499 A1 SU976499 A1 SU 976499A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
signal
channel
measurements
Prior art date
Application number
SU813284732A
Other languages
Russian (ru)
Inventor
Елена Германовна Спивак
Игорь Владимирович Чеблоков
Original Assignee
Предприятие П/Я Г-4377
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4377 filed Critical Предприятие П/Я Г-4377
Priority to SU813284732A priority Critical patent/SU976499A1/en
Application granted granted Critical
Publication of SU976499A1 publication Critical patent/SU976499A1/en

Links

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)

Description

Изобретение относитс  к импульсной технике, в частности к коммутаторам измерительных информационных систем.The invention relates to a pulse technique, in particular, to switches of measuring information systems.

Известны коммутаторы измерительных сигналов, состо щие из. N -коммутаторных плат, и устройства управлени , содержащие задающий генератор, счетчик каналов, дешифратор номера каналов и выходную шину. Ll 1 Measuring signal switches are known, consisting of. N switchboards, and control devices containing a master oscillator, a channel counter, a channel number decoder, and an output bus. Ll 1

Недостаток устройства - низка  скорость опроса.The disadvantage of the device is low polling speed.

Наиболее близким техническим решением  вл етс  коммутатор, содержащий N -коммутаторных плат, задающий генератор , соединенные последовательно счетчик каналов и дешифратор, счетчики числа измерений и числа циклов, регистры и логические элементы Г2 .The closest technical solution is a switch containing N switchboards, a master oscillator, a serially connected channel counter and a decoder, counters of the number of measurements and the number of cycles, registers and logic elements G2.

Недостаток этого устройства - низкое быстродействие, так как формирование сигнала Конец операции без учета первого и последующего измерений на канале не позвол ет достичь максимально возможной скорости опроса каналов.The disadvantage of this device is low speed, since the formation of the signal. The end of the operation without taking into account the first and subsequent measurements on the channel does not allow to achieve the maximum possible rate of polling channels.

Цель изобретени  - повьпление быстродействи .The purpose of the invention is to improve speed.

Цель достигаетс  тем, что в коммутатор , содержащий N -коммутаторных плат, задающий генератор, соединенные последо вательно счетчик каналов и дешифратор номера канала, выходы которюго соединены с управл ющими вxoдa   соответствующих коммутаторньк плат, соединенные последовательно регистр и счетчик числа The goal is achieved by the fact that a switchboard that contains N switchboards, a master oscillator, a series of connected channel counters and a channel number decoder, the outputs of which are connected to the control inputs of the corresponding switchboards, a serially connected register and number counter.

10 измерений и первый элемент ИЛИ, первый вход которого соединен с тактовой шиной, введены Первый и второй элементы И, блоки запрета, второй и третий элементы10 measurements and the first OR element, the first input of which is connected to the clock bus, are entered. The first and second elements are AND, the prohibition blocks, the second and third elements.

. ИЛИ, инвертор, формирователь, одно вибратор , элемент задержки и N -элементов И, причем выход задающего генератора соединен с входом первого блока запрета , другой вход которого подключен. OR, inverter, driver, one vibrator, delay element and N-elements, And, the output of the master oscillator is connected to the input of the first prohibition block, the other input of which is connected

Claims (2)

20 к выходу одновибратора, а выход - к второму входу первого элемента ИЛИ, вьссод последнего соединен спервыми входами первого и второго элементов И, вторые входы которых подключены соответственно к входу и выходу инвертора, при этом выход первого элемента И соединен с счетным входом счетчика каналов, входо запуска одновибратора и входом записи счетчика числа измерений, счетный вход которогч) подключен к выходу второхо элемента И и первому входу второго элемента ИЛИ, а выход соединен с перв BXOAON второго блока запрета, другой вход которого подключен к шине опроса, а выход его соединен с первым входом третьего элемента ИЛИ, второй и третий входы которого подключены соответствен но к шинам включени  и останова, а выход - ко входу шюертора, кроме того, первый вход каждого из N -элементов И соединен с выходом задержки соответствующей коммутаторной платы, вторые входы Ы -элементов И подключены к соответствующим выходам дешифратора номера канала, а выходы через элемент задержки соединены с вторьтм входом одновибратора, выход которого через формирователь подключен к второму входу второго элемента ИЛИ, выход которого соединен с выходной шиной. На чертеже представлена функциональ на  схема устройства. Устройство содержит коммутаторные платы 1-1-1 М { задающий генератор 2, тактовые импульсы которого при от сутствии сигнала блокировки на входе запрета блока 3 запрета проход т на вход элемента ИЛИ 4, осуществл ющего сборку тактовых импульсов задающего генератора 2 с внешними TaKTOBbDvffl импульсами, поступающими на тактовую шину 5, счетчик 6 каналов, дешифратор 7 номера канала, преобразую ций код, поступающий от счетчика 6 каналов в управл ющие сигналы включени  канала в выбранной коммутаторной плате 1-1 1- М , регистр 8 числа измерений, выход .которого соединен с входом записи счетчика 9 числа измерений, блок 10 запрета, блокирующий выходной управл ющий сигнал счетчика 9 числа измерений при наличии на его входе признака режи ма непрерьтного опроса, элемент ИЛИ 1 элемент И 12, выход которого соединен с входом запуска одновибратора 13, вырабатывающего на выходе по этому сигналу импульс определенной длительности в зависимости от величины емтсости конденсатора 14, элемент И 15, инвертор 16, формирователь 17 импульсов по зад нему фронту, который формирует импульс по заднему фронту выходного импульса одновибратора 13, элемент ИЛИ 18, пропускающий импульсы на выходную 19 Конец операции, элементы И 20-12О М , шину 21 опроса, шину 22 включени  и шину 23 останова. Устройство работает следующим образом . Перед началом работы коммутатора дистанционно или от органов управлени  производитс  начальна  установка счетчика 6 каналов в положение, соответствующее выбранному номеру канала в адресном режиме или номеру первого канала в циклическом режиме, и производитс  начальна  установка регистра 8 числа измерений и счетчика 9 числа измерений в положение, соответствующее заданному числу измерений. От счетчика 6 каналов через дешифратор 7 номера канала вьздаютс  управл ющие сигналы выбора определенной коммутаторной платы и включени  канала коммутации. Измерительные выходы коммутаторных плат 1-1-1 VI объедин ютс  между собой и подключаютс  к измерительному прибору, момент установлени  выходного напр жени  на канале и начала измере1ш  указываетс  выходным Сигналом на выходной шине 19, также поступающим на измерительный прибор. Формирование этого сигнала происходит следующим образом. Источником возникновени  управл ющих сигналов включени  канала коммутации и формировани  сигнала Конец one- ратш  вл ютс  тактовые импульсы, которые вырабатьгааютс  задающим генератором 2 или поступают извне с входной тактовой шины 5. Элемент ИЛИ 4 представл ет собой сборку внутренних и внешних тактовых импульсов, при этом тактовые импульсы задающего генератора 2 йроход т через блок 3 запрета, который позвол ет осуществить юс блокирование выходным сигналом одновибратора 13. Счетчик 9 числа измерений представл ет собой вычитающий счетчик, который при поступлении каждого тактового импульса на счетный вход уменьшает свое состо ние на едитшцу. По окончании счета заданного числа измерений счетчик 9 числа измерений принимает нулевое состо ние ,при этом выдаетс  выкодной управл ющий сигнал,посгупаюший на блок .10 запрета, Этот блок 10 запрета пропускает выходой управл ющий сигнал счетчика 9 числа измерений во всех режимг1Х - адресном и Ш1клическом с заданным числом измерений за исключением режима непрерывного опроса одного канала, в котором запись кода числа измерений в счетчик 9 числа измерений не производитс . Выходной управл ющий сигнал счетчика 9 числа измерений проходит через блок 10 запрета на один из трех входов элемента ИЛИ 11 и по вл етс  на ее выходе, как сигнал первого измерени . Этот сигнал указывает на то, что все число изме рений на предыдущем канале в адресном или циклическом режиме вьполнено и на следующем канале будет производитьс  первое измерение. В случае непрерьтного опроса выходной управл5пощий сигнал счетчика 9 числ измерений не пропускаетс  блоком 10 за прета из-за наличи  ра его входе запрет признака непрерьтного опроса и, чтобы в этом режиме вьзделить первое измене- кие, используютс  два других входа элемента ИЛИ 11; по сигналу включени , т.е. в начале работы после шслючени  питани  или по сигналу останова, т.е. после выполнени  предыдущей программы работы, на выходе элемента ИЛИ 11 также по витс  сигнал Первое измерение .. В элементе используетс  также инверси  этого сигнала и выхода инвертора 16. Тактовые проход т на фо1 мирование выходного сигнала Конец операции через элементы И 12 или 15 в зависимости от того, первое или после дующее измерение производитс  на кшшл соответственно элемент И 12 стробирует с  выходным сигналом элемента ИЛИ 11 элемент И 15-.выходным сигналом инвер тора 16. Выходные сигналы элементов И 12 и 15, кроме формировани  сигнала Конец операции ,проход т также на входы записи и счета счетчика 9 числа измере При первом измерении тактовый импульс задающего генератора 2 с выхода элемента И 12 производит запись в счётчик 9 числа измерений, при всех последующих измерени х тактовые импульсы задающего генератора 2 с выхода элемента И 15 осуществл ют счет в счётчике 9 числа измерений. В случае первого измерени  на канале тактовые импульсы проход т через элемент И 12 на вход запуска одновибра тора 13, и на его выходе по вл етс  импульс, поступакшшй ва фсч мирователь 17 икшульса, который формирует один из двух возможных видов сигнала Конец. операики, проход щих на выходную шину 19 через элемент ИЛИ 18. Этот сигнал Конец операции , соответствующий по времени заднему фронту импульсов одновибратора 13, задержан относительно тгистовых импульсов, соответствующих по времени переднему фронту импульсов одновибратора 13, на врем  длительности, определ емой подключенной. в нем внутренней емкостью. Предусмотрено два вида задержки, соответствующей бесконтактной и контактной коммутации. В одновибраторе 13 посто нно подключена внутренн   емкость, определ юща  длительность импульса по р дка дес тков мкс, что соответствует времени включени  бесконтактньк ключей Если включена контактна  плата, эта задержка увеличиваетс  с помоашю конденсатора 14. При использова1ши контактной коммутаторной платы, в ней вырабатьшаетс  специальный сигнал состо ни  - сигнал задержки. Сигнал задержки вдет на один из элементов И 20:-1 - 2.0- N , соответствующий данной коммутаторной плате, где происходит его совпадение с сигналом выбора коммутаторной платы от дешифратора 7 номера канала. Если дешифратор 7 номера канала вьщает сигнал управлени  на включение той же коммутаторной tinaты , на выходе элемента И 20-1 т- 20-N по вл етс  нулевой сигнал задержки Так как нулевой сигнал иа выходе элементов И 2О-1 2О- N соответствует общей точке устройства, второй вьгоод конденсатора 14 оказьюаетс  подключенным к общей точке. В этом случае конденсатор 14 оказываетс  подключенным параллельно внутренней емкости одновиб ратора 13 и определ ет длительность его импульса, котора  составл ет единицы миллисекунд, соответствующие времего включени  контактного ключа. Таким образом, в случае первого измерени  на канале сигнал Конец оиера-. ции формируетс  с задержкой по отношению к тактовым импульсам и обеспечиваетс  автоматическое изменение этой задержки в зависимости от вида коммутации; это дает возможность использовать в одном коммутаторе и контактную в бесконтактную коммутацию с максимально возможной дл  них скоростью опроса. В случае последующих измерений на канале тактовые импульсы проход т через элементы И и ИЛИ без задержки пр мо на выходную шику сигнала Конец операции, так как задержка на включение канала не требуетс  и, следовательно , многократные измерени  на канале и  епрюрьшный опрос могут проводитьс  с максимальной скорхх;1ъю опроса. Формула изобретени  Коммутатор, содержащий М -коммутаторных плат, задающий генератор, соединенные последовательно счетчик канало и дешифратор.номера канала, выходы которого соединены с управл$по1шо«ш входа- ми соответствующих коммутаторных плат соединенные последовательно регистр и/ счетчик числа измерений и первый элемент ИЛИ, первый вход которого соединен с тактовой шиной, отличающ и и с   тем, что, с целью повышени  быстродействи , в него введены первый и второй элементы И, блоки запрета, второй и третий элементы ИЛИ, инвертор формирователь, одновибратор, элемент задержки и l -элементов И, причем выход задающего генератора соединен с входом первого блока запрета, другой вход которого подключен к выходу одновибратора , а выход - к второму входу первого элемента ИЛИ, выход последнег соединен с первыми входами первого и второго элементов И, вторые входы которых подключены соответственно к входу и выходу инвертора, при этом выход первого элемента И соединен с счетным входом счетчика каналов, входом запуска одновибратора и входом записи счетчика числа измерений, счетный вход которого подключен к выходу второго элемента И и первому входу второго элемента ИЛИ, а выход соединен с первым входом .второго блока запрета, другой вход которого подключен к шине опроса, а выход его соединен с первым входом третьего элемента ИЛИ, второй и третий ш;оды которого подключены соответственно к шинам включени  и останова, а - к входу инвертора, кроме того, первый вход каждого из Ы -элементов И соединён с выходом задержки соответствующей коммутаторной платы, вторые входы Ы -элементов И подключены к соответствующим выходам дешифратора номера канала, а выходы через элемент задержки соединены с вторым входом одновибратора, выход которого через формирователь подключен к второму входу второго элемента ИЛИ, выход которого соединен с выходной шиной. Источники информации, прин тые во внимание при экспертизе 1,Коммутатор, Ф240. Паспорт ЗПБ 499.065 ПС. 20 to the one-shot output, and the output to the second input of the first element OR, the last of the last one is connected with the first inputs of the first and second And elements, the second inputs of which are connected respectively to the input and output of the inverter, while the output of the first And element is connected to the counting input of the channel counter, the one-shot start input and the record input of the measurement number counter, the counting input is connected to the output of the second AND element and the first input of the second OR element, and the output is connected to the first BXOAON of the second prohibition unit, the other input of which is It is connected to the interrogation bus, and its output is connected to the first input of the third OR element, the second and third inputs of which are connected respectively to the start and stop buses, and the output to the input of the Schütor, in addition, the first input of each of the N-elements And is connected to the delay output of the corresponding switchboard, the second inputs of the S-elements And are connected to the corresponding outputs of the channel number decoder, and the outputs through the delay element are connected to the second input of the one-oscillator, the output of which through the driver is connected to the second input orogo OR gate whose output is connected to the output bus. The drawing shows the functional scheme of the device. The device contains switchboards 1-1-1 M {master oscillator 2, the clock pulses of which, in the absence of a blocking signal at the inlet of the inhibit of the inhibitor block 3, pass to the input of the OR 4 element that assembles the clock pulses of the master oscillator 2 with external TaKTOBbDvffl pulses, arriving at the clock bus 5, the counter of 6 channels, the decoder 7 of the channel number, the conversion code from the counter of 6 channels to the channel control signals in the selected switchboard 1-1 1-M, the register 8 the number of measurements, the output of which connected to the input of the record of the counter 9, the number of measurements, the prohibition block 10, blocking the output control signal of the counter 9 of the number of measurements when there is a sign of continuous polling mode at its input, the element OR 1 AND 12, the output of which is connected to the trigger input of the single-oscillator 13, which generates the output of this signal is a pulse of a certain duration depending on the capacitance of the capacitor 14, element 15, the inverter 16, the driver 17 pulses on the rear of its front, which generates a pulse on the rear front of the output pulse sa one-shot 13, an OR 18 element that transmits pulses to an output 19 End of operation, elements AND 20–12O M, interrogation bus 21, start bus 22 and stop bus 23. The device works as follows. Before the switch starts operation, remotely or from the controls, the initial setting of the 6 channel counter is set to the position corresponding to the selected channel number in the address mode or the first channel number in cyclic mode, and the 8 register of the number of measurements and the counter 9 number of measurements are set to the position corresponding to specified number of measurements. From the counter of 6 channels through the decoder 7 of the channel number, the control signals for selecting a specific switchboard and turning on the switching channel are taken out. The measurement outputs of the switchboards 1-1-1 VI are interconnected and connected to the measuring device, the time of setting the output voltage on the channel and the start of measurement is indicated by the output signal on the output bus 19, also entering the measuring device. The formation of this signal is as follows. The source of the occurrence of control signals for switching the channel and forming the signal. The end of the one-hour cycle is the clock pulses that are generated by the master oscillator 2 or are received externally from the input clock bus 5. The element OR 4 is an assembly of internal and external clock pulses, while the clock the pulses of the master oscillator 2 are passed through block 3 of the prohibition, which allows blocking the output signal of the one-shot 13 with it. Counter 9 of the number of measurements is a subtractive count snip which at receipt of each clock pulse to the count input reduces its state to editshtsu. After the end of the counting of a given number of measurements, the counter 9 of the number of measurements assumes the zero state, and an output control signal is output that is sent to the prohibition block .10 This block 10 prohibits the output of the control signal of the counter 9 of the number of measurements in all modes 1X - address and Ш1clic. with a given number of measurements except for the continuous polling mode of one channel, in which the recording of the code of the number of measurements in the counter 9 of the number of measurements is not performed. The output control signal of the counter 9 of the number of measurements passes through block 10 of the prohibition on one of the three inputs of the element OR 11 and appears at its output as a signal of the first measurement. This signal indicates that the entire number of measurements on the previous channel in the address or cyclic mode is completed and the first measurement will be made on the next channel. In the case of a continuous polling, the output control signal of the counter 9 of the measurement numbers is not passed by unit 10 per preta due to the presence of its input to disable the indication of continuous survey and to select the first change in this mode, two other inputs of the OR 11 element are used; on the turn-on signal, i.e. at the start of operation after power outage or at a stop signal, i.e. after executing the previous work program, the output of the element OR 11 also turns on a signal. The first measurement .. The element also uses the inversion of this signal and the output of the inverter 16. The clock passes to the output signal. The end of the operation through elements 12 or 15 depending on In addition, the first or the next measurement is performed on the cell corresponding to the element AND 12 gates with the output signal of the element OR 11 the element AND 15 is the output signal of the inverter 16. The output signals of the elements 12 and 15, besides generating the signal During the first measurement, the clock pulse of the master oscillator 2 from the output of the element I 12 records the number of measurements in the counter 9 of the clock, for all subsequent measurements, the clock pulses of the master oscillator 2 from the output of the element I 15, the counter counts the number of measurements. In the case of the first measurement on the channel, the clock pulses pass through the element 12 at the input of the start of the one-oscillator 13, and at its output a pulse appears that arrives at the 17th pulse, which forms one of the two possible types of the End signal. Operators passing to the output bus 19 through the element OR 18. This signal The end of the operation, corresponding in time to the falling edge of the pulses of the one-shot 13, is delayed relative to the hard pulses corresponding to the leading edge of the pulses of the single-shot 13, for the duration determined by the connected one. It has an internal capacity. There are two types of delay, the corresponding contactless and contact switching. In the one-shot 13, an internal capacitance is permanently connected that determines the pulse duration in a series of tens of microseconds, which corresponds to the activation time of the contactless keys. If the contact board is turned on, this delay increases with the help of a capacitor 14. When using a contact switchboard, a special signal is generated in it state is a delay signal. The delay signal is fed to one of the elements And 20: -1 - 2.0-N, corresponding to this switchboard, where it coincides with the switchboard selection signal from the decoder channel number 7. If the decoder 7 of the channel number causes the control signal to turn on the same switch tina, the output of the AND 20-1 t-20-N element appears to be a zero delay signal. Since the zero signal at the output of the AND 2O-1 2O-N elements corresponds to a common point the device, the second side of the capacitor 14 is connected to a common point. In this case, the capacitor 14 is connected in parallel with the internal capacitance of the single-oscillator 13 and determines the duration of its pulse, which is a few milliseconds corresponding to the turn-on time of the contact switch. Thus, in the case of the first measurement on the channel, the signal End of the oiara-. It is formed with a delay in relation to the clock pulses and provides an automatic change of this delay depending on the type of switching; This makes it possible to use in one switch and contact contactless switching with the maximum possible polling rate. In the case of subsequent measurements on the channel, the clock pulses pass through the AND and OR elements without delay directly to the output bus of the signal. End of operation, since the delay for switching on the channel is not required and, consequently, repeated measurements on the channel and interrogation can be performed with a maximum scroll rate. ; 1yu survey. The invention includes a switchboard containing M switchboards, a master oscillator, connected in series a channel counter and a descriptive channel number, the outputs of which are connected to the control through the inputs of the corresponding switch boards connected in series to the register and / number counter of measurements and the first element OR , the first input of which is connected to the clock bus, which is also distinguished by the fact that, in order to increase speed, the first and second elements AND, prohibition blocks, the second and third elements OR, the inverter form The actuator, the one-shot, the delay element and the l-elements And, with the output of the master oscillator connected to the input of the first prohibition block, the other input of which is connected to the output of the one-shot, and the output to the second input of the first OR element, the output of the last connected to the first inputs of the first and second And elements, the second inputs of which are connected respectively to the input and output of the inverter, while the output of the first element And is connected to the counting input of the channel counter, the one-shot start input and the recording input of the measurement number counter, counting whose input is connected to the output of the second element AND and the first input of the second element OR, and the output is connected to the first input of the second prohibition block, the other input of which is connected to the interrogation bus, and its output is connected to the first input of the third OR element, the second and third W; Which odes are connected respectively to the start and stop buses, and to the inverter input, in addition, the first input of each of the S-elements And is connected to the delay output of the corresponding switchboard, the second inputs of the S-elements And connected to the corresponding outputs d encoder channel number, and outputs through a delay element connected to the second input of the monostable multivibrator, whose output is connected to the generator via the second input of the second OR gate whose output is connected to the output bus. Sources of information taken into account in the examination 1, Switch, F240. Passport ЗПБ 499.065 ПС. 2.Авторское свидетельство СССР по за вке № 2891345/18-21, кл. Н 03 К 17/00, 1980.2. USSR author's certificate for application number 2891345 / 18-21, cl. H 03 K 17/00, 1980.
SU813284732A 1981-05-04 1981-05-04 Switching device SU976499A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813284732A SU976499A1 (en) 1981-05-04 1981-05-04 Switching device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813284732A SU976499A1 (en) 1981-05-04 1981-05-04 Switching device

Publications (1)

Publication Number Publication Date
SU976499A1 true SU976499A1 (en) 1982-11-23

Family

ID=20956691

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813284732A SU976499A1 (en) 1981-05-04 1981-05-04 Switching device

Country Status (1)

Country Link
SU (1) SU976499A1 (en)

Similar Documents

Publication Publication Date Title
SU976499A1 (en) Switching device
SU1269167A2 (en) Device for checking and registering operation of equipment
SU892413A2 (en) Meter of intervals between pulse centers
SU959084A1 (en) Counter serviceability checking device
SU542338A1 (en) Periodic pulse frequency multiplier
SU966660A1 (en) Device for measuring short pulse duration
SU1267411A1 (en) Device for differentiating pulse-frequency signals
SU834708A1 (en) Probabilistic dividing-multiplying device
SU542192A2 (en) Automatic Time Programmer
SU610297A1 (en) Time interval extrapolating arrangement
SU1622857A1 (en) Device for checking electronic circuits
SU1070550A1 (en) Device for program interruption
SU1059594A1 (en) Device for checking number of operating cycles of equipment
SU1529207A1 (en) Device for input of digital information
SU1652986A1 (en) Token selector in pattern recognition
SU1003321A1 (en) Device for delaying square-wave pulses
SU1193673A1 (en) Controlled generator of random event arrivals
SU1656677A1 (en) Time-and-pulse code selector
SU733100A1 (en) Device for determining the length of transistory process
SU830378A1 (en) Device for determining number position on nimerical axis
SU902237A1 (en) Pulse delay device
SU744956A1 (en) Multichannel pulse selector
SU599233A2 (en) Digital phase meter with constant measuring time interval
SU892414A2 (en) Time interval forming device
SU860296A1 (en) Device for forming pulse sequences