SU467232A1 - Pulse shaper - Google Patents

Pulse shaper

Info

Publication number
SU467232A1
SU467232A1 SU1875518A SU1875518A SU467232A1 SU 467232 A1 SU467232 A1 SU 467232A1 SU 1875518 A SU1875518 A SU 1875518A SU 1875518 A SU1875518 A SU 1875518A SU 467232 A1 SU467232 A1 SU 467232A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
pulse
inputs
binary counter
Prior art date
Application number
SU1875518A
Other languages
Russian (ru)
Inventor
Лариса Федоровна Клопкова
Сергей Андреевич Куст
Дмитрий Вячеславович Пуцыкович
Бутон Акопович Тонаканов
Original Assignee
Предприятие П/Я В-2431
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2431 filed Critical Предприятие П/Я В-2431
Priority to SU1875518A priority Critical patent/SU467232A1/en
Application granted granted Critical
Publication of SU467232A1 publication Critical patent/SU467232A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

генератора 1 и преп тству  возникновению его колебаний, а также на один из входов элемента «И 4, дополнительно размыка  цепь прохождени  сигналов на выход схемы.generator 1 and preventing the occurrence of its oscillations, as well as one of the inputs of the element & 4, additionally opens the signal path to the output of the circuit.

Одновременно нулевой потенциал поступает на входы «установка в ноль всех разр дов двоичного счетчика 2, при этом нулевой потенциал с выхода последнего (п+1) разр да инвертируетс  элементом «НЕ 6 и подаетс  в виде логической «1 на один из входов элемента «И-НЕ 3 и один из входов элемента «И 5.At the same time, the zero potential is fed to the inputs, the setting of all bits of binary counter 2 to zero, while the zero potential from the output of the last (n + 1) discharge is inverted by the element HE 6 and fed as a logical one to one of the inputs of the element -NOT 3 and one of the inputs of the element "AND 5.

В момент подачи потенциального старт-сигнала на всех входах элемента «И-НЕ 3 оказываютс  логические «1, импульсный генератор 1 начинает вырабатывать пр моугольные импульсы, которые через открытый единичным сигналом старт-сигнала элемент «И 4 одновременно поступают на выход схемы через элемент «И 5 и на счетный вход двоичного счетчика 2.At the moment the potential start-signal is applied, all the inputs of the AND-HE 3 element turn out to be logical, 1, the pulse generator 1 begins to generate rectangular pulses, which, through the open single signal of the start-signal, the element And 4 simultaneously arrive at the output of the circuit through the element And 5 and the counting input binary counter 2.

После по влени  на выходе схемы п-го импульса срабатывает (п+1) разр д двоичного счетчика 2, и логическа  «1 с выхода этого разр да после инвертировани  элемента «НЕAfter the appearance of the n-th pulse at the output of the circuit, the bit of binary counter 2 is triggered (n + 1), and the logical "1 from the output of this bit after inverting the element"

6закрывает элемент «И 5 и элемент «И- НЕ 3.6 closes the element “AND 5 and the element“ AND- NOT 3.

Формирование импульсов генератором прекращаетс , при этом с выхода элемента «НЕThe formation of pulses by the generator is stopped, and from the output of the element "NOT

7на вход элемента «И 4 подаетс  нулевой потенциал.7 at the input of the element "And 4" a zero potential is applied.

Таким образом, момент возникновени  на выходе схемы первого импульса пачки строгоThus, the moment of occurrence at the output of the circuit of the first pulse of a packet is strictly

прив зан к моменту подачи старт-сигнала, а до подачи старт-сигнала и после выработки последнего импульса пачки импульсный генератор заторможен, цепь передачи импульсов дважды разомкнута, что надежно исключает возможность по влени  ложных сигналов на выходе схемы.The pulse generator is locked to the moment the start-signal is applied, and before the start-signal is applied and after the last pulse has been generated, the pulse transmission circuit is open twice, which reliably excludes the possibility of spurious signals at the circuit output.

Предмет изобретени Subject invention

Формирователь пачки импульсов, содержащий двоичный счетчик, два элемента «П, о тличающийс  тем, что, с целью синхронизации первого импульса пачки и повышени  надежности устройства в работе, в него введены два элемента «НЕ, элемент «И-НЕ с трем  входами и импульсный генератор, выход которого соединен с первым входом элемента «И--НЕ, к второму входу которого подключена клемма старт-сигнала, подключенна  также к входам «установка в ноль всех разр дов двоичного счетчика и к первому входу первого элемента «И, выход которого соединей со счетным входом двоичного счетчика и первым входом второго элемента «И, к второму входу которого подключен через первый элемент «НЕ выход носледнего ( +1) разр да двоичного счетчика и третий вход элемента «И-НЕ, выход которого соединен через второй элемент «НЕ с вторым входом первого элемента «И и через резистор - с входом импульсного генератора.A pulse trainer that contains a binary counter, two “P” elements, is distinguished by the fact that, in order to synchronize the first pulse of the packet and increase the reliability of the device in operation, two “NOT” element with “AND NOT with three inputs and pulsed generator, the output of which is connected to the first input of the element “AND - NOT, to the second input of which the terminal of the start-signal is connected, connected also to the inputs“ setting to zero all bits of the binary counter and to the first input of the first element “And whose output from counting the first input of the binary counter and the first input of the second element “AND, to the second input of which is connected via the first element“ NOT the output of the first (+1) bit of the binary counter and the third input of the element “AND-NOT whose output is connected through the second element“ NOT to the second input of the first element And through the resistor - with the input of the pulse generator.

SU1875518A 1973-01-24 1973-01-24 Pulse shaper SU467232A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1875518A SU467232A1 (en) 1973-01-24 1973-01-24 Pulse shaper

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1875518A SU467232A1 (en) 1973-01-24 1973-01-24 Pulse shaper

Publications (1)

Publication Number Publication Date
SU467232A1 true SU467232A1 (en) 1975-04-15

Family

ID=20540282

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1875518A SU467232A1 (en) 1973-01-24 1973-01-24 Pulse shaper

Country Status (1)

Country Link
SU (1) SU467232A1 (en)

Similar Documents

Publication Publication Date Title
SU467232A1 (en) Pulse shaper
SU455468A1 (en) Pulse shaper on the leading and trailing edge of the input pulse
SU418968A1 (en) PULSE DEVICE
SU425337A1 (en) DEVICE FOR ALLOCATION OF A SINGLE PULSE \
SU392502A1 (en) DEVICE FOR CONTROL OF PERFORMANCE OF THE ACCOUNT SCHEME
SU362447A1 (en) ALL-UNION
SU430372A1 (en) DEVICE FORMATION OF TEMPORAL SEQUENCE OF PULSES
SU455464A1 (en) A device for forming a series of pulses
SU579698A1 (en) Discrete integrator
SU1753579A1 (en) Phase discriminator
SU674208A1 (en) Pulse train envelope shaper
SU551798A1 (en) Pulse Frequency Discriminator
SU450308A1 (en) Phase discriminator
SU464070A1 (en) Sync device
SU494843A1 (en) Pulse shaper
SU411658A1 (en)
GB1230911A (en)
SU389622A1 (en) PULSE PHASE DISCRIMINATOR
SU1103352A1 (en) Device for generating pulse trains
SU417896A1 (en)
SU494742A1 (en) Random time interval generator
SU1172001A1 (en) Device for converting pulse train to rectangular pulse
SU120532A1 (en) Electronic start-stop regenerative telegraph translation
SU434581A1 (en) DEVICE SYNCHRONIZATION OF PULSES
SU439911A1 (en) Pulse synchronization device