SU464018A1 - Сдвигающий регистр - Google Patents

Сдвигающий регистр

Info

Publication number
SU464018A1
SU464018A1 SU1875430A SU1875430A SU464018A1 SU 464018 A1 SU464018 A1 SU 464018A1 SU 1875430 A SU1875430 A SU 1875430A SU 1875430 A SU1875430 A SU 1875430A SU 464018 A1 SU464018 A1 SU 464018A1
Authority
SU
USSR - Soviet Union
Prior art keywords
opt
register
shift register
output
transistor
Prior art date
Application number
SU1875430A
Other languages
English (en)
Inventor
Леонид Федорович Ауэн
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1875430A priority Critical patent/SU464018A1/ru
Application granted granted Critical
Publication of SU464018A1 publication Critical patent/SU464018A1/ru

Links

Landscapes

  • Electronic Switches (AREA)

Description

(54) СДВИГАЮЩИЙ РЕГИСТР
1
Изобретение относитс  к технике цифровых устройств, которые могут использоватьс  в приборах автоматики и вычислительной техники в качестве статического слвигаюш,его регистра или распределител ,импульсов. Известны регистры последовательного действи , собранные па основе феррит-диодных, феррит-трапзисториых  чеек или на статических триггерах с емкостно-р-езнстивными- св з ми на транзисторах -или одноиерехоДных транзисторах (ОПТ) путем последовательпого включени  выхода ИредыДущегб разр да иа вход последующего через элемеит задержки. Эти устройства не обладают достаточной иростотой , надежностью и экономнч.ностью. Так, наиример, известные регистры сдвига требуют использовани  источника питани  с малым внутренним сопротивлением и установки дополнительных конденсаторов большой емкости дл  стабилизации напр жени  нитаии  во врем  имнульса. Регистры на ОПТ требуют установки ключевого каскада, а также полупроводниковых диодов в каждый разр д.
Цель изобретени  - создание простого, надежного и экономичного регистра сдвига или распределител  с большой импульсной мош,ностью , нитающихс  от маломогцных источников питани .
На чертеже H3q6j),cxeMa.., сдвигающего регистра. Дл  образовани  цепей ввода,
продвижени  и вывода информации иснользуютс  известные методы, варианты которых могут зависеть от функционального назначени  регистра. Разр ды регистра содержат ОПТ, запоминающий трансформатор с обмотками , наконительный конденсатор, резисторы и питаютс  от источника с напр жением EI и 2Зар диый резистор 1 и иакоиительпый конденсатор 2 первого разр да соедипепы последовательно и подключены следующим образом резистор 1 - к шине 3 с напр жением , конденсатор 2 - к минусовой шине 4, а
средн   точка между резистором 1 и конденсатором 2 ирисоедииена к эмиттеру ОПТ5. Первые базы ОПТ всех разр дов через обмотку записи запоминающего трансформатора 6 своего разр да подключены к шиие 4.
Втора  база ОПТ5 через термокомпепсирующий резистор 7, а вторые базы ОГ1Т8 н 9 через выходпую обмотку 10 запоминающих трансформаторов 6 предыдуш,его разр да и термокомненсирующий резистор 7 присоедипены к шине 1 с напр жением
Сигнал дл  записи информации в регистр через вход 12 может быть подан, в частности, на вторую базу ОПТ5. Считывающие обмотки 13 трансформаторов .6 разр дов регистра
-соедин ютс  носледовательно с учетом режима работы. Сдвигающие импульсы подаютс  на вход 14 и 15. В схеме регистра дл  устойчивой работы должны выполн тьс  следующие услови : ,,l и t7e.MaKC . где Ug, макс - напр жение эмиттера, переключающее ОПТ; TI - коэффициент передачи, характеризующий напр жение переключени  ОПТ при наличии сопротивлений в цепи каждой базы. При подаче отрицательного импульса на вход 12 регистра включаетс  ОПТ5, и начинаетс  разр д конденсатора 2 на обмотку записи трансформатора 6. При этом сердечник переходит в состо ние +5. Сдвигающий импульс перемагничивает сердечник трансформатора 6 первого разр да из состо ни  -f-fi в исходное (нулевое) состо ние -Вг. В процессе перемагничивани  на выходной обмотке 10 (wlQ) наводитс  э. д. с., равна  величине -f/M,io,. вызывающа  понижение потенциала второй базы ОПТ8. Дл  надежного включени  ОПТ необходимо выполнить условие i/iT((f/,-,)Конденсатор 2 как емкостный накопитель выполн ет функцию трансформатора мощности и питаетс  от источника с напр жением EZ, к которому не предъ вл ютс  жесткие требовани . Предмет изобретени  Сдвигающий регистр, содержащий в каждом разр де запоминающий трансформатор с обмотками, однопереходный транзистор и резисторы , отличающийс  тем, что, с целью упрощени  и повыщени  надежности работы регистра, он содержит накопительные конденсаторы, первые базы всех однопереходных транзисторов через обмотки записи запоминающих трансформаторов своего разр да подключены к минусовой щине источника питани , втора  база каждого транзистора, кроме первого, подключена через выходную обмотку запоминающего трансформатора предыдущего разр да и резистор к плюсовой щине источника питани , втора  база первого однопереходного транзистора подключена к входной клемме устройства, а эмиттеры всех транзисторов подключены к соответствующим накопительным конденсаторам, другие обкладки которых соединены с минусовой щиной источника питани .
SU1875430A 1973-01-16 1973-01-16 Сдвигающий регистр SU464018A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1875430A SU464018A1 (ru) 1973-01-16 1973-01-16 Сдвигающий регистр

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1875430A SU464018A1 (ru) 1973-01-16 1973-01-16 Сдвигающий регистр

Publications (1)

Publication Number Publication Date
SU464018A1 true SU464018A1 (ru) 1975-03-15

Family

ID=20540264

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1875430A SU464018A1 (ru) 1973-01-16 1973-01-16 Сдвигающий регистр

Country Status (1)

Country Link
SU (1) SU464018A1 (ru)

Similar Documents

Publication Publication Date Title
EP0292148A2 (en) Charge pump circuitry having low saturation voltage and current-limited switch
US2951230A (en) Shift register counter
KR920006844A (ko) 한 레지스터의 내용을 다른 레지스터에 카피하는 레지스터 회로
KR830002451A (ko) 감지 증폭기
US4542301A (en) Clock pulse generating circuit
GB1063003A (en) Improvements in bistable device
KR850002641A (ko) 시프트 레지스터
US3636376A (en) Logic network with a low-power shift register
SU464018A1 (ru) Сдвигающий регистр
GB982205A (en) Shift circuit
US2963688A (en) Shift register circuits
KR920018754A (ko) 반도체 메모리 회로
DE69426087T2 (de) Halbleiterspeichervorrichtung mit Testschaltung
US3832578A (en) Static flip-flop circuit
JPS6022431B2 (ja) ダイナミック型シフトレジスタ
US3587070A (en) Memory arrangement having both magnetic-core and switching-device storage with a common address register
US4034238A (en) Field effect transistor information transfer circuit for use in storage register
GB864304A (en) A magnetic core delay circuit for use in digital computers
KR850006088A (ko) 마이크로컴퓨터 시스템용 게이트회로
SU417844A1 (ru)
SU1277381A1 (ru) Многофункциональный элемент цифровой структуры
SU1309267A1 (ru) Д-триггер
US3497718A (en) Bipolar integrated shift register
SU364029A1 (ru) Регистр сдвига
SU539378A1 (ru) Полусумматор