SU451172A1 - Square pulse generator - Google Patents

Square pulse generator

Info

Publication number
SU451172A1
SU451172A1 SU1857725A SU1857725A SU451172A1 SU 451172 A1 SU451172 A1 SU 451172A1 SU 1857725 A SU1857725 A SU 1857725A SU 1857725 A SU1857725 A SU 1857725A SU 451172 A1 SU451172 A1 SU 451172A1
Authority
SU
USSR - Soviet Union
Prior art keywords
circuit
output
input
trigger
generator
Prior art date
Application number
SU1857725A
Other languages
Russian (ru)
Inventor
Василий Иванович Крамущенко
Евгений Васильевич Нартов
Original Assignee
Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова(Ленина)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова(Ленина) filed Critical Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова(Ленина)
Priority to SU1857725A priority Critical patent/SU451172A1/en
Application granted granted Critical
Publication of SU451172A1 publication Critical patent/SU451172A1/en

Links

Landscapes

  • Pulse Circuits (AREA)

Description

(54) ГЕНЕРАТОР ПРЯМОУГОЛЬНЫХ ИМПУЛЬСОВ(54) GENERATOR OF RECTANGULAR PULSES

1one

Изобретение относитс  к радиотехнике и может быть использовано в радиотехнических системах, в которых используетс  обработка сигналов методом совпадений, а также в устройствах, где необходимо формировать сигналы заданной длительности из потока сигналов случайной длительности .The invention relates to radio engineering and can be used in radio engineering systems that use signal processing using the coincidence method, as well as in devices where it is necessary to generate signals of a predetermined duration from a stream of signals of random duration.

Известен генератор пр моугольных импупьсов , содержащий укорачивающую цепь, схему Запрет, триггер, первый выход которого через первую схему И подключен к одному из входов схемы ИЛИ, второй выход триггера подключен через вторую схему И к второму входу схемы ИЛИ и к входу линии задержки, выход которой подключен к второму входу первой схемы И и через инвертор - к второму входу второй схемы И .A known rectangular impulse generator containing a shortening circuit, the Inhibit circuit, a trigger, the first output of which is connected through the first AND circuit to one of the inputs of the OR circuit, the second trigger output is connected via the second AND circuit to the second input of the OR circuit, and to the input of the delay line, the output which is connected to the second input of the first circuit And through the inverter to the second input of the second circuit And.

Однако известньш генератор имеет недостаточную надежность.However, a well-known generator has insufficient reliability.

Целью изобретени  $тл етс  повышение надежности генератора.The aim of the invention is to increase the reliability of the generator.

Дл  этого выход укорачивающей цепи подключен к одному из входов схемы Запрет , второй вход которой подключен к выходу схемы ИЛИ, а выход схемы Запрет соединен со счетным входом триггера. Изобретение по снено чертежами.To do this, the output of the shortening circuit is connected to one of the inputs of the Inhibit circuit, the second input of which is connected to the output of the OR circuit, and the output of the Inhibit circuit is connected to the counting input of the trigger. The invention is illustrated in the drawings.

На фиг. 1 приведена схема генератора;FIG. 1 shows a generator diagram;

на фиг. 2 - диаграммы напр жений.in fig. 2 - voltage diagrams.

Генератор пр моугольных импульсов содержит укорачивающую цепь 1, схему 2 Запрет, триггер 3, первый выход которо-The generator of rectangular pulses contains a shortening circuit 1, circuit 2 Disable, trigger 3, the first output of which

го через схему И 4 подключен к одному из входов схемы ИЛИ 5. Второй выход триггера 3 через схему И 6 подключен к второму входу схемы ИЛИ 5 и к входу линии 7 задержки, выход которой подключен к второму входу схемы И 4 и через инвертор 8 - к второму входу схемыAnd through the circuit AND 4 is connected to one of the inputs of the circuit OR 5. The second output of the trigger 3 through the circuit AND 6 is connected to the second input of the circuit OR 5 and to the input of the delay line 7, the output of which is connected to the second input of the circuit AND 4 and through the inverter 8 - to the second input of the circuit

И е.And e.

Выход укорачивающей цепи 1 подключен к одному из входов схемы 2 3апрет, второй вход которой подключен к выходу схемы ИЛИ 5, а выход схемы 2 Запрет соединен со счетным входом триггера 3. Генератор работает следующим образом. Пусть до прихода запускающего импульса триггер 3 находилс  в нулевом состо -.The output of the shortening circuit 1 is connected to one of the inputs of the circuit 2 3apret, the second input of which is connected to the output of the circuit OR 5, and the output of the circuit 2 The ban is connected to the counting input of the trigger 3. The generator works as follows. Let trigger 3 be in its zero state before the trigger pulse arrived.

НИИ. При этом на выходах схем И 4 и 6 и на выходе 9 генератора будет низкий уровень напр жени , соответствуюцшй логическому сигналу запрещающий сигнал на входе схемы 2 Запрет будет отсутствовать . Поступающий в момент Х-иSRI. At the same time, at the outputs of the circuits 4 and 6 and at the output 9 of the generator there will be a low voltage level, the corresponding prohibiting signal at the input of the circuit 2 The prohibition will be absent. Arriving at time X

входной импульс (см. фиг. 2, а)укорачиваетс  (см. фиг. 2,6) и переводит триггер 3 в состо ние (см. фиг. 2, в). Приэтом на выходе схемы И 4 (см.фиг. 2, г) и на выходе 9-генератора (см. фиг. 2, д) по шл -. етс  высокий уровень напр жени , который будет оставатьс  посто нным до, момента , когда на второй вход схемы И 4 поступит низкий уровень напр жени  с выхо линии 7 задержки (см. фиг. 2., е). Таким образом длительность выходного импульса определитс  временем распространени  сигнала по лжнии 7 задержки.the input pulse (see Fig. 2, a) is shortened (see Fig. 2.6) and sets the trigger 3 to the state (see Fig. 2, c). At the output of the output circuit And 4 (see Fig. 2, g) and the output of the 9-generator (see Fig. 2, d) on the head -. There is a high voltage level that will remain constant until the moment when the second input voltage of the circuit 4 arrives at a low voltage level from the output of the delay line 7 (see Fig. 2., e). Thus, the duration of the output pulse is determined by the propagation time of the signal over delay 7.

Дл  исключени  повторного опрокипывани  триггера 3 во врем  формировани  выходного импульса, вход триггера 3 отключает с  от укорачивающей депи 1 при помощи схемы 2 Запрет . После окончани  выходного импульса запрещающий сигнал снимаетс  и генератор готов к запуску следующим импульсом.In order to avoid re-tipping of the trigger 3 during the formation of the output pulse, the input of the trigger 3 disconnects from the shortening depy 1 using the circuit 2 Disable. After the end of the output pulse, the inhibit signal is removed and the generator is ready to start with the next pulse.

Далее все процессы повтор ютс .Then all the processes are repeated.

Предмет изобретени Subject invention

Генератор пр моугольных импульсов, содержащ.ий укорачивающую цепь, схему Запрет, триггер, первый выход которого через первую схему И подключен к одному из входов схемы ИЛИ, второй выход триггера подключен через вторую схему И к второму входу схемы ИЛИ и к входу , линии задержки, выход которой подключен к второму входу первой схемы И и через инвертор - к второму входу второй схемы И, о т л и ч а,.ю щ и йс   темс что, с целью повыщени  надежности генератора, выход укорачивающей цепи подключен к одному из входов схемы Запрет, второй вход которой подключен к выходу схемы ИЛИ , а выход схемы Запрет соединен со счетным входом триггера.A square pulse generator containing a shortening circuit, a Disable circuit, a trigger, the first output of which is connected through the first AND circuit to one of the inputs of the OR circuit, the second trigger output is connected through the second AND circuit to the second input of the OR circuit, and to the input, delay line the output of which is connected to the second input of the first circuit I, and through the inverter to the second input of the second circuit I, which means that, in order to increase the reliability of the generator, the output of the shortening circuit is connected to one of the inputs Prohibition schemes, the second input of which is It is connected to the output of the OR circuit, and the output of the Inhibit circuit is connected to the counting input of the trigger.

(Ры. 1(Ry. 1

аbut

SU1857725A 1972-12-15 1972-12-15 Square pulse generator SU451172A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1857725A SU451172A1 (en) 1972-12-15 1972-12-15 Square pulse generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1857725A SU451172A1 (en) 1972-12-15 1972-12-15 Square pulse generator

Publications (1)

Publication Number Publication Date
SU451172A1 true SU451172A1 (en) 1974-11-25

Family

ID=20535227

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1857725A SU451172A1 (en) 1972-12-15 1972-12-15 Square pulse generator

Country Status (1)

Country Link
SU (1) SU451172A1 (en)

Similar Documents

Publication Publication Date Title
SU451172A1 (en) Square pulse generator
US3208008A (en) Random width and spaced pulsed generator
GB1390824A (en) Echo-sounding device
SU493930A1 (en) Device for protecting telegraph equipment from splitting received signals
SU907489A1 (en) Quasi-periodic signal detector
SU444317A1 (en) Minimum selector
SU127289A1 (en) The method of measuring time intervals and device for its implementation
SU452916A1 (en) Delay device
SU469953A1 (en) Discrete integrator
SU487450A1 (en) Device for forming a series of rectangular pulses
SU1167556A1 (en) Device for processing signals
SU1023646A1 (en) Threshold device
SU437203A1 (en) Pulse shaper
SU746899A1 (en) Pulse selector
GB957719A (en) Improvements in or relating to data handling systems
SU434583A1 (en) RECTANGULAR FORMULATOR PULSE
SU418968A1 (en) PULSE DEVICE
SU790193A1 (en) Pulse shaper
SU120532A1 (en) Electronic start-stop regenerative telegraph translation
SU1670776A1 (en) Generator of random voltages
SU481984A1 (en) Device for automatic tuning of the selective amplifier
SU621091A2 (en) Arrangement for decoding pulsed information
SU1198519A1 (en) Device for summing pulses
SU739723A1 (en) Tine quantizer
SU661749A1 (en) Delay device