SU447759A1 - Посто нное запоминающее устройство - Google Patents
Посто нное запоминающее устройствоInfo
- Publication number
- SU447759A1 SU447759A1 SU1831858A SU1831858A SU447759A1 SU 447759 A1 SU447759 A1 SU 447759A1 SU 1831858 A SU1831858 A SU 1831858A SU 1831858 A SU1831858 A SU 1831858A SU 447759 A1 SU447759 A1 SU 447759A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- code
- output
- input
- information
- buses
- Prior art date
Links
Landscapes
- Detection And Correction Of Errors (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Description
1
Изобретение относитс к запоминающим устройствам и может быть применено, ланри1мер , в .вычислительной технике и автоматике.
Известны посто нные запоминающие устройства л-.раар дйых чисел, содержащие дещифратор числовых ши.н, V выходы которого через разв зывающие элементы, «адример диоды , подключены к входным шинам т информационных .полей, выходные шины которых
через шифраторы -.разр дного «ода нодт
ключаны к регистру числа, выходы когорого соединены со входами блока выдачи информации . На информационном ноле ;кажда шина соединена с одной из выходных ши-н. Дли записи числа необходимы ш таких соединений . Дл уменьшени аППа;ратур1Ных затрат примен ют шифраторы пр мых кодов, содержащие допОчП1НИтель«ые шины признаков кода , при этом дл знниси одного числа требуетс выпо инить 2 т соеднйений входных и выходных шии шифраторов. Недостатком таких запоминающих устройств вл етс «еобходи (Мость устаиовки на информационных пол х дополнительво mV диодов, а также удвоейного числа соедине ий «входных и выходных шин шифраторов.
Изобретение имеет целью повысить надежность посто -ниого запоминающего устройства.
Дл этого в устройство введены шифратор признаков кода,. разв зывающие элементы, например Д11оды, и ннформациошюе поле признаков кода, выходные шины которого через
шифратор Признаков кода подключены к входам блока выдачи }1нфармации, а входные иилны через разв зывающие элс.менты подсоединс41Ы к выходным шинам дешифратора. Подключение шифратора нриЗНаков осущестсл етс с помощью диодов.
На чертеже приведена схема устройства. Устройство состоит из дешифратора 1, выходные шины 2 которого через диоды 3 диодных блоков 4 соединены с входными шинами
5 инфоримациолных лолей 6; последние через шифраторы 7 подключены к регистру 8 числа, (Который соединен с блоком 9 выдачи информации . Количест1во выходных щин 2 равно количеству V хранимых «-разр дных чисел.
Шифратор 7 обеспечивает формирование пр -1-1
мых- -разр дных кодов н содержит ( -2) т
входов и - вь«ходов. Количество диодных т
блоков 4, и формациои ых .полей 6 и шифраторов 7 равно т.
В устройство входит та.кже шифратор 10 лризнакоБ кода, выходные шины которого
подключены к входам блока 9 выдачи информации , а входные шины 1Соеди1Н€|Ны с инф&рмациошшм полем 11 П-риэнаков Кода, входные шины 12 которого через диоды 13 диодного блока 14 .соединены ; выходными шинами 2. Шифратор 10 обеопечИ)вает формирование пр мых и обратных /поразр дных кодов и содержит ( 1) входов и m выходов. Заноситс информаци следующим образом. Примем, например, п 20, m 4,
- 5. Пусть требуетс завести- КОД т
00100111010111000111. Весь код разбивают на
группы цо - -5 разр дов ,и .заиисыеат
ЮТ каждую рруплу в ор мом «оде, если количество единиц меньше количества нулей, и в обратном коде, если количество едийиц больше количества нулей: 00100 00010 10001 ЫООО. Перва группа записана в лр мом коде, остальные три груипы-iB обратном коде. В рассматриваемом Примере устройство содержит Информадисшиых лолей 6, на которых набирают коды: «а первом - 00100, а втором- 00010, «а третьем-10001, «а четвертом-11000 . Набор кодов осуществл етс перемьгканием входных шин 5 и«формациоН«ых полей 6 с выходными шинами, соответствующих набираемым кодам. Далее «еобходимо определить «од таризн-ака дл записи его на ршформацишгао.м поле П.
Код агриэнака содержит т разр дои, первый разр д саответствует первой группе (00100), 1второй разр д - второй (ОООШ) и raiK далее. Если пругша на информацнон ом поле 8 хра нитс в пр мом коде, то .соответствую1ций €Й разр д кода .признака принимает, iianpHMei), Зн ченне «О, если в обратном коде- значение «i. Дл рассматрииаемого при .мера .чад признака будет 0111, а в.кодна шпйа . 2 перемыкает с вы.ходной шшюй информадионлого пол 11, соответствующего «оду 0111. Всего дл занесени п-разр дно го кода требуетс установить перемычек. Уст1ройство работает .следующим образом,
На .вход дешифратора 1 поступает log2V разр дный .код адреса, и соответствующа выходна шииа 2 Возбуждаетс . Через диоды 3 и 13 возбуждаютс подключенные к выбранной шине 2 входные шины 5 и 12 информационмых полей б и 11. На выходах шифраторов 7 фо-рмируетс считанный «од и за1писывает в регистр 8 числа. На выходах шифратора 10 признака «одов формируетс т-раэр дный код признака, Поступающий на вход блока 9 выдачи Енформа.ции. В соответствии с кодом признака 0111 блок 10 в разр дах 1-5 -выдает пр мой код, а в разр дах 6-20 - обратный «од. В результате все п разр дов числа блоко М выдачи информации выдаютс тр мым кодом.
Claims (1)
- Формула изобретепиПосто нное запоминающее устройство длхрЗНени iB пр мом и обратном коде «-.разр дных чисел, содержащее дешифратор, выходы которого через разв зывающие элементы, например диоды, подключенные к входным шинам ш и.нформ.ационных .полей, выходные ши .ны которых через шифраторы подключены к регистру числа, выходы которого соединены со входами блока выдачи информации, отличающеес тем, что, с целью .повышени надеж .}1ости работы устройства, в него введенышифратор признаков кода, разв зывающие элементы, например диоды, и информационные тюле -признаков кода, выходные шины которого через шифратор признаков кода подключеиы К входа.м блока выдачи ИНфор-мации,а входные шины через разв зывающие эле ..ченты подсоединены к выходным шинам дешифратора .:4Jflp
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1831858A SU447759A1 (ru) | 1972-09-27 | 1972-09-27 | Посто нное запоминающее устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1831858A SU447759A1 (ru) | 1972-09-27 | 1972-09-27 | Посто нное запоминающее устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU447759A1 true SU447759A1 (ru) | 1974-10-25 |
Family
ID=20527981
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1831858A SU447759A1 (ru) | 1972-09-27 | 1972-09-27 | Посто нное запоминающее устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU447759A1 (ru) |
-
1972
- 1972-09-27 SU SU1831858A patent/SU447759A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US2849704A (en) | Data processing system | |
SU447759A1 (ru) | Посто нное запоминающее устройство | |
SU1348823A1 (ru) | Устройство дл сдвига последовательных чисел в избыточном коде | |
SU1561074A1 (ru) | Устройство дл определени отношени множеств | |
SU1399730A1 (ru) | Устройство дл вычислени пол рных координат | |
SU1182579A1 (ru) | Устройство дл считывани информации из ассоциативной пам ти | |
SU1264174A1 (ru) | Устройство дл обслуживани запросов | |
SU1292039A1 (ru) | Устройство дл извлечени многозначного ответа из ассоциативной пам ти | |
SU1193812A1 (ru) | Преобразователь сдвига фазы в код | |
SU1269128A1 (ru) | Устройство дл случайного перебора перестановок | |
SU1251056A1 (ru) | Устройство дл ввода информации | |
SU1339555A1 (ru) | Синусно-косинусный преобразователь | |
SU771660A1 (ru) | Преобразователь двоичного кода в двоично-дес тичный | |
SU1591192A1 (ru) | УСТРОЙСТВО ДЛЯ КОНТРОЛЯ КОДА га ИЗ η | |
SU602947A1 (ru) | Микропрограммное устройство управлени | |
SU284434A1 (ru) | Счетчик кода 2 из 5 | |
SU703842A1 (ru) | Устройство дл считывани информации | |
SU1032448A1 (ru) | Преобразователь пр мого кода в обратный | |
SU1267624A1 (ru) | Преобразователь двоичного кода в модул рный код | |
SU1184009A1 (ru) | Запоминающее устройство | |
SU1439745A1 (ru) | Преобразователь двоичного кода в двоично-дес тичный | |
SU395830A1 (ru) | УСТРОЙСТВО дл ВВОДА ИНФОРМАЦИИ | |
SU1319077A1 (ru) | Запоминающее устройство | |
SU1282141A1 (ru) | Буферное запоминающее устройство | |
SU1084779A1 (ru) | Преобразователь двоичного кода в двоично-дес тичный |