SU416883A1 - - Google Patents
Info
- Publication number
- SU416883A1 SU416883A1 SU1726001A SU1726001A SU416883A1 SU 416883 A1 SU416883 A1 SU 416883A1 SU 1726001 A SU1726001 A SU 1726001A SU 1726001 A SU1726001 A SU 1726001A SU 416883 A1 SU416883 A1 SU 416883A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- counter
- circuit
- divider
- output
- Prior art date
Links
Landscapes
- Arrangements For Transmission Of Measured Signals (AREA)
Description
Изобретение относитс к импульсной технике , а именно к устройствам дл контрол работы счетчика с потенциальными выходами , и может быть использовано дл обнаружени неисправностей и сбоев в работе двоичных триггерных счетчиков.The invention relates to a pulse technique, namely, devices for monitoring the operation of a counter with potential outputs, and can be used to detect faults and malfunctions in the operation of binary trigger meters.
Р1звестно устройс1во дл контрол счетчика , содержащее две схемы «И, входы которых соединены с различными выходами каждой чейки счетчика.A device for controlling the meter is known, containing two AND circuits, the inputs of which are connected to the different outputs of each counter cell.
11,ель изобретени - - раситиренне частотного диапазона работ1 1 н упрон.,ение процесса контрол .11, the spruce of the invention - - is used in the frequency range of operation1 1 upron., The control process.
Это достигаетс тем, что в предлагаемом устройстве установлены два импульсных делител на 2 и схема «ИЛИ, причем вход контролируемого счетчика подключен к входам схем «И, выход одной схемы «И подключен к счетному входу одного импульсного делител на 2 и установочному входу другого импульсного делител на 2, выход другой схемы «И подключен к счетному входу другого импульсного делител на 2 и установочному входу одного импульсного делител на 2, а выходы двух импульсных делителей на 2 подключены к входам схемы «ИЛИ.This is achieved by the fact that in the proposed device two pulse dividers are installed on 2 and the OR circuit, and the input of the controlled counter is connected to the inputs of the AND circuits, the output of one AND circuit is connected to the counting input of one pulse divider by 2 and the setup input of the other pulse divider 2, the output of another circuit “AND is connected to the counting input of another pulse divider by 2 and the setup input of one pulse divider by 2, and the outputs of two pulse dividers by 2 are connected to the inputs of the circuit“ OR.
На чертеже приведена функциональна схема предлагаемого устройства.The drawing shows a functional diagram of the proposed device.
Выходы двоичных чеек 1 контролируемого счетчика подключены к входам схем «И 2 и 3 таким образом, что декодируютс два различных состо ни счетчика. Вход счетчика соединен также с входами схем «И 2 и 3. Вход схемы «И 2 св зан со счетным входом имнульсного делител на 2 4 и с установочным входом импульсного делител на 2 5. Выход схемы «И 3 подключеп к счетному в.ходу делител 5 п к установочному входу делшел 4. Выходы делителей 4 н5 соединены со входами схем «ИЛИ 6.The outputs of the binary cells 1 of the monitored counter are connected to the inputs of < 2 > 3 circuits in such a way that two different counter states are decoded. The input of the counter is also connected to the inputs of the circuits "And 2 and 3. The input of the circuit" And 2 is connected with the counting input of the pulse divider by 2 4 and with the installation input of the pulse divider by 2 5. The output of the circuit "And 3 is connected to the counting input of the divider 5 p to the installation input della 4. The outputs of the dividers 4 n5 are connected to the inputs of the circuits "OR 6.
Устройство работает следующим образом.The device works as follows.
В исходном состо нии чейки 1 счетчика наход тс в нроизвольном состо нии, совпадени сигналов на схемах «И 2 и 3 не происходит , делители 4 и 5 наход тс в исходном состо нии, схема «ИЛИ 6 сигнала «Ошибка не выдает.In the initial state, the cell 1 of the counter is in the arbitrary state, the signals on the And 2 and 3 circuits do not coincide, the dividers 4 and 5 are in the initial state, and the OR 6 signal of the Error does not output.
Ири подаче импульсов счета на вход контролируемого счетчика его чейки 1 мен ют свои состо ни , в результате чего схемы «И 2 и 3 поочередно декодируют два различных состо ни контролируемого счетчика. Имнульсы с выхода схемы «И 2 поступают па счетный вход делптел 4. Так как после этого на установочный вход делител 4 со схемы «И 3 поступает сигнал сброса, то сигнал с выхода делител 4 выдаватьс не будет.The application of counting pulses to the input of the controlled counter of its cell 1 changes its states, as a result of which the AND 2 and 3 schemes alternately decode two different states of the controlled counter. The impulses from the output of the circuit "And 2" arrive at the counting input of the delptel 4. Since after this the reset input is sent to the installation input of the divider 4 from the circuit "And 3", the signal from the output of the divider 4 will not be output.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1726001A SU416883A1 (en) | 1971-12-20 | 1971-12-20 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1726001A SU416883A1 (en) | 1971-12-20 | 1971-12-20 |
Publications (1)
Publication Number | Publication Date |
---|---|
SU416883A1 true SU416883A1 (en) | 1974-02-25 |
Family
ID=20496562
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1726001A SU416883A1 (en) | 1971-12-20 | 1971-12-20 |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU416883A1 (en) |
-
1971
- 1971-12-20 SU SU1726001A patent/SU416883A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1283705A (en) | Improvements in or relating to pulse-counting circuits | |
SU416883A1 (en) | ||
SU437227A1 (en) | Binary Counter with Fault Detection Device | |
SU919090A1 (en) | Device for monitoring operation of counter with potential output | |
SU1067610A2 (en) | Discriminator of frequency-shift keyed signals | |
SU473180A1 (en) | Device for testing comparison circuits | |
SU479256A1 (en) | Multi-input pulse counter | |
SU1725388A1 (en) | Binary counting device with check | |
SU1056467A1 (en) | Pulse repetition frequency divider with variable division ratio | |
SU1539981A1 (en) | Device for revealing flaws in pulse sequence | |
SU395987A1 (en) | TO AUTHOR'S CERTIFICATE. Cl. H 03k 23 / 00UDK 681.3.055 (088.8) | |
RU1798900C (en) | Pulse signal generator | |
SU434609A1 (en) | DEVICE FOR THE CONTROL OF CLOCK SYNCHRONIZATION | |
SU451045A1 (en) | Period measuring device | |
SU388263A1 (en) | DEVICE FOR CONTROLLING THE COUNTER | |
SU441673A1 (en) | Pulse counter at 2p-1 | |
SU1363430A1 (en) | Digital frequency discriminator | |
SU406176A1 (en) | In P T B | |
SU424319A1 (en) | DEVICE FOR DETERMINING THE ORIENTATION OF ELEMENTS | |
SU470060A1 (en) | Device for normalizing the signal | |
SU1485224A1 (en) | Data input unit | |
SU363215A1 (en) | BINARY COUNTER WITH ERROR CONTROL | |
SU1287118A1 (en) | Trouble-shooting device | |
SU451198A1 (en) | Pulse counter | |
SU1073778A1 (en) | Switching device for multichannel monitoring and control system |