SU479256A1 - Multi-input pulse counter - Google Patents

Multi-input pulse counter

Info

Publication number
SU479256A1
SU479256A1 SU1958346A SU1958346A SU479256A1 SU 479256 A1 SU479256 A1 SU 479256A1 SU 1958346 A SU1958346 A SU 1958346A SU 1958346 A SU1958346 A SU 1958346A SU 479256 A1 SU479256 A1 SU 479256A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
zero
counter
circuit
Prior art date
Application number
SU1958346A
Other languages
Russian (ru)
Inventor
Виктор Анатольевич Ермолаев
Роберт Багратович Мурадов
Анатолий Александрович Чечин
Вячеслав Александрович Комиссаров
Original Assignee
Харьковское Высшее Военное Училище Им.Маршала Советского Союза Крылова Н.И.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковское Высшее Военное Училище Им.Маршала Советского Союза Крылова Н.И. filed Critical Харьковское Высшее Военное Училище Им.Маршала Советского Союза Крылова Н.И.
Priority to SU1958346A priority Critical patent/SU479256A1/en
Application granted granted Critical
Publication of SU479256A1 publication Critical patent/SU479256A1/en

Links

Description

1one

Изобретение относитс  к счетчикам электрических имнульсов и может быть использовано в системах автоматического контрол  и в измерительных устройствах дл  суммарного подсчета числа импульсов нескольких импульсных потоков.The invention relates to electric pulse meters and can be used in automatic control systems and in measuring devices for the total counting of the number of pulses of several pulse flows.

Известен многовходовый счетчик импульсов, содержащий одноканальный счетчик с многовходовой схемой «ИЛИ на входе, триггеры, нулевые выходы которых соединены с входами многовходовой схемы «ИЛИ, и ключи, входы каждого из которых соединены с нулевым входом и нулевым выходом своего триггера , недостатками которого  вл етс  то, что частота опроса должна быть больше самой высокой входной частоты, умноженной на количество входов, что приводит к значительному ограничению входных частот, т. е. к снижению быстродействи  счетчика, а также необходимость использовани  источника импульсов опроса, что приводит к усложнению схемы.A multi-input pulse counter is known, which contains a single-channel counter with a multi-input OR input circuit, triggers, zero outputs of which are connected to the inputs of a multi-input OR circuit, and the keys, the inputs of each of which are connected to zero input and zero output of their trigger, the disadvantages of which are The fact that the polling frequency must be greater than the highest input frequency multiplied by the number of inputs, which leads to a significant limitation of the input frequencies, i.e., to a decrease in the counter speed, and also imost use interrogation pulse source, which leads to complication of the circuit.

С целью упрогцени  счетчика и повышени  его быстродействи  выход каждого ключа соединен с нулевым входом последующего триггера через дополнительную схему «ИЛИ, второй вход которой соединен с нулевым выходом своего триггера, а первый вход устройства соединен с нулевым входом первого триггера и с входом многовходовой схемы «ИЛИ.In order to uproject the counter and increase its speed, the output of each key is connected to the zero input of the subsequent trigger via an additional OR circuit, the second input of which is connected to the zero output of its trigger, and the first input of the device is connected to the zero input of the first trigger and OR .

На чертеже изображена структурна  схема предлагаемого устройства.The drawing shows a structural diagram of the proposed device.

Многовходовый счетчик содержит запоминающие триггеры 1-4, единичные входы которых  вл ютс  входами счетчика, ключи 5-7, соединенные последовательно через схемы «ИЛИ 8-10, многовходовую схему «ИЛИ 11 и одноканальный счетчик 12. В качестве первого входа устройства, соединенного с нулевым входом первого триггера и с входом многовходовой схемы «ИЛИ, используетс  наиболее высокочастотный, а при равенстве входных частот любой из входов устройства .The multi-input counter contains memory triggers 1-4, the single inputs of which are the counter inputs, keys 5-7 connected in series through the OR 8-10, multi-input OR 11 and single-channel counter 12. As the first input of the device connected to the zero input of the first trigger and with the input of the multi-input circuit "OR, the highest frequency is used, and if the input frequencies are equal, any of the device inputs.

В исходном состо нии ключи 5-7 открыты потенциалами с нулевых выходов триггеров 1-4, наход щихс  в состо нии «О. Если к моменту прихода входного импульса на первый вход триггера 1, он находилс  в состо НИН «1, то импульс не проходит через запертый ключ 5, а поступает на нулевой вход трнггера 1, перевод  его в состо ние «О, и через схему «ИЛИ 11 в счетчик 12. Онрос состо ни  следующего триггера осуществл етс  перепадом напр жени  на нулевом выходе триг гера 1 через схему «ИЛИ 8.In the initial state, the keys 5-7 are open by the potentials from the zero outputs of the flip-flops 1-4, which are in the state "O." If by the moment of arrival of the input pulse at the first input of trigger 1, it was in the NIN condition "1, then the pulse does not pass through the locked key 5, but enters the zero input of the thringer 1, transferring it to the state" O, and through the scheme "OR 11 to the counter 12. The onros of the next trigger state is made by the voltage drop at the zero output of the trigger 1 through the “OR 8.

Если к моменту прихода указанного импульса триггер il находилс  в состо нии «О, то через открытый ключ 5 и схему «ИЛИ 8 онIf by the time of arrival of the specified pulse, trigger il was in the state "O", then through the public key 5 and the scheme "OR 8 he

33

опрашивает состо ние триггера 2, а через схему «ИЛИ ill nocTjnaeT в счетчик 12. Далее схема работает аналогично.It polls the state of trigger 2, and through the scheme “OR ill nocTjnaeT” into counter 12. Next, the circuit works in a similar way.

Предмет изобретени Subject invention

Многовходовый счетчик импульсов, содержащий одноканальный счетчик с многовходовой схемой «ИЛИ на входе, триггеры, нулевые выходы которых соединены с входами многовходовой схемы «ИЛИ, и ключи, входыA multi-input pulse counter containing a single-channel counter with a multi-input OR input circuit, triggers, zero outputs of which are connected to the inputs of a multi-input OR circuit, and keys, inputs

каждого из которых соединены с нулевым ьходом и нулевым выходом своего триггера, отличающийс  тем, что, с целью упрощени  счетчика и повышени  его быстродейстВИЯ , выход каждого ключа соединен с нулевым входом последующего триггера через дополнительную схему «ИЛИ, второй вход которой соединен с нулевым выходом своего триггера, а первый вход устройства соединен с нулевым входом первого триггера и с входом многовходовой схемы «ИЛИ.each of which is connected to zero input and zero output of its trigger, characterized in that, in order to simplify the counter and increase its speed, the output of each key is connected to the zero input of the subsequent trigger through an additional OR circuit, the second input of which is connected to the zero output of its trigger, and the first input of the device is connected to the zero input of the first trigger and to the input of the multi-input circuit “OR.

1l

IT,IT,

12 |- 1112 | - 11

SU1958346A 1973-08-24 1973-08-24 Multi-input pulse counter SU479256A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1958346A SU479256A1 (en) 1973-08-24 1973-08-24 Multi-input pulse counter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1958346A SU479256A1 (en) 1973-08-24 1973-08-24 Multi-input pulse counter

Publications (1)

Publication Number Publication Date
SU479256A1 true SU479256A1 (en) 1975-07-30

Family

ID=20564223

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1958346A SU479256A1 (en) 1973-08-24 1973-08-24 Multi-input pulse counter

Country Status (1)

Country Link
SU (1) SU479256A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2524569C1 (en) * 2011-07-15 2014-07-27 Аутоникс Корпорэйшн Multi-input circuit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2524569C1 (en) * 2011-07-15 2014-07-27 Аутоникс Корпорэйшн Multi-input circuit

Similar Documents

Publication Publication Date Title
US2831162A (en) Time-interval measuring device
SU479256A1 (en) Multi-input pulse counter
GB1081753A (en) Improvements in or relating to electronic circuitry for producing and remembering an output voltage that represents the level of a signal on the input
SU533905A1 (en) Digital, averaging time interval meter
SU391744A1 (en) COUNTER
SU617860A1 (en) Duplex frequency telegraphy signal detector
SU430372A1 (en) DEVICE FORMATION OF TEMPORAL SEQUENCE OF PULSES
ES440381A1 (en) A circuit for supervision without possible failure of periodic impulses. (Machine-translation by Google Translate, not legally binding)
SU399788A1 (en) FREQUENCY DIGITAL DEVICE
SU412564A1 (en) DIGITAL FREQUENCY
SU663095A1 (en) Device for monitoring time intervals of coded messages
SU410560A1 (en)
SU377736A1 (en) DEVICE FOR MEASURING THE DURATION OF TIMING OF TEMPERATURE ELECTROMAGNETIC RELAYS
SU389506A1 (en) DEVICE FOR MODELING PROBABILITY
SU364107A1 (en) FREQUENCY DIVIDER
SU437021A1 (en) Infrared and low frequency digital meter
SU497732A1 (en) Meter Check Device
SU408231A1 (en) DIGITAL LOW FREQUENCY METER
SU374722A1 (en) DEVICE FOR FORA PULSE FOR PULSES WITH DISCRETE FREQUENCY MEASUREMENT
SU612414A1 (en) Frequency divider
SU413482A1 (en)
SU595862A1 (en) Pulse-frequency doubler
SU396836A1 (en) RECORDING DECADE
SU588505A1 (en) Digital phase meter for measuring instantaneous phase shift
SU884105A1 (en) Time interval converter