SU412564A1 - DIGITAL FREQUENCY - Google Patents

DIGITAL FREQUENCY

Info

Publication number
SU412564A1
SU412564A1 SU1238289A SU1238289A SU412564A1 SU 412564 A1 SU412564 A1 SU 412564A1 SU 1238289 A SU1238289 A SU 1238289A SU 1238289 A SU1238289 A SU 1238289A SU 412564 A1 SU412564 A1 SU 412564A1
Authority
SU
USSR - Soviet Union
Prior art keywords
trigger
frequency
digital frequency
block
circuit
Prior art date
Application number
SU1238289A
Other languages
Russian (ru)
Original Assignee
В. Ф. Тарасов, А. А. Мельников , Е. Ф. Трифонов
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by В. Ф. Тарасов, А. А. Мельников , Е. Ф. Трифонов filed Critical В. Ф. Тарасов, А. А. Мельников , Е. Ф. Трифонов
Priority to SU1238289A priority Critical patent/SU412564A1/en
Application granted granted Critical
Publication of SU412564A1 publication Critical patent/SU412564A1/en

Links

Description

1one

Изобретение касаетс  электроизмерительной техники и может быть использовано дл  повышени  устойчивости работы и упрощени  конструкции цифровых частотомеров.The invention relates to electrical measuring equipment and can be used to improve the operation stability and simplify the design of digital frequency meters.

Известный цифровой частотомер, содержащий блок опорных частот, образоваиный кварцевым генератором и делителем частоты, входной формирователь, узел сброса, счетчик импульсов , схемы |«И и два триггера управлени , характеризуетс  пониженной устойчивостью работы и усложненной конструкцией.The known digital frequency meter, containing a reference frequency block, formed by a crystal oscillator and a frequency divider, an input driver, a reset node, a pulse counter, the And circuit, and two control flip-flops, is characterized by a reduced stability of operation and a complicated structure.

Предлагаемый частотомер отличаетс  от известного тем, что он снабжен дополнительным триггером, счетный вход которого соединен с выходом блока опорных частот, а выходы - с установочными входами триггеров управлени . Такое выполнение устройства позвол ет повысить устойчивость его работы и упростить конструкцию.The proposed frequency meter differs from the known one in that it is equipped with an additional trigger, the counting input of which is connected to the output of the reference frequency block, and the outputs to the installation inputs of the control triggers. Such an embodiment of the device makes it possible to increase the stability of its operation and simplify the design.

Блок-схема устройства приведена на чертеже .The block diagram of the device shown in the drawing.

Устройство состоит из блока опорных частот 1, образованного кварцевым генератором 2 и делителем частоты 3, входного формировател  4, узла сброса 5, счетчика импульсов 6, схем «И 7 и 5 и триггеров 9-11.The device consists of a block of reference frequencies 1, formed by a quartz oscillator 2 and a frequency divider 3, an input shaper 4, a reset node 5, a pulse counter 6, circuits And 7 and 5, and triggers 9-11.

Импульс сброса устанавливает триггеры и счетчик импульсов 6 в исходное положение . Первый имлульс с блока опорных частот 1 устанавливает триггер 9 в «1. СигналThe reset pulse sets the triggers and the pulse counter 6 to its original position. The first impulse from the reference frequency block 1 sets trigger 9 to “1. Signal

с нулевого выхода триггера 9 устанавливает в «1 триггер /J. С выхода схемы «И 7 поступает на схему «И 8 (селектор) разрешающий сигнал, и импульсы неизвестной частотыwith zero output trigger 9 sets to “1 trigger / j. From the output of the circuit "And 7 enters the circuit" And 8 (selector) enabling signal, and pulses of unknown frequency

с формировател  4 поступают на счетчик 6. Второй имПульс с блока опорных частот поставит триггер 9 в «О, а он, в свою очередь, установит триггер 10 в «1. Дальнейшее поступление импульсов на триггер 9 не измен етfrom the driver 4 is sent to the counter 6. The second impulse from the block of reference frequencies will put the trigger 9 in “O, and he, in turn, will install the trigger 10 in“ 1. Further receipt of pulses on the trigger 9 does not change

состо ни  схемы. iB счетчике фиксируетс  число , соответствуюш,ее значению измер емой частоты. Задним фронтом измерительного интервала запускаетс  узел сброса 5. После окончани  времени индикации сигнал с узла сброса 5 устанавливает схему в исходное состо ние , после чего начинаетс  новый цикл измерений.state of the scheme. The iB counter records the number corresponding to its measured frequency value. With the falling edge of the measurement interval, the reset node 5 is started. After the end of the indication time, the signal from the reset node 5 sets the circuit to the initial state, after which a new measurement cycle begins.

Предмет изобретени Subject invention

Цифровой частотомер, содержащий блок опорных частот, образованный кварцевым генератором и делителем частоты, входной формирователь , узел сброса, счетчик импульсов, схемы «И и два триггера управлени , отличающийс  тем, что, с целью повышени  устойчивости работы и упрощени  конструкции, он снабжен дополнительным триггером, счетный вход которого соединен с выходом блока опорных частот, а выходы - с установочнымиA digital frequency meter containing a reference frequency block formed by a crystal oscillator and a frequency divider, an input driver, a reset node, a pulse counter, an AND circuit and two control flip-flops, characterized in that it is equipped with an additional trigger to increase stability and simplify the design , the counting input of which is connected to the output of the block of reference frequencies, and the outputs - with the installation

входами триггеров управлени .control trigger inputs.

ГR

SU1238289A 1968-05-12 1968-05-12 DIGITAL FREQUENCY SU412564A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1238289A SU412564A1 (en) 1968-05-12 1968-05-12 DIGITAL FREQUENCY

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1238289A SU412564A1 (en) 1968-05-12 1968-05-12 DIGITAL FREQUENCY

Publications (1)

Publication Number Publication Date
SU412564A1 true SU412564A1 (en) 1974-01-25

Family

ID=20442408

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1238289A SU412564A1 (en) 1968-05-12 1968-05-12 DIGITAL FREQUENCY

Country Status (1)

Country Link
SU (1) SU412564A1 (en)

Similar Documents

Publication Publication Date Title
US4168467A (en) Measurement of pulse duration
US2414107A (en) Electronic timing apparatus
SU412564A1 (en) DIGITAL FREQUENCY
SU408231A1 (en) DIGITAL LOW FREQUENCY METER
SU515131A1 (en) Device for measuring frequency and shaft speed
SU533905A1 (en) Digital, averaging time interval meter
SU402829A1 (en) PHASE FREQUENCY CHARACTERISTICS FOUR-POLES CHARACTERISTICS
SU1035789A1 (en) Device for linearization of frequency pickup characteristics
SU457966A1 (en) Device for measuring time intervals
SU498495A1 (en) A device for measuring the level of liquid in a tank
SU321963A1 (en) Device to control the parameters of the dialer
SU386348A1 (en) DIGITAL MEASURING FREQUENCY FOLLOWING
SU659978A1 (en) Electronic counting frequency meter
SU416697A1 (en)
SU357850A1 (en) DIGITAL MEASURING TIME PARAMETERS
SU945818A1 (en) Digital frequency metr
SU437021A1 (en) Infrared and low frequency digital meter
SU386339A1 (en) DIGITAL SPEED METER
SU731393A1 (en) Frequency meter
SU479256A1 (en) Multi-input pulse counter
SU469098A1 (en) Overlap digital phase meter
SU619868A2 (en) Signal frequency measuring device
SU555342A1 (en) Device for measuring rotational speed
SU612195A2 (en) Pulse mean frequency meter
SU393694A1 (en)