SU416694A1 - - Google Patents

Info

Publication number
SU416694A1
SU416694A1 SU1747231A SU1747231A SU416694A1 SU 416694 A1 SU416694 A1 SU 416694A1 SU 1747231 A SU1747231 A SU 1747231A SU 1747231 A SU1747231 A SU 1747231A SU 416694 A1 SU416694 A1 SU 416694A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
circuit
reversible counter
generator
Prior art date
Application number
SU1747231A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1747231A priority Critical patent/SU416694A1/ru
Application granted granted Critical
Publication of SU416694A1 publication Critical patent/SU416694A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

Изобретение относитс  .к области вычислительной техники и может быть «ри.менено в стохастических вычислительных ма;шинах. Известно устройство дл  делени  чисел, тфедставленных в веро тностно-импульсной форме, содержащее схему сравнени , выход которой соединен с ОДНЕМ входо.м первой схемы «И, другой вход которой соеди нен -с шиной делител . Однако при и:снользовании такого устройства необходимо двойное лреобразование чисел: сначала из веро тнастно-импульсной формы в аналоговую, а затем - обратное лреобразоваиие . Ири этО|М используетс  операщиои ,пый усилитель, фильтры нижних частот и нуль-детектор, что снижает точность и быстродействие устройства. Иредложенное устроЙ1Ство отличаетс  от известного тем, что в него введены генератор случайных чисел, реверсивный счетчик, втора  и треть  схемы «И и два инвертора, нричем один вход каждого разр да Схемы сравиени  соединен с выходом .соответствующего разр да генератора случайных чисел, а другой вход - с выходом Соответствующего разр да реверсивного счетчика, вычитающий вход реверсивного счетчика соединен с выходом второй схемы «И, одии вход которой соединен с выходом первой схемы «И и со входом первого инвертора, а другой вход - с выходом второго инвертора, вход которого соединен с щиноГ делимого И с одни.м входом третьей схемы «И, другой вход которой соединен с выходом первого инвертора, а выход - с сум.мнрующим входо.м реверсивного счетчика. Это позвол ет .повысить точность и быстродействие устройства. На чертеже приведена блок-схема устройства . Оно содержит инверторы 1 и 2, схемы «И 3-5, реверсивный счетчик 6, схему сравнени  7 и генератор случайных чисел 8. Устройство работает следующим образом. Перед началом операции делени  реверсив:ный счетчп1К 6 устанавливаетс  в нулевое состо ние . Делнмое н делитель в веро тностноимпульсной форме подаютс  соответственно на входы а и Ь. Содержимое реверсивного счетчика 6 сравннваетс  со случайными числами , поступающими от генератора 8. Если содержимое реверсивного счетчика 6 больще случайного числа, то на выходе z схемы сравнени  7 по вл етс  имПульс. В противном случае нмиульс не по вл етс . Так как реверсивный счетч:П|К 6  вл етс  интегратором, то работу схемы можно описать зравнением: 2(x --:-- la- b-z(x)-2-d.-, где z(x), аи b -веро тности по влени  импульсов в соответствующих точках схемы, X - такты делени , k - количество разр дов реверсивного счетчика 6. Рс.шбние этого уравнени  вид z(x).( В установившемс  |режиме после достаточ-но большого Числа тактов в (реверсивном счетчлке 6 устапавлиюаетс  величина / Z(:.Z . Предмет изобретен и   Устройство дл  делени  чисел, содержашее схему сра|В ненИ:Я, 1выход «оторой соединен с одним входом первой схемы «И, друго1 вход которой 1соединен с ш-иной делите т , отличающеес  тем, что 1C целью повышени  точности и быстродействи  устройства, в пего введены генератор случайных чисел, реверсивный счетчи.к, втора  и треть  схемы «И и два HH BepTOpa, тар и чем одии вход каждого разр да схемы сравнени  соединен с выходо.м соответствующего разр да генератора случайных , а другой вход - с выходом соотвстствуюн1 ,его разр да реверсивного с-четчика, вычитающий вход реверсивного счетчика соединен с 15ЫХОД01М второй схемы «И, один вхО|Д ноторой соединен с выходом iiepBoii схемы «И 1и 00 ВХОДОМ nepiBoro инвертора, а другой вход - с ВЫХОД01М второго инвертора, вход которого соединен с гниной делимого и с одним входом третьей схемы «И, другой вход -которой соедииен ic выходом первого и.нBcpToipa , а выход - с суммирующем реверсивного счетчн1ка.
,Ll....L.t.,
SU1747231A 1972-02-10 1972-02-10 SU416694A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1747231A SU416694A1 (ru) 1972-02-10 1972-02-10

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1747231A SU416694A1 (ru) 1972-02-10 1972-02-10

Publications (1)

Publication Number Publication Date
SU416694A1 true SU416694A1 (ru) 1974-02-25

Family

ID=20502977

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1747231A SU416694A1 (ru) 1972-02-10 1972-02-10

Country Status (1)

Country Link
SU (1) SU416694A1 (ru)

Similar Documents

Publication Publication Date Title
US3757261A (en) Integration and filtration circuit apparatus
SU416694A1 (ru)
SU507888A1 (ru) Прелобразователь угол-код
SU430366A1 (ru) Датчик случайных чисел
SU396689A1 (ru) Устройство для деления
SU518003A1 (ru) Реверсивный дес тичный счетчик импульсов
SU553749A1 (ru) Пересчетное устройство
SU479256A1 (ru) Многовходовой счетчик импульсов
SU758473A1 (ru) Умножитель частоты
SU413631A1 (ru)
SU1120322A1 (ru) Цифровой функциональный преобразователь
SU436352A1 (ru) УСТРОЙСТВО ДЛЯ НАХОЖДЕНИЯ ОТНОШЕНИЯ ДВУХчислоимпульсных кодов
SU824446A1 (ru) Реверсивный двоично-дес тичныйСчЕТчиК иМпульСОВ
SU491129A1 (ru) Устройство дл возведени двоичных чисел в третью степень
SU365704A1 (ru)
SU512468A1 (ru) Устройство дл делени
SU421991A1 (ru)
SU518777A1 (ru) Устройство дл вычислени среднеквадратического отклонени
SU372698A1 (ru) РЕВЕРСИВНЫЙ СЧЕТЧИК ИМПУЛЬСОВE>&cecoioз^f.^ Я__]
SU435524A1 (ru) Множительно-делительное устройство
SU474004A1 (ru) Устройство дл делени двоичных чисел
SU693538A1 (ru) Преобразователь интервала времени в цифровой код
SU575778A1 (ru) Делитель частоты с переменным коэффициентом делени
SU999048A1 (ru) Число-импульсный квадратичный преобразователь
SU830378A1 (ru) Устройство дл определени поло-жЕНи чиСлА HA чиСлОВОй ОСи