SU415785A1 - - Google Patents

Info

Publication number
SU415785A1
SU415785A1 SU1762293A SU1762293A SU415785A1 SU 415785 A1 SU415785 A1 SU 415785A1 SU 1762293 A SU1762293 A SU 1762293A SU 1762293 A SU1762293 A SU 1762293A SU 415785 A1 SU415785 A1 SU 415785A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
inputs
triggers
backup
trigger
Prior art date
Application number
SU1762293A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1762293A priority Critical patent/SU415785A1/ru
Application granted granted Critical
Publication of SU415785A1 publication Critical patent/SU415785A1/ru

Links

Landscapes

  • Safety Devices In Control Systems (AREA)

Description

1
Изобретение относитс  к импульсной технике и может быть применено в устройствах автоматики и вычислительной техники, в устройствах счета времени.
Известен мажоритарный триггер, содержащий резервные триггеры, элементы совпадени , мажоритарный элемент, входы которого подключены к нулевым выходам резервных триггеров, и блок сброса резервных триггеров.
Недостатком известного устройства  вл етс  возможность возникновени  ситуации, когда один из триггеров отказывает, а состо ни  двух других при первоначальном включении нитани  или в результате сбо  нри работе окажутс  нротивофазными. В этом случае выходной сигнал мажоритарного элемента отсутствует , и мажоритарный триггер отказывает .
С целью повышени  надежности и помехозащищенности в предлагаемом устройстве установлены элемент запрета, фазоинвертор и две сборки, причем входы первого элемента совпадени  соединены с нулевым выходом нервого и с единичным выходом второго резевных триггеров, входы второго элемента совпадени  соединены с нулевым выходом второго и с единичным выходом третьего резервных триггеров, входы третьего элемента совпадени  соединены с нулевым выходом резервных триггеров, сигнальные и управл ющий входы элемента запрета соединены соответственно с выходами элементов совпадени  и с выходом одной из сборок, входы которой подключены соответственно через конденсатор
и фазоинвертор и конденсатор к выходу мажоритарного элемента, соединенному также с одним из входов другой сборки, второй вход которой подключен к выходу элемента запрета , а выход этой сборки подключен к блоку
сброса резервных триггеров.
На чертеже дано предлагаемое устройство.
Устройство содержит резервные триггеры 1,
2 и 3, нулевые выходы которых подключены
к элементам совпадени  4, 5 и 6 соответственно и входам мажоритарного элемента 7, единичные выходы триггеров 1, 2, 3 соединены со вторыми входами элементов совпадени  6, 4, 5 соответственно.
Выходы элементов совпадени  4, 5, 6 соединены с сигнальными входами 8, 9, 10 элемента запрета 11, управл ющий вход 12 которого соединен с выходной сборкой 13, а ее входы подключены к выходу фазоинвертора 14 и через конденсатор 15 (разделительный по посто нному току элемент) - к выходу мажоритарного элемента 7, соединенному также со входом выходной сборки 16 и через конденсатор 17 - со входом фазоннвертора 14. Другой вход выходной сборки 16 подключен к выходу элемента запрета 11, а выход сборки 16
соединен с блоком 18 сброса нотребнтел  и триггеров 1, 2 и 3; одновременно он служит дл  подключени  к потребителю.
Схема работает следующим образом.
При подаче напр жени  питани  резервные триггеры (или хот  бы два из них) устанавливаютс  в одинаковое состо ние, при этом сигнал выхода мажоритарного элемента 7, поступа  на вход сборки 16, запрещает сигнал через элемент запрета 11. На вход блока сброса потребител  и триггеров 1, 2, 3 поступает управл ющий сигнал, и все триггеры устанавливаютс  в одинаковое состо ние.
Если один резервный триггер отказывает, а два других наход тс  в одинаковых состо ни х , то схема работает аналогично вышеописанному .
Если один резервный триггер отказывает, а два других наход тс  в противоположных состо ни х , при этом отсутствует сигнал на выходе мажоритарного элемента 7, то снижаетс  запрет с прохождени  через элемент запрета 11 сигнала, который поступает на один из входов 8, 9 и 10 элемента запрета II с соответствующего элемента совпадени  4, 5 и 6. Сигнал с выхода элемента запрета 11 поступает на вход выходной сборки 16 и далее - на блок сброса потребител  и триггеров 1, 2 и 3 и к потребителю. Происходит фазировка исправных триггеров.
Если два резервных триггера отказывают и при этом схема св зи резервных триггеров с элементами совпадени  выполн етс  на потенциальных элементах (с непосредственными св з ми), то сигнал оставн1егос  исправным триггера проходит через хот  бы один элемент совпадени , так как на нем присутствует разрещающий прохождение сигнала потенциал . Каждый триггер соедин етс  с одной из
схем совпадени  единичным выходом, а с другой - нулевым. Аналогично работает устройство при возникновении сбоев резервных триггеров .
Таким образом, предлагаемое устройство расщир ет возможности известных схем мажоритарных , триггеров в отношении нейтрализации отказов резервных триггеров.
Предмет изобретени 
Мажоритарный триггер, содержащий резервные триггеры, элементы совпадени , мажоритарный элемент, входы которого подключены к нулевым выходам резервных триггеров , и блок сброса резервных триггеров, о т личающийс  тем, что, с целью повышени  надежности и помехозащищенности, в нем установлены элементы запрета, фазоинвертор и две сборки, причем входы первого элемента совпадени  соединены с нулевым выходом первого и с единичным выходом второго резервных триггеров, входы второго элемента совпадени  соединены с нулевым выходом второго и с единичным выходом третьего резервных триггеров, входы третьего элемента совпадени  соединены с нулевым выходом резервных триггеров, сигнальные и управл ющий входы элемента запрета соединены соответственно с выходами элементов совпадени  и с выходом одной из сборок, входы которой подключены соответственно через конденсатор и фазоинвертор и конденсатор - к выходу мажоритарного элемента, соединенному также с одним из входов другой сборки, второй вход которой подключен к выходу элемента запрета, а выход этой сборки подключен к блоку сброса резервных триггеров.
SU1762293A 1972-03-23 1972-03-23 SU415785A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1762293A SU415785A1 (ru) 1972-03-23 1972-03-23

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1762293A SU415785A1 (ru) 1972-03-23 1972-03-23

Publications (1)

Publication Number Publication Date
SU415785A1 true SU415785A1 (ru) 1974-02-15

Family

ID=20507442

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1762293A SU415785A1 (ru) 1972-03-23 1972-03-23

Country Status (1)

Country Link
SU (1) SU415785A1 (ru)

Similar Documents

Publication Publication Date Title
US4215340A (en) Process for the automatic signalling of faults of a static automatic module and a module for realizing the process
SU415785A1 (ru)
SU433452A1 (ru) Устройство для контроля следящих систем
SU410386A1 (ru)
SU506859A1 (ru) Резервированное устройство
SU409404A1 (ru) Резервированное устройство
SU995399A1 (ru) Резервированный генератор импульсов
SU411678A1 (ru)
SU426320A1 (ru) Переключающее устройство
SU483814A1 (ru) Резервированный триггер
SU574719A1 (ru) Резервированное устройство
SU488209A1 (ru) Резервированный генератор тактовых импульсов
SU1642456A2 (ru) Стабилизированный источник посто нного напр жени
SU421046A1 (ru) Резервированный триггер
SU432503A1 (ru) Устройство для контроля дешифратора
SU1103373A1 (ru) Мажоритарно-резервированное устройство
SU424120A1 (ru) Устройство для контроля дублированных систем управления
SU411455A1 (ru)
SU1661773A1 (ru) Устройство дл контрол системы электропитани
SU429536A1 (ru) Резервированный счетчик импульсов
SU1108625A1 (ru) Резервированный двухканальный делитель частоты
SU805319A2 (ru) Резервированное устройство
SU608277A1 (ru) Резервированное устройство
SU383047A1 (ru) Устройствю для переключения каналов вычислительной системы
SU1501060A1 (ru) Самодиагностируемый парафазный элемент И