SU414735A1 - Устройство памяти - Google Patents

Устройство памяти

Info

Publication number
SU414735A1
SU414735A1 SU1755443A SU1755443A SU414735A1 SU 414735 A1 SU414735 A1 SU 414735A1 SU 1755443 A SU1755443 A SU 1755443A SU 1755443 A SU1755443 A SU 1755443A SU 414735 A1 SU414735 A1 SU 414735A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
network
trigger
memory device
delay element
Prior art date
Application number
SU1755443A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1755443A priority Critical patent/SU414735A1/ru
Application granted granted Critical
Publication of SU414735A1 publication Critical patent/SU414735A1/ru

Links

Landscapes

  • Electronic Switches (AREA)

Description

Изобретение относитс  к промышленной автоматике. Устройство предназначено дл  защиты от по.мех счетчиков ,на элементах пам ти при включении сетевого напр жени .
Известно устройство ла., содержащее триггер, подключенный -через коммутатор к сетевому и автаномному источникам питани , и входную ш.ину.
Цель .изобретени  - повышение помехозащитности и надежности схе,мы.
Предлагаемое устройство отличаетс  тем, что в нем дополнительно установлены логический элемент «И и элемент задержки, причем один вход элемента «И  вл етс  входом устройства, а другой подсоединен через эле.мент задержки к сетевому источнику питани .
На чертеже представлена блок-схема устройства нам ти.
Ко входу триггера / подсоединен логический элемент «И 2, вход 3 которого  вл етс  входом устройства, а вход 4 через элемент задержки 5 подключен к сетевому источ1 ику питани  6. Триггер 1, элемент «И 2 и элемент задержки 5 питаютс  через коммутатор 7 от сетевого .исто-чника питани  6 или аккумул тора 8.
В исходно м состо нии элементы устройства пам ти питаютс  от сетевого источника питани  6. На входе элемента «И - единица.
Поэтому сигналы, поступающие на вход 3 элемента «И 2, проход т через него на триггер /.
Когда напр жение питан ;1Я от сети исчезает , элементы устройства автоматически переключаютс  через ком.мутатор 7 на аккумул тор 8. Состо к е триггера 1, элемента «И 2, элемента задержки 5 сохран етс . На вход 4 элемента «И 2 поступает сигнал «нуль.
Когда напр жение питани  от сети восстанавливаетс , элементы устройства автоматически переключаютс  на сетевой источник 6.
;В момент восстановлени  )аи,р жени  сети (во врем  переходного процесса) на входе устройства по вл ютс  ложные сигналы. Однако устройство па,м ти .на эти сигналы не реагирует, т. е. триггер / сохран ет свое состо ние . Это происходит потому, что во врем  переходного процесса на вход 4 элемента «И 2 благодар  элементу задержки 5, который задерживает сигнал о восстановлении напр жени  сети на врем  переходного процесса, подаетс  сигнал «нуль.
Таким образом, состо ние тр.иггера сохран етс  во врем  пе1реходного процесса прп восстановлении напр жени  питани  от сети.
П р е д .м е т и з о о р е т е н и  
Устройство пам ти, содержащее триггер, подключенный через коммутатор к сетевому и автономному источникам питани , и входную шину, отличающеес  тем, что, с целью повышени  но.мехозащйщенности и надел ности , в нем дополнительно установлены логический элемент «И и элемент задержки, при- 5 чем входна  шила .подключена к одному из входов логического элемента «И, другой ВХОД которого соединен с выходом элемента задержки, вход которого подключен к сетев-аму источн.ику питани .
Питание элементоЁ
SU1755443A 1972-03-03 1972-03-03 Устройство памяти SU414735A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1755443A SU414735A1 (ru) 1972-03-03 1972-03-03 Устройство памяти

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1755443A SU414735A1 (ru) 1972-03-03 1972-03-03 Устройство памяти

Publications (1)

Publication Number Publication Date
SU414735A1 true SU414735A1 (ru) 1974-02-05

Family

ID=20505364

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1755443A SU414735A1 (ru) 1972-03-03 1972-03-03 Устройство памяти

Country Status (1)

Country Link
SU (1) SU414735A1 (ru)

Similar Documents

Publication Publication Date Title
KR830009695A (ko) 중재회로
US3284788A (en) Flow rate monitoring systems
SU414735A1 (ru) Устройство памяти
US3019374A (en) Electrical apparatus
GB1466603A (en) Flip-flop controlled clock gating system
ES350750A1 (es) Un dispositivo de circuito de cerrojo de polaridad de da- tos.
GB1125271A (en) Pulse generating system
SU392500A1 (ru) БИБ^ЬкЭ
SU403049A1 (ru) Преобразователь кода в напряжение
US3044051A (en) Power failure detector
JPS5231629A (en) Data communiction system
GB940017A (en) Electrical storage circuits
JPS562047A (en) Debugging unit
SU1173460A1 (ru) Реле времени
JPS57185731A (en) Line switching circuit
US3774235A (en) Alternating current static control system
SU1257835A1 (ru) Мажоритарный элемент
SU394851A1 (ru) УСТРОЙСТВО дл УПРАВЛЕНИЯ БУКВЕННО-ЦИФРОВЫЛ! ИНДИКАТОРОМ
SU451198A1 (ru) Счетчик импульсов
SU476686A1 (ru) Устройство дл устранени сбоев триггера
KR930001397Y1 (ko) 워치독 회로
SU422082A1 (ru) Резервированный триггер
SU849467A1 (ru) Устройство согласовани высоковольтнойКОММуТАциОННОй цЕпи C иНТЕгРАльНОйМиКРОСХЕМОй
JPS55133133A (en) Malfunction prevention circuit for digital logic unit
SU391563A1 (ru)