SU392500A1 - БИБ^ЬкЭ - Google Patents

БИБ^ЬкЭ

Info

Publication number
SU392500A1
SU392500A1 SU1616083A SU1616083A SU392500A1 SU 392500 A1 SU392500 A1 SU 392500A1 SU 1616083 A SU1616083 A SU 1616083A SU 1616083 A SU1616083 A SU 1616083A SU 392500 A1 SU392500 A1 SU 392500A1
Authority
SU
USSR - Soviet Union
Prior art keywords
circuit
output
unit
switch
input
Prior art date
Application number
SU1616083A
Other languages
English (en)
Inventor
О. С. Белкин В. Н. Пахунов
Original Assignee
Авторы изобретени витель
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Авторы изобретени витель filed Critical Авторы изобретени витель
Priority to SU1616083A priority Critical patent/SU392500A1/ru
Application granted granted Critical
Publication of SU392500A1 publication Critical patent/SU392500A1/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Description

1
Изобретение относитс  к области автоматики и вычислительной техники и может быть применено дл  построени  устройств повышенной надежности.
Известно резервированное устройство, содержащее основной и резервный блоки, соединенные с источником питани  через переключатели питани , и схему «ИЛИ,, входы которой подсоединены к .выходам основного и резервного блока.
Цель изобретени  - повышение надежности устройства при автоматическом переключении блоков.
Это достигаетс  тем, что в устройство введены схема «И, первый вход которой соединен с выходом контрол  основного блока, выход - с управл ющим входом переключател  питани  резервного блока, выход которого св зан с управл ющим входам переключател  питани  основного блока, и схему задержки , вход которой соединен с источником питани , а выход - с вторым входом схемы «И.
На чертеже показана блок-схема резервированного устройства.
Она содержит основной 1 и резервный 2 блоки, переключатели 3 }t 4 питани  основного блока и резервного соответственно, схему 5 задержки, схему 6 «И и схему 7 «ИЛИ.
Устройство работает следующим образом.
Исходное состо ние устройства - основной / и резервный 2 блоки исправны, переключатель 3 питани  замыкает цепь вход - выход, в переключателе 4 эта цепь разомкнута, питание отключено.
При включении источника питани  напр жение подаетс  на входы переключателей 3 и 4, схемы 5 задержки. При этом начинает работать блок /, а блок 2 остаетс  обесточенным , так как на выходе переключател  4 напр жение отсутствует, по этой же причине на управл ющем входе переключател  3 нет сигнала переключени .
Напр жение на выходе схемы 5 по вл етс 
через врем , определ емое настройкой элемента задержки, использованного в схеме 5, и должно .быть больше времени переходных процессов, проход щих в блоке / при включении питани . Схема 6 остаетс  запертой, и
на управл ющем входе переключател  4 переключающий сигнал так - е отсутствует. По окончании переходных процессов на информационные входы блока / может быть подана информаци , котора  после обработки поступает на схему 7 и далее на выход устройства , вли ние выходов блока 2 исключено, так как он обесточен. На выходе контрол  блока / образуетс  достоверный сигнал, указывающий на исправность этого блока. Практически одновременно с этим сигналом на
выходе схемы 5 по вл етс  напр жение, отпирающее схему 6. После этого напр жение на управл ющем входе переключател  4 определ етс  сигналом контрол  блока 1. При отказе блока / переключатель 4 подает папр жение на блок 2, обеспечива  замену отказавшего блока, одновременно это напр жение размыкает переключатель 3, отключа  блок /, тем самым через схему проходит информаци  из блока 2.
Предмет изобретени 
Резервированное устройство, содержащее основной и резервный блоки, соедшпенные с
источником питани  через переключатели питани , и схему «ИЛИ, входы которой подсоединены к выходам основного и резервного блока, отличающеес  тем, что, с целью повышени  надежности устройства при автоматическом переключении блоков, оно содержит схему «И, первый вход которой соединен с выходом контрол  основного блока, а выход - с управл ющим входом переключател  питани  резервного блока, выход которого соединен с управл ющим входом переключател  питани  основного блока, и схему задержки , вход которой соединен с источником питани , а выход - с вторым входом схемы «И.
пит
(od
SU1616083A 1970-12-30 1970-12-30 БИБ^ЬкЭ SU392500A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1616083A SU392500A1 (ru) 1970-12-30 1970-12-30 БИБ^ЬкЭ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1616083A SU392500A1 (ru) 1970-12-30 1970-12-30 БИБ^ЬкЭ

Publications (1)

Publication Number Publication Date
SU392500A1 true SU392500A1 (ru) 1973-07-27

Family

ID=20464630

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1616083A SU392500A1 (ru) 1970-12-30 1970-12-30 БИБ^ЬкЭ

Country Status (1)

Country Link
SU (1) SU392500A1 (ru)

Similar Documents

Publication Publication Date Title
GB1527910A (en) Burner control systems
KR850001566A (ko) 마이크로 컴퓨터
SU1686449A2 (ru) Устройство дл адресации
SU392500A1 (ru) БИБ^ЬкЭ
JPS57185501A (en) Power supply circuit for electronic controller for car
US3278852A (en) Redundant clock pulse source utilizing majority logic
JPS57162050A (en) Exclusive control system
JPS5635202A (en) Multiplex control device
SU552737A1 (ru) Устройство дл управлени переключением резерва
SU414735A1 (ru) Устройство памяти
SU422082A1 (ru) Резервированный триггер
SU995399A1 (ru) Резервированный генератор импульсов
SU822391A1 (ru) Устройства дл управлени переключениемРЕзЕРВА
SU752837A1 (ru) Резервированное устройство
SU839022A2 (ru) Релейный триггер
SU1608667A1 (ru) Трехканальное резервированное устройство
SU1626356A1 (ru) Устройство дл контрол последовательности импульсов
SU758105A1 (ru) Устройство контроля и защиты источников питания 1
SU496560A1 (ru) Адаптивное резервированное устройство
SU574719A1 (ru) Резервированное устройство
RU1817086C (ru) Устройство дл вывода информации
SU752424A1 (ru) Многоканальный преобразователь
SU1325485A1 (ru) Устройство дл мажоритарного выбора сигналов
SU405106A1 (ru) Устройство для контроля многоканальной системы управления
SU1173448A1 (ru) Оперативное запоминающее устройство на микросхемах пам ти