SU408323A1 - Устройство для приема частотных посылок - Google Patents

Устройство для приема частотных посылок

Info

Publication number
SU408323A1
SU408323A1 SU1721795A SU1721795A SU408323A1 SU 408323 A1 SU408323 A1 SU 408323A1 SU 1721795 A SU1721795 A SU 1721795A SU 1721795 A SU1721795 A SU 1721795A SU 408323 A1 SU408323 A1 SU 408323A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
outputs
clock counter
Prior art date
Application number
SU1721795A
Other languages
English (en)
Inventor
И. Зелинский Ордена Ленина институт кибернетики Украинской ССР Д.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1721795A priority Critical patent/SU408323A1/ru
Application granted granted Critical
Publication of SU408323A1 publication Critical patent/SU408323A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

Предложенное устройство относитс  к области телемехаиики и может быть иопользова«о дл  обмена информацией между объектом управлени  и цифровой вычислитель-ной машиной в системах управлени .,
Известны устройства дл  приема частотных посылок, содержащие полосовой усилитель, выход которого через формирователь ИМпульсов соединен со вхо1дом блока временной задержки и через фазосдвигающие блоки-со входами блока вычитани , схемы совпадени , входы первой из которых подключены к выходам блока Временной задержки и блока вычитани , демодул тор, регистр, входы которого соединены с выходами дешифратора, триггер.
Однако достоверность приема в известных устройствах из-за наличи  импульсных помех и перерывов в канале св зи в р де случаев оказываетс  низкой.
Предложенное устройство отличаетс  тем, что оно содержит счетчик тактов и блок выбора сигнала окончани  приема, причем счетный вход счетчика тактов подключен к выходу первой схемы совпадени , соединенному со входом демодул тора; одни выходы счетчика тактов подключены ко входам блока выбора сигнала окончани  ,, другие выходы - к управл ющим входам дешифратора, инфармационные входы которого соединены с выходами информационных сигналов демодул тора;
выход блока выбора сигнала окончани  приема подключен к одному из входоВ триггера, другой -ВХОД которого соединен с выходом второй схемы со1В(падени , подключенным ко входу сброса счетчика тактов, один вход второй схемы совпадени  соединен с выходом триггера , а другой вход - с выходом сипн.ала окончани  Приема демодул тора.
.Это позвол ет повысить достоверность приема частотных посылок.
На чертеже представлена блок-схема предложенного устройства, которое содержит полосовой усилитель /, фазосдвигающие блоки 2, 3, формирователь импульсов 4, блок вычитани  5. блок 6 временной задержки, схемы сов падени  7, 8, счетчик тактов 9, дешифратор 10, регистр }, блок 12 выбора (выборку) сигнала окончани  приема, триггер 13, демодул тор 14.
Устройство работает следующим образом.
Напр жени  фиксируемых частот в последовательности , определ емой кодом, записанным в передающем устройстве, поступают с канала св зи на вход полосового усилител  /, причем кажда  частота несет информацию о содерл имом трех разр дов регистра передающего устройства. Проход  через фазосдвигающий блок 2, напр жение частоты fi сдвигаетс  на угол ф1 , .а через фазосдвигающий блок
(5 - на угол ф2; .
При выделенной лолосе лролускани  максимальна  разность фазовых сдвигов выбрана такой, что устройство способно .различать 9 частот , причем 8 информационных и одну служебную , несундую признак конца кодового «слова.
На выходе блока вычитани  5 разность фаз представл етс  временным интервалом, длительность которого пропорциональна разности фазовых сдвигов. Этот интервал посту1пает на один из входов схемы совладени  7. На другой ее вход .поступает импульс в момент фиксации блоком 6 .временной-задержки, представл ющим собой счетчик периодов входных сигналов , последнего периода посылки. С выхода схемы сов1падени  7 временной интервал поступает на .демодул тор 14.
При поступлении на вход демодул тора временных интервалов длительностью, соответствующей частотным посылкам на его выходах информационных сигналов а, Ь, с, принимаемые частоты будут представлены тревд  двоичными разр дами (восьмиричным символом).
После передачи последнего восьмиричного символа в .пе(редающем устройстве генерируетс  служебна  частота, отображающа  признак конца кодового «слова.
ПрИ поступлении на входе демодул тора 14 импульса с длительностью, соответствующей этой частоте, на его выходе сигнала окончани  приема d по витс  уровень, которым будет определ тьс  момент формировани  признака конца -кодового .«слова.
Ур01вни, получаемые на выходах демодул тора 14 а, Ь, с, подаютс  на дешифратор 10, посредством которого осуществл етс  запись прин той информации в приемный регистр 11.
Перепады уровней, соответствующие информа .и онным Временным интервалам, с выхода схемы совпадени  7 поступают также на вход счетчика тактов 9, необходимого дл  распределени  прин тых символов в разр дах регистра 11.
Если, например, на передающем кон-це передаваемое 1кодовое «слово содержит 26 двоичных разр дов (разр дность упра.вл ющей машины «Днепр-), то при приеме восьмиричных символов (3 двоичных разр да) счетчик тактов 9 дл  заполнени  информа Цией регистра 11 должен считать до дев ти, а затем устанавливатьс  в исходное состо ние дл  того, чтобы быть готовым фиксировать следующее кодовое «слово.
Конечное состо ние счетчика тактов воспринимаетс  блоком 12 выбора сигнала окончани  приема, управл ющий уровень которого опрокидывает триггер 13.
Единичный уровень триггера 13 поступает на первый вход схемы совпадени  7. При совпадении уровней во времени на первом и втором ее входах, т. е. после того, как целиком будет передано данное кодовое «слово, сигналом с выхода схемы совпадени  7 счетчик тактов 9 и триггер 13 устанавливаютс  в исходное состо ние, необходимое дл  фиксац 1И следующего кодового «слова.
Предмет изобретени 
Устройство дл  приема частотных посылок, содержащее полосовой усилитель, выход которого через формирователь импульсов соединен со входом блока временной задержки и через фазосдвнгающие блоки - со входами блока вычитани , схемы совпадени , входы первой из которых подключены к выходам блока времен юй задержки и блока вычитани , демодул тор , регистр, входы которого соединены с выходами дешифратора, триггер, отличающеес  тем, что, с целью повыщени  достоверности приема, оно содержит счетчик тактов и блок выбора сигнала окончани  приема, причем счетный вход счетчика тактов подключен к выходу первой, схемы совпадени , соединенному со входом демодул тора, одни выходы счетчика тактов подключены ко входа1М блока выбора сигнала окончани  приема, другие выходы- к управл ющим входам дешифр:атора, информационные входы которого сое.динены с выходами информационных сигналов демодул тора , выход блока выбора сигнала окончани  приема подключен к одному из входов триггера, другой вход которого соедииен с выходом второй схемы совпадени , подключенным ко входу сброса счетчика тактов, один вход второй схемы совпадени  соединен с выходом триггера, а другой вход - с ВРзЬходом сигнала окончани  приема демодул тора.
SU1721795A 1971-12-09 1971-12-09 Устройство для приема частотных посылок SU408323A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1721795A SU408323A1 (ru) 1971-12-09 1971-12-09 Устройство для приема частотных посылок

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1721795A SU408323A1 (ru) 1971-12-09 1971-12-09 Устройство для приема частотных посылок

Publications (1)

Publication Number Publication Date
SU408323A1 true SU408323A1 (ru) 1973-12-10

Family

ID=20495289

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1721795A SU408323A1 (ru) 1971-12-09 1971-12-09 Устройство для приема частотных посылок

Country Status (1)

Country Link
SU (1) SU408323A1 (ru)

Similar Documents

Publication Publication Date Title
US3523291A (en) Data transmission system
GB1177588A (en) Data Communication System.
GB1163981A (en) Improvements in or relating to Time Division Communication Systems
US3032745A (en) Data transmission system
US3376385A (en) Synchronous transmitter-receiver
SU408323A1 (ru) Устройство для приема частотных посылок
GB1445773A (en) Device for developing neutralizing signals for an echo suppressor
SU407323A1 (ru) Устройство для приема частотных посылок
SU944143A2 (ru) Устройство дл передачи телеграмм
US3074019A (en) Pulse separator and repetition-rate discriminator
SU1113792A1 (ru) Устройство дл сопр жени электронной вычислительной машины с алфавитно-цифровыми диспле ми
SU663123A1 (ru) Приемник дискретной информации
SU866763A1 (ru) Устройство приема многократно передаваемых комбинаций
SU987828A1 (ru) Устройство дл телеконтрол промежуточных станций системы св зи
SU497581A1 (ru) Устройство дл регистрации информации
SU563731A1 (ru) Многоканальное устройство дл передачи и приема двоичной информации
SU1092742A1 (ru) Устройство дл определени достоверности информации
SU1068927A1 (ru) Устройство дл ввода информации
SU1177920A1 (ru) Устройство дл измерени коэффициента ошибок в цифровых системах передачи
SU886034A1 (ru) Устройство дл приема информации
SU1067610A2 (ru) Детектор частотно-манипулированных сигналов
SU1141417A1 (ru) Устройство дл сопр жени периферийных устройств с каналом св зи
SU1264194A1 (ru) Устройство дл ввода-вывода информации
RU1795446C (ru) Многоканальное устройство дл сравнени кодов
SU1396136A1 (ru) Устройство дл сопр жени микроЭВМ с кассетным магнитофоном