SU1141417A1 - Устройство дл сопр жени периферийных устройств с каналом св зи - Google Patents

Устройство дл сопр жени периферийных устройств с каналом св зи Download PDF

Info

Publication number
SU1141417A1
SU1141417A1 SU833610966A SU3610966A SU1141417A1 SU 1141417 A1 SU1141417 A1 SU 1141417A1 SU 833610966 A SU833610966 A SU 833610966A SU 3610966 A SU3610966 A SU 3610966A SU 1141417 A1 SU1141417 A1 SU 1141417A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
group
inputs
unit
Prior art date
Application number
SU833610966A
Other languages
English (en)
Inventor
Константин Георгиевич Норакидзе
Аркадий Гейкович Данелян
Юрий Суренович Манукян
Шалва Николаевич Бахтадзе
Юлиус Александрович Джагаров
Original Assignee
Предприятие П/Я Р-6348
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6348 filed Critical Предприятие П/Я Р-6348
Priority to SU833610966A priority Critical patent/SU1141417A1/ru
Application granted granted Critical
Publication of SU1141417A1 publication Critical patent/SU1141417A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ПЕРИФЕРИЙНЫХ УСТРОЙСТВ С КАНАЛОМ . СВЯЗИ, содержащее блок св зи, запоминающий блок и блок управлени , причем вход блока св зи  вл етс  информационным входом устройства, вход готовности приема блока управлени   вл етс  одноименным входом устройства, перва  группа выходов блока управлени  соединена с группой входов разрешени  записи запоминающего блока, втора  группа выходов блока управлени  соединена с группой входов, разрешени  считывани  запоминающего блока, отличающеес  тем, что, с целью повышени  достоверности информации путем исправлени  ошибок и формировани  выходного сообщени , в устройство введены блок защиты от ошибок, блок формировани  выходного сообще- ии , таймер, два регистра, причем группа выходов блока формировани  выходного сообщени  образует информационный выход устройства, первый выход блока св зи соединен с информационным входом блока защиты от ошибок, группа выходов которого соединена с группой информационных входов первого регистра, группа выходов которого соединена с группой информационных входов запоминающего блока, группа выходов которого .соединена с первой группой информационных входов блока формировани  выходного сообщени , выход которого соединен с входом разрешени  считывани  блока управлени , вход пуска которого соединен с входом управлени  первого регистра и с первым выходом блока защиты от ошибок, втброй выход которого соединен с входом сброса блока управлени , вход подтверждени  которого соединен с третьим выходом блока защиты от ошибок, (Л четвертый выход которого соединен с установочным входом блока св зи, второй выход которого соединен с входом синхронизации блока защиты от ошибок, п тый выход которого соединен с входом идентификации стартового сигнала блока св зи, третий выход- которого соединен с эходом начальной установки блока защиты от ошибок, вход конца приема которого соединен с четвертым выходом блока св зи, треть  группа выходов блока управлени  соединена с группой -а управл ющих входов блока формировани  выходного сообщени , втора  группа информационных входов которого соединена с группой выходов второго регистра, вход которого соединен с выходом таймера, вход фиксации которого соединен с выходом блока управлени , причем блок св зи содержит согласующий усилитель, триггер, кольцевой сдвигающий регистр, счетчик, генератор импульсов, четыре элемен

Description

та Tis элемент НЕ, элемент ШШ, элемент И-НЕ причем вход согласующего усилител   вл етс  входом блока св sHj нулевой вход триггера  вл етс  установочным- входом блока св зи, первый вход первого элемента И  вл етс  входом идентификации стартового сигнала блока св зи, выход второго элемента И  вл етс  первым выходом блока св эи, первьй выход кольцевого сдвигающего регистра соединен с установочным входом счетчика и  вл етс  вторым выходом блока св зи, выход первого элемента И  вл етс  третьим выходом блока св зи, нулевой выход триггера соединен с установочным входом кольцевого сдвигающего регистра и  вл етс  четвертьм выходрм блока св эи, при этом в блоке св зи выход согласующего усилител  соединен сединичным входом триггера и с первым входом третьего элемента И, выход которого соединен со счетным входом счетчика, первый, второй и третий выходы которого соединены соответственно с первым и вторьм входами элемента И-НЕ и с входом элемента HEj соединенным с первым входом второго элемента И, единичный выход триггера соединен с перВЬВУ входом четвертого элемента И,. второй вход которого соединен с выходом генератора импульсов, а выход - с синхровходом кольцевого сдвигающего регистра, выходь которого с второго по восьмой соединены с соответствующими входами элемента ИЛИ} выход которого соединен с вторым входом третьего элемента И, дев тый и дес тый выхода кольцевого сдвигающего регистра соединены с вторыми входами первого и второго элементов И соответственно, выходы элемента Й-НЕ и элемента НЕ соединены с третьим и четвертьм входами первого элемента И соответственно,
при этом блок защиты от ошибок содержит три кольцевых сдвигающих регистра , шесть элементов И, п ть триггеров , п ть групп счетчиков по М счетчиков в каждой, где М - количество символов в сообщении, дешифратор , счетчик, одновибратор, причем первые ВХОДЫ первого, второго, третьего , четвертого и п того элементов И объединены и  вл ютс  информационными входами блока защиты от ошибок, синхровход первого кольцевого сдвигающего регистра  вл етс  синхровходом
блока защиты от ошибок, нулевой-вход первого кольцевого сдвигающего регистра  вл етс  входом начальной уста- , новки блока защиты от ошибок, управл ющий вход дешифратора соединен с нулевыми входами первого, второго, третьего, четвертого и п того триггеров и  вл етс  входом конца приема блока защиты от ошибок, выходы счетчиков группы образуют группу выходов блока защиты от ошибок, выход одновибратора  вл етс  первым выходом блока защиты от ошибок, выход шестого элемента И соединен с нулевыми,усталовочными входами счетчиков групп и счетчика и  вл етс  вторым выходом блока защиты от ошибок, выход счетчика  вл етс  третьим выходом блока защиты от ошибок, первый выход первого кольцевого сдвигающего регистра соединен с синхровходом второго кольцевого сдвигающего регистра и  вл етс  четвертым выходом блока защиты от ошибок, второй выход первого кольцевого сдвигающего регистра . соединен с первым выходом шестого элемента И и  вл етс  п тым выходом блока защиты от ошибок, при этом .в блоке защиты от ошибок третий, четвертый , п тый, шестой и седьмой выходы первого кольцевого сдвигающего регистра соединены с вторьми входами первого, второго, третьего, четвертого и п того элементов И соответственно , выходы которых соединены с единичньми входами первого, второго , третьего, четвертого и п того триггеров соответственно и со счетными входами счетчиков первой, второй , третьей, четвертой и п той групп соответственно, первый выход второго кольцевого сдвигающего регистра соединен с вторьм входом.шестого элемента И, а также с входами разрешени  счета первых счетчиков групп с второго по М-й выходы второго кольцеврго сдвигающего регистра соединены с входами разрешени  счета с второго по М -и счетчиков групп,вых6дь1 первого,второго,третьего,четвертого и п того триггеров соединены с соответствующими входами дешифратора,
первый выход которого соединен со счетным входом счетчика, а второй выход - с нулевым входом второго
..
кольцевого сдвигающего регистра и с синхровходом третьего кольце- . вого сдвигающего регистра, выход
которого соединен с входом одновибратора и с третьим входом шестого элемента И, причем блок управлени  содержит два кольцевых сдвигающих регистра, счетчик интервалов времени , генератор импульсов, группу триггеров, группу элементов И, три элемента ИЛИ, элемент ИЛИ-НЕ, эле,мент И, причем вход пуска счетчика интервалов времени  вл етс  одноименным входом блока управлени , вход сброса счетчика интервалов времени  вл етс  одноименным входом блока управлени , первый вход первого элемента ИЛИ  вл етс  входом подтверждени  блока управлени , первьй вход элемента И  вл етс  входом готовности приема блока управлени , синхровход первого кольцевого сдвигакнцего регистра соединен с нулевыми входами триггеров группы и  вл етс  входом разрешени  считывани  блока управлени , выходы элементов И группы Соединены с соответствукшщми единичными входами триггеров группы и образуют первую группу выходов блока управлени , группа вькодов первого кольцевого сдвигающего регистра соединена с соответствующими входами разрешени  установки нул  триггеров группы и образует вторуй группу выходов блока управлени , группа выходов второго кольцевого сдвигающего регистра образует третью группу выходов блока управлени , кроме того , первый выход второго кольцевого сдвигающего регистра  вл етс  выходом, блока управлени , при этом в блоке управлени  выход счетчика интервалов времени соединен с вторым входом первого элемента ИЛИ выход которого соединен с первыми входами элементов И группы, вторые входы которых соединены с соответствующими нулевыми выходами триггеров группы, единичные выходы которых с первого по предпоследний в группе соединены с третьими входами элементов И соответственно с второго по последний в группе, при этом единичные выходы триггеров группы соединены с соответствуимцими входами второго элемента ИЛИ, выход которого соединен с нулёi1417
выми входами первого и второго коль .цевых сдвигающих регистров и с вторым входом элемента И, третий вход которого соединен с выходом генератора импульсов, а вькод - с синхровходом второго кольцевого сдвигающего регистра, первый, второй и третий входы элемента ИЛИ-НЕ соединены соответственно с единичньгми i выходами второго, третьего и предпоследнего триггеров группы, выход элемента ИЛИ-НЕ соединен с первым входом третьего элемента ИЛИ, второй вход которого соединен с единичным выходом последнего триггера группы , а выход - с третьим входом первого элемента И группы, кроме того, блок формировани  выходного сообщени  содержит посто нный запоминающий узел, дешифратор, группу усилителей , группу узлов элементов И, каждый из которых содержит по три
группы элементов И, группу элементов ИЛИ, причем первые входы элементов И первой группы узлов группы образуют первую группу информационных входов блока формировани  выходного сообщени , первые входы элементов И второй группы узлов группы образуют вторую группу информационных входов блока формировани  выходного сообщени j вторые входы элементов И первой и второй групп узлов
группы и первые входы элементов И третьей группы узлов группы образуют группу управл ющих входов блока формировани  выходного сообщени , выхода усилителей группы образуют группу выходов блока формировани  выходного
сообщени , выход дешифратора  вл етс  вькодом блока формировани  выхода ого сообщени , при этом в блоке формировани  выходного сообщени  выходы элементов И узлов группы соединены с соответствующими входами элементов ИЛИ группы, выходы KOTojftix совдш1ены с соответствуни ими входами усилите .лей группы и с группой входов дешифратора , труппа выходов посто нного запоминающего узла со- едииена с вторыми входами эле-
ментов И третьей группы узлов группы. Изобретение относитс  к вычислительной технике и предназначено дл  сопр жени  цифровых вычислительных систем через канал передачи данных с источником информации, в частност дл  организации иерархических систе сбора и обработки инфо1рмации. Известно устройство дл  сопр жени  вычислительных систем с каналам передачи данных, содержащее буферны регистр, св занный с ЭВМ, сдвигаю ,щий регистр дл  преобразовани  последовательного кода в параллельный генератор импульсов, регистры, вентили , ключи, дешифраторы, счетчики, схемы совпадени , инверторы, тригге ры вводами вывода, триггеры готовности . Причем счетчик соединен с дешифратором, выход которого через вентиль подключен к управл ющему йходу регистра. Выходы дешифратора соединены с входами группы вентилей и Группой схем совпадени , входы триггеров ввода и готовности подклю чены к выходу группы вентилей lj . Недостатками устройства  вл ютс  значительные аппаратурные затраты и низка  надежность, что затрудн ет использование его в иерархических системах сбора и обработки информации . Известно также устройство дл  св зи вычислительной машины с линией св зи, содержащее блок св зи, блок контрол  информации, блок управлени , блок хранени  информации и блок сопр жени . Елок св зи соединен входамиi с каналами передачи данных и выходом с блоком упра лени , соединенным двухсторонней св зью с блоком контрол  информации и односторонней св зью с блоком хра нени  информации, а также с блоком сопр жени  и с блоком св зи. Известное устройство предназначено дл  работы с высокоскоростными каналами передачи данных 2J. Недостатком известного устройств  вл етс  отсутствие автоматического ввода достовррной информации в пери ферийные устройства. Цель изобретени  - повьшение достоверности информации путем исправлени  ошибок и формировани  выходного сообщени . Поставленна  цель достигаетс  тем, что в устройство дл  сопр жени  периферийных устройств с каналом св зие содержащее блок св зи, запоми нающий блок и блок управлени , причем| вход блока св зи  вл етс  информационным входом устройства, вход готовности приема блока управлени   вл етс  одноименным входом устройства , перва  группа выходов блока управлени  соединена с группой входов разрешени  записи запоминающего блока, втора  грулпа выходов блока управлени  соединена с группой входов разрешени  считьгоани  запоминающего блока, введены блок защиты от ошибок, блок формировани  выходного сообщени , таймер,, два регистра, причем группа вьрсодов блока формировани  выходного сообщени  образует информационный выход устройства, первый вход блока св зи соединен с информационным входом блока защиты от ошибок, группа выходов которого соединена с группой информационных входов первого регистра, группа выходов которого соединена с группой информационных входов запоминающего блока, группа выходов которого соединена с первой группой информационных входов блока формировани  выход1ного сообщени , вькод которого соединен с входом разрешени  считывани  блока управлени , вход пуска которого соединен с входом управлени  первого регистра и с первым выходом блока защиты от ошибок, второй выход которого соединен с входом сброса блока управлени , вход подтверждени  которого соединен с третьим выходом блока защиты от ошибок, четвертый выход которого соединен с установочным входом блока св зи, второй выход которого соединен с входом синхронизации блока защиты от ошибок, п тый выход которого соединен с входом идентификации стартового сигнала блока св зи, третий выход которого соединен с входом начальной установки блока защиты от ршибок, вход конца приема которого соединен с четвертым выходом блока св зи, треть  группа выходов блока управлени  соединена с группой управл ющих входов блока формировани  вькодного . сообщени , втора  группа информационных входов которого соединена с группой выходов второго рехистра, вход которогосоединен с вьвсодом таймера, вход фиксации которого соединен с выходом блока управлени , причем блок св зи содержит согласующий усилитель, триггер, кольце- , 311 вой сдвигающий регистр, счёт .чик, генератор импульсов, четыре (Элемента И, элемент НЕ, элемент ИЛИ, ;.лемент И-НЕ, причем вход согласующего усилител   вл етс  входом блока св зи, нулевой вход триггера  вл етс  установочным входом блока св  зи, первый вход первого элемента И  вл етс  входом идентификации старто вого сигнала блока св зи, выход второго элемента И  вл етс  первым выходом блока св зи, первый выход коль цевого сдвигающего регистра, соединен с установочньм входом счётчика и  вл етс  вторым выходом .блока св зи, выход первого элемента И  вл етс  третьим выходом блока св зи , нулевой выход триггера соединен с установочньм входом кольцевого сдвигающего регистра и  вл етс  четвертым выходом блока св зи, при этом в блоке св зи выход согласующего усилител  сое; 1инен с единичным входом триггера и с первьм входом третьего элемента И, выход.которого соединен со счетным входом счетчика первый,, второй и третий выходы которого соединены соответственно с первым и вторым входами элемента И-НЕ и с входом элемента НЕ, соеди ненным с первым.входом второго элемента И, единичный выход триггера соединен с первым входом четвертого элемента И, второй вход которого соединен с выходом генератора импуль сов, а выход - с сннхровходом кольце вого сдвигающего регистра, выход которого с второго по восьмой соединены с соответствующими входами элемента ИЛИ, выход которого соединен с вторым входом третьего элемента И дев тый и дес тый выходы кольцевого сдвигающего регистра соединены с вт рыми входами первого и второго элементов И соответственно, выходы эле мента И-НЕ и элемента НЕ соединены с третьим и четвертьм входами первого элемента И соответственно, при этом блок защиты от ощибок содержит три кольцевых сдвигающих регистра, шесть элементов И, п ть триггеров п ть групп счетчиков по W счетчиков .в каждой, где М- количество символов в сообщении, дещифратор, счетчи одновибратор, причем первые входы .первого, второго, третьего, четвертого и п того элементов И объединены и  вл ютс  информационными входа блока защиты от ощибок, синхровход первого кольцевого сдвигающего регистра  вл етс  синхровходом блока защиты от ошибок, нулевой вход первого кольцевого сдвигающего регистра  вл етс  входом начальной установки , блока защиты от ошибок, управл ющий вход дешифратора соединен с нулевыми входами первого, второго, третьего, четвертого и п того триггеров и  вл етс  входом конца приема блока защиты от ошибок, выходы счет- чиков группы образуют группу выходов блока защиты от ощибок, выход одновибратора  вл етс  первым выходом блока защиты от ощибок, выход шестого элемента И соединен с нулевыми установочными входами сче:тчиков групп и счетчика и  вл етс  вторым выходом блока защиты от ошибок, выход счетчика  вл етс  третьим выходом ; блока защиты от ошибок, первый выход первого кольцевого сдвигающего ре- i гистра соединен с синхровходом вторбго кольцевого сдвигающего регистра и  вл етс  четвертым выхЬдом блока защиты от ошибок, второй выход первого кольцевого сдвигающего регистра соединен с первым выходом шестого элемента И и  вл етс  п тьм выходом, блока защиты от ошибок, при этом в блоке защиты от ошибок третий, четвертый , п тый, шестой и седьмой вы ходы первого кольцевого сдвиганще- го регистра соединены с вторыми вхо дами первого, второго, третьего, четвертого и п того элементов И соответственно , выхода которых соединены с единичными входами первого, второго, третьего, четвертого и п того триггеров соответственно и со счетными входами счетчиков первой, второй, третьей, четвертой и п той групп соответственно, первый выход второго кольцевого сдвиггиощего регистра соединен с вторьв4 входом шестого элемента И, а также с входами разрешени  счета первых счетчиков групп, с второго поМ-й выходы второго кольцевого сдвигающего регистра соединены с входами разрешени  счета с второго по ЛЛ-й счетчиков групп, выходы первого, второго, третьего, чет-; .вертого и п того триггеров соединены с соответствующими-входами дешифратора , первый выход которого соединен со счетным входом счетчика, а второй выход - с нулевым входом второго кольцевого сдвигающего регистра и с синхров одом третьего кольцевого сдвигающего регистра, выход которого соединен с входом одновибратора и с третьим входом шестого элемента И, причем блок управлени  содержит два кольцевых сдвигающих регистра,счетчик интервалов времени, генератор импульсов, группу триггеров, группу элементов И, три элемента ИЛИ, элемент ШШ-НЕ, элемент И, причем нход пуска счетчика интервалов времени  вл етс  одноименным г. входом блока управлени , вход сброса счетчика интервалов времени  вл етс  одноимен ным входом блока управлени , первый вход первого элемента ИЛИ  вл етс  входом подтверждени  блока управлени е первый вход элемента И  вл етс  входом готовности приема блока управлени , синхровход первого кольцевого сдвигающего регистра соединен с нулевыми входами триггеров группы и  вл етс  входом разрешени  считывани  блока управлени , выходы элементов И группы соединены с соответствующими единичными входами триггеров группы и образуют первую группу выходов блока управлени , группа .выходов первого кольцевого сдвигающего регистра соединена с соответствующим входами разрешени  установки нул  триггеров группы и обраэует вторую группу выходов блока управлени , группа выходов второго кольцевого сдвигающего регистра образует третью группу выходов блока управлени , кроме того, первый выход второго кольцевого сдвигающего регистра  вл етс  выходом блока управлени , при этом в блоке управлени  выход счетчика интервалов времени соединен с вторьм входом первого элемента ИЛИ, выход которого соединен с первыми входами элементов И группы, вторые входы которых соединены с соответствующими нулевыми выходами триггеров группы, единичные выходы которых с первого по предпоследний в группе соединены с третьгош входами элементов И соответственно с второго по последний в группе, при этом единичные выходы триггеров группы соединены с соответствуницими входами второго элемента ИЛИ, выход которого соединен с нулевыми входами первого и второго кольцевых сдвигающих регистров и с вторым входом элемеита Hj
третий вход которого соединен с -выходом генератора импульсов, а выход с синхровходом второго кольцевого сдвигающего регистра, первый, второй и третий входы элемента Ш1И-НЕ соединены соответственно с единичными .выходами второго, третьего и предпо ,следнего триггеров группы, выход элемента ИЛИ-НЕ соединен с первым входом третьего элемента ИЛИ, второй вход которого соединен с единичным выходом последнего триггера группы, а выход - с третьим входом первого элемента И группы, кроме того , блок формировани  выходного сообщени  содержит посто нный запоминающий узел, дешифратор, группу усилителей, группу узлов элементов И, каждьй из которых содержит по три группы элементов И, группу элементов ИЛИ, причем первые входы элементов И первой группы узлов группы образуют первую группу информационных входов блока формиро|вани  выходного сообщени , первые входы элементов И второй группы узло группы образуют вторую группу информационных входов блока формировани  выходного сообщени , вторые входы элементов И первой и второй групп узлов группы и первые входы элементов И третьей группы уэлов группы образуют группу управл ющих входов блока формировани  выходного сообщени , выходы -усилителей: группы образуют группу вькодов блока формировани  выходного сообщени , выход дешифратора  вл етс  выходом блока формировани  выходного сообщени , при этом в блоке формировани  выходного сообщени  выходы элементов И узлов группы соединены с соответствукнцими входами элементов ИЛИ группы , выходы которых соединены с соответствующими входами усилителей группы и с группой входов дешифратора, группа выходов посто нного запоминающего узла соединена с вторыми входами элементов И третьей группы узлов группы.
На фиг. 1 изображена обща  блоксхема устройства; на фиг. 2 - схема блока св зи| на фиг. 3 - схема блока защиты от ошибок; на фиг. 4 - схема блока управлени ; на фиг. 5 - схема блока формировани  вьгходного сообщени .
Устройство содержит блок 1 св зи, канал 2 св зи, блок 3 защиты от ошибок , первый регистр 4, блок 5 управлени , запоминающий блок 6, блок 7 формировани  выходного сообщени , второй регистр 8, таймер 9, периферийное устройство (получатель сообщени ) 10.
Блок 1 св зи (фиг. 2) содержит согласующий усилитель 11, входную колодку 12, триггер 13, третий элемент И 14, четвертьй элемент И 15, генератор 16 импульсов, кольцевой сдвигающий регистр 17, выходную колодку 18, счетчик 19, элемент ИЛИ 20, второй элемент И 21, элемент И-НЕ 22, первый элемент И 23, элемент НЕ 24.
Блок 3 защиты от ошибок (фиг.З) содержит первый кольцевой сдвигающий регистр 25, входную колодку 26, выходную колодку 27, второй .кольцевой сдвигающий регистр 28, шестой элемент И 29, первый - п тый элементы И 30-34, первый - п тый триггеры 35 - 39, п ть групп счетчиков 40-44, дешифратор 45, счетчик 46, третий кольцевой сдвигающий регистр 47, одновибратор 48.
Блок 5 управлени  (фиг. 4) содержит счетчик 49 интервалов времени, входную колодку 50, первый элемент ИЛИ 51, группу элементов И 52-54, выходную колодку 55, группу триггеров 56-58, первый кольцевой сдвигающий регистр 59, элемент ИЛИ-НЕ 60, второй элемент ИЛИ 61, элемент И 62, второй кольцевой сдвигающий регистр 63, генератор 64 импульсов, третий элемент ИЛИ 65.
Блок 7 формировани  выходного сообщени  (фиг. 5) содержит посто нвый запоминающий узел 66, группу узлов элементов И 67-72, группу элементов ИЛИ 73 и 74, входную колодку 75, дешифратор 76, группу усилителей 77, выходную колодку 78.
Блок 1 св зи служит дл  электрического .согласовани  устройства сопр жени  с каналом 2 св зи и формирвани  сигналов с прин той помехой, 1 сигнала о начале очередной посылки, сигнала о приеме очередного символа .и сигнала формировани  двоичного знчени  посылки, передаваемых в блок защиты от ошибок.
Канал 2 св зи служит дл  передач информации от ее источника к устройству дл  оспр жени , блок 3 защиты от ошибок - дл  контрол  входной информации на наличие помех, вносимых каналом 2 св зи, и их устранени  первый регистр 4 - дл  промежуточного хранени  получаемой информации, блок 5 управлени  - дл  выработки сигналов управлени  работой блоков 6, 7 и 9, запоминающий блок 6 - дл  накоплени  информации, подлежащей передаче получателю 10 сообщени .
Блок 7 формировани  выходного сообщени  служит дл  формировани  сообщени , передаваемого получатетпо 1.0 сообщени , путем внесени  в полученную информацию служебных признаков по программе составлени  выходного сообщени , задаваемой блоком 5.
Второй регистр 8 служит дл  передачи в блок 7 информации о времени составлени  выходного сообщени , таймер 9 - дл  формировани  данных о времени составлени  выходного сообщени  .
Получатель 10 сообщени  - аппаратура , получающа  информацию от устройства дл  сопр жени , например ЭВМ или абонентский пункт.
Посто нный запоминающий узел 66 (фиг. 5) хранит неизменную информаци служебного характера. Код сохран емой информации присутствует на выход узла 66 посто нно и поступает на вторые входы элементов И 67 и 70. Передача служебной информации с узла 66 на соответствующие блоки устройства разрешаетс  сигналами, поступающими на первые входы элементов И 67 и 70.
Поскольку посто нный запоминающий узел 66 работает в режиме генератора посто нного кода,, то он не имеет управл ющих входов.
Устройство работает следующим образом.
- ,
Информаци  из канала 2 св зи постпает на первый вход блока 1 св зи, где происходит электрическое согласование , идентификаци  стартового сигнала и определ етс  двоичное значение информационной посылки. При поступлении стартового сигнала на четвертом выходе блока 1 формируетс  сигнал о приеме символа сообщени , который поступает на вход конца приема блока 3. Если принимаема  информаци  оказалась помехой, на третьем выхрде блока 1 формируетс  соответствующий сигнал, поступающий 9 на вход начальной установки блока 3. При начале очередной посылки на втором выходе блока 1 по вл етс  соответствующий сигнал, поступаю щий на синхронизирующий вход блока Сформированное двоичное значение посылки поступает с первого выхода блока 1 на информационный вход блока 3 . В последнем при поступлении первого сигнала о начале посылки на п том выходе формируетс  сигнал, поступающий на вход идентификации; стартовой посыпки блока 1. После окончани  приема символа сообщени  в блоке 3 на четвертом выходе по вл етс  сигнал, поступающий на установочный вход блока 1, по которому блок 1 подготавливаетс  к приему следз щего символа. Информаци  из канала 2 св зи поступает с троекрат ным повторением каждого сообщени . В блоке 3 происходит накопление пов тор емых сообщений и определ етс  истинное значение посылки по мажори тарному принципу. По окончании прие ма информаци  передаетс  из блока 3 в первьп регистр 4. При поступлении в блок 3 первой посылки сообщени  н втором выходе блока 3 формируетс  сигналf .поступающий на вход сброса блока 5, При поступлении последнего символа на первом выходе блока 3 формируетс  сигнал, поступающий одн временно на вход пуска блока 5 упра лени  и на вход управлени  регистр 4. По этому -сигналу регистр 4 ка ин формационном входе принимает информацию с группы выходов блока 3, а в блоке 5 включаетс  счетчик интервалов времени установленный ранее на нуль сигналом, поступакацим на вход сброса блока 5. Информаци  по каналу 2 св зи пер даетс  таким образе, что каждое последующее сообщение и содержит указание о достоверности предьщущего сообщени  о Поэтому при поступлении следу1гацёго сообщени  в установленный срок на третьем выходе блрка 3 формируетс  сигнал, поступающий на вход подтверждени  блока 5, По по тучении этого сигнала блок 5 на первой грзгапе выходов формирует сигнал, поступакнций на группу входов разрешени  записи запоминающего блока бр по которому запоминающий блок 6 принимает информацию на группе информационных входов от регистра 4. 17 Если последзтощее сообщение не поступило в заданный срок (например, если сообщение было последним), счет-, чик интервалов времени, вход щий в состав блока 5, через установленный, интерв&л времени сформирует сигнал на первой группе выходов блока 5, поступающий на группу входов разрешени , записей входов запоминающего блока 6 о приеме информации из регистра 4. При поступлении от периферийного устройства 10 на вход готовности приема блока 5 сигнала о готовности прин ть информацию блок 5 на второй группе выходов формирует сигнад, поступающий на группу входов разрешени  считывани  с запоминающего блока 6, по которому оно начинает передачу информации в блок 7. Одновременно в блоке 5 на третьей группе выходов формируютс  сигналы о пор дке формировани  выходного сообщени  и передаче его периферийному устройству 10, поступающие на группу управл ющих входов блока 7. По этим сигналам блок 7 принимает информацию из блока 6 и регистра 8, формирует из полученных данных выходное сообщение и передает его периферийному устройству 10. На выходе блока 5 формируетс  сигнал на таймер 9 о передаче в регистр 8 информации о времени поступлени  сообщени . Эта информаци  снимаетс  с регистра 8 блоком 7 по сигналам,поступающим в блок 7 из блока 5. Каждый символ передаваемого периферийному устройству 10 сообщени  подвергаетс  дешифрации в блоке 7. При дешифрации признака конца сообщени  на выходе блока 7 по вл етс  сигнал, поступающий на п тый вход разрешени  считывани  блока 5 и вызьшающий переход к считьшанию из запоминающего устройства 6 следующего сообщени . Блок 7 св зи работает следующим образом. Информаци  из канала 2 св зи поступает на первый вход входной колодки 12 и далее на вход согласуницего усилител  11, осуществл ющего электрическое согласование устройства с каналом 2 св зи. При поступлении посылки сигнал, образjroийс  на выходе усилител  11, постуает на вход установки единицы трцгера 13 и переводит его в единичное П состо ние. Сигнал с выхода усилител  11 одновременно действует - на первый вход третьего элемента И 14, Сигнал 1 с -единичного выхода триггера 13 поступает на первый вход четвертого элемента И 15, чем открьгоает выход импульсам генератора 16 на синхронизирующий вход кольцевого сдвигающего регистра 17, Частота генератора 16 подобрана таким образом, что за вре- м  одной информационной посылки в регистре 17 завершаетс  полньй цикл переключений. При переключении сигнала 1 из первого разр да регистра 17 на второй разр д на второй выход выходной колодки 18 поступает сигнал передаваемьй в блок 3 как сигнал о начале очередной посьшки. Одновремен но этот же сигнал поступит на вход установки нул  счетчика 19. Блок 3 при первом поступлении сигнала с второго выхода блока 1 вь(рабатывает сигнал 1, действующий на третий вход входной колодки 12 блока 1. Сигнал с третьего входа колодки 12 поступает на первый вход первого элемента И 28. При последую щих переключени х регистра 17 на третий и последующие нечетные разр  ды вплоть до тринадцатого образуетс последовательность сигналов, поступающа  через элемент ИЛИ 20 на второй вход третьего элемента И 14. По скольку на первый вход этого эле .мента действует в это врем  сигнал с выхода усилител  11, то на его вы ходе образуетс  последовательность импульсов, поступающа  на счетный вход счетчика 19. Если поступившее сообщение  вл етс  случайной помехой , котора  всегда короче информа . ционной посылки, то при переключени регистра 17на четырнадцатый разр д на выходах элементов И - НЕ 22 и НЕ 24 действуют сигналы 1, поскол ку за врем  действи  помехи сигнал на выходе усилител  11 прерьшалс , что закрывало третий элемент И 14 и на счетчик 19 не поступило должное количество импульсов. При поступлении сигнала с четырнадцатого разр да регистра 17 на входах первого элемента И 23 соберу с  сигналы 1, поэтому на выходе первого элемента И 23 также по витс сигнал 1, который поступит на третий выход выходной колодки 18 и далее в блок 3 как сигнал о прин той помехе. Если же полученное сооб щение не  вл лось помехой, то на выходах разр дов счетчика 19 действуют сигналы 1,так как он зарегистрирует должное количество импульсов . Поэтому на входах первого элемента И 23 не будет полной сборки сигналов 1 и на его выходе сохранитс  сигнал О, При переключении регистра 17 на п тнадцатый разр д, если прин та  информаци   вл лась единичной посыпкой , счетчик 19. зарегистрирует максимальное число импульсов (в изображенном на фиг. 2 примере реализации - 8) . На третьем выходе счетчика 19 при этом будет действовать сигнал 1. При переключении регистра 17 на шестнадцатый разр д сигнал 1 с этого разр да поступит на второй вход второго элемента И 21 и от- .. кроет выход сигналу с третьего разр да счетчика 19, который поступит через второй элемент И 21 на первый выход выходной колодки 18 и в качестве двоичного значени  посьтки поступит далее в блок 3. После окончани  приема символа блок 3 вырабатывает сигнал 1, поступающий через второй вход колодки 12 на вход установки нул  триггера 13, чем триггер 13 переводитс  в нулевое состо ние. Вход установки нул  триггера 13  вл етс  динамическим. Сигнал 1 с инверсного выхода триггера 13 переводит регистр 17 в начальное состо ние и поступает на четвертый выход . выходной колодки 18. После этого блок 1 оказываетс  готовым к приему следующего символа. Блок 3 защиты от ошибок работает следующим образом. При поступлении посьщки из канала 2 св зи с второго выхода блока 1 св зи (фиг. 1) на второй вход колодки 26 (фиг. 3) блока защиты от ошибок поступит импульс, который пройдет на синхронизирующий вход кольцевого сдвигающего регистра 25 и переключит сигнал 1 с первого разр да на второй. Сигнал 1 с второго разр да регистра 25 поступит на шестой вьсход выходной колодки 27 и на первый вход шестого элемента И 29. Так как при этом регистры 28 и 47 наход тс  в начальном состо нии (1 на первом выходе), то на выходе шестого элемента И 29 по витс  сигнал, который произведет сброс счетчиков 40-44 и 46, а также пройдет на третий выход колодки 27, произвед  сбр счетчика временных интервалов в бло ке 5. При поступлении второй и посл дующих посылок регистр 25 переключа етс  на последующие разр ды, формиру  тем самым номер посылки. Сигналы 1 с выходов третьего и последующих разр дов регистра 25 поступают на вход одного из элементов И из группы элементов И 30-34. Благодар  этому открываетс  выход дл  сигнала поступающего на первые входы элементов И 30-34 через первый вход колодки 25, содержащего двоичное значение посылки, на счетный вход соответствующего счетчика из группы 40-44 и вход установки единицы соответствующего триггера из группы триггеров 35-39. После окончани  при ема символа, состо щего из определен його количества посыпок (дл  примера ;реализации, изображенного на фиг.З, ;Символ содержит п ть информационных посылок), на выходах триггеров 3539 соберетс  некоторьй код, а на входе разрешени  дешифратора 43 по витс  разрешающий сигнал 1. Каждое сообщение, поступающее из канала 2 св зи, содержит информацию о достоверности предьщутдего сообщени , кодируемого определенным символом . Поэтому, если на выходе триггеров соберетс  код символа подтверждени  верности переданного ранее сообщени , то на первом выходе дешифратора 45 по витс  сигнал, посЛ-упающий на счетный вход счетчика 46. При поступлении не менее двух таких символов соответствуннций сигнал будет передан с второго разр да счетчика 46 на четвертый выход колодки 27. Конец каждой передачи также обозначаетс  соответствуннцим символом . , Когда на выходах триггеров 35-39 собираетс  код символа конца передачй , на втором выходе дешифратора 45 по витс  сигнал, поступакнций на синхронизирующий вход регистра 47. После окончани  приема посьшок,составл ющих символ, завершаетс  цикл переключений регистра 25, и он переключитс  на первый разр д. В момент переключени  на первый разр д регистра 25 на синхронизирующий вход регистра 28 действует сигнал 1, который переключит его на следующий разр д. Благодар  этому в регистре 28 происходит формирование информации об очередности принимаемых символов сообщени . Дальнейший прием информации приводит к новому циклу переключений регистра 25 и передачи сигналов, поступающих на первый вход колодки 26 через элементы И 30-34 на входы счетчиков 40-44, но эта информаци  будет записьшатьс  уже в тех счетчиках 40-44, входы разрешени  которых соединены с соответствующим разр дом регистра 28. Таким образом, в счетчиках 40-44 собираетс  информаци  о прин тых посьшках. По сигналу о конце сообщени , передаваемому в конце сообщени , сигнал с второго выхода дешифратора 45 переключает регистр 28 в начальное состо ние. Так как каждое сообщение передаетс  три раза, то после первого переключени  регистра 28 в начальное положение весь описанный процесс повторитс  еще два раза. После окончани  троекратного приема счетчики 40-44 зарегистрируют некоторое число. Если количество сигналов 1, поступивших на счетчик, не меньше двух, то благода  тому, что сигнал снимаетс  с второго разр да, на выходе счетчика будет сигнал 1. В противном случае на выходе будет сигнал . Таким образом, обеспечи- ваетс  мажоритарна  обработка поступившей информации. После завершени  троекратного приема информации ре- гистр 47 переключаетс  в исходное состо ние - хранение сигнала 1 в первом разр де. В момент переключени  регистра 47 в начальное состо ние моностабильный элемент 48 формирует импульс, поступающий на второй выход выходной колодки 27. Блок 4 (фиг. 1) управлени  работает следующим образом. ; При поступлении сигнала на третий вход колодки 50 (фиг. 4) о достоверности предыдущего сообщени  с третьего выхода блока 3 (фиг. 1) на выходе элемента ИЛИ 51 (фиг. 4) по витс  сигнал 1, которьй поступит на входы группы элементов и 52-54. Сигнал 1 на выходе первого элемента ИЛИ 51 может образоватьс  и при поступлении сигнала от счетчика 49 временных интервалов, который формиует .сигнал 1 по истечении задан- . ого промежутка времени. В исходном . осто нии триггеры 56-58 наход тс  нулевом состо нии, поэтому на ходы элемента ИЛИ-НЕ 60 с пр мых выходов триггеров 56-58 действуют сигналы О, а на выходе элемента ИПИ-НЕ 60 действует сигнал 1. Этот сигнал через третий элемент ИЛИ 65 поступает на третий вход эле мента И 52, на второй вход которого в этот момент действует сигнал 1 с инверсного выхода триггера 56. Благодар  этому на выходе элемента , И 52 по витс  сигнал 1, который поступит на первую группу выходов блока 5 (фиг. 1) и далее на вход запоминающего блока 6 как разрешение записи в первую линейку запоминающего блока 6. Сигнал с выхода элемента И 52 при переходе с 1 на О переключи также триггер 56 в единичное состо  ние. Благодар  этому сигнал 1 с пр мого выхода триггера 56 поступит на третий вход элемента И 53, на второй вход которого действует сигнал 1 с инверсного выхода триггера 57. Поэтому при поступлении сигнала о достоверности следующего сообщени  с выхода первого элемента ИЛИ 51 на выходе элемента И 53 по . витс  сигнал 1, который поступит на первую группу выходов блока 5 {управлени  (фиг. 1) и далее в запо минающий блок 6 как разрещение записи во вторую линейку. Сигнал с рыхода элемента И.53 при переходе 1 на О переведет триггер 57 в единичное состо ние, чем создаетс  возможность при по влении на выходе элемента ИЛИ 51 следующего си нала, формировани  сигнала разрешени  записи в следующую линейку запоминающего устройства и т.д. вплоть до триггера 58, управл юще:го записью в последнюю линейку запоминающего блока 6. При поступлении сигнала о готов ности периферийного устройства 10 на вход готовности приема блока 5 на первый вход элемента И 62 посту пит сигнал 1, котьрь)й вместе с сигналом 1 с выхода второго элемента ИЛИ 61 откроет выход импульс генератора 64 на синхронизирующий вход регистра 63. Под действием импульсов генератора 64 на синхрон зирующий вход регистра 63. Под дей ствием импульсов генератора 64 нач нетс  переключение регистра 63. Си налы с выходов регистра 63 посту . пакт на третью группу выхбдов блок 5 управлени  и далее на вход блока 7 формировани  выходного сообщени  и управл ют его работой. Сигнал с первого разр да регистра 63 поступает на выход блока 5 управлени  и с него на вход таймера 9 (фиг. 1) как указание о передаче информации о текущем значении времени в регистр 8. Когда на группе вьтходов блока 7 формировани  выходного сообщени  по вл етс  символ конца сообщени , через выход блока 7 и вход разрещ.ени  считьшани  блока 5 на входы установки нул  триггеров 56-58 и синхронизирующий вход регистра 59 поступает сигнал, под действием которого сбрасываетс  тот из уриггеров 56-58,; на который подавалось разрешение с регистра 59, а по окончании сигнала (при переходе с 1 на О) регистр 59 переключаетс  на следующий разр д. Сигнал с соответствующего выхода регистра 59 поступает также на вторую группу выходов блока 5 управлени  и далее на вход запоминающего блока 6 как сигнал разрешени  считьюани  информации с соответствующей линейки. Блок 7 (фиг. 1) формировани  выходноРо сообщени  работает следующим образом. При поступлении на второй вход колодки 75 (фиг. 5) сигнала с третьего выхода блока 5 (фиг. 1) управлени  группы элементов И, 67-72 пропускают сигналы, поступающие на их входы. На входы групп элементов И 67-72 поступает информаци  через первый и третий входы входной колодки 75 соответственно с выхода запоминающего блока 6 и с второго регистра 8, а также из посто нного запоминающего узла 66. Последний хранит служебную информацию, котора  вместе с информацией о времени составлени  сообщени , вводимой через третий вход входной колодки 76, вводитс  в выходное сообщение. На выходе элементов ИЛИ 73 и 74 образуютс  коды символов выходного сообщени , передаваемого получателю 10 через усилители 77 и первую группу выходов выходной колодки 78. Коды символов выходного сообщени  поступают также на дешифратор 76. При поступлении на дешифратор 76 кода символа конца сообщени  сигнал с его выхода через второй выход колод17 ки 78 поступит на вход разрешени  считьшани  блока 5 управлени , проивед  в последнем переход к считыванию следук цей линейки запоминающего блока 6.
V
Устройство позвол ет работать с любым низкоскоростным каналом, так как наличие буферных запоминающих блоков позвол ет осуществить накопление информации. При этом по сравнению с известными устройствами аналогичного назначени  предложенное устройство позвол ет осуществл ть автоматический контроль принимаемой информации на наличие помех, вносимых через каиал передачи данных, и исправление искаженной помехами информации при приеме .
4141.718
Благодар  возможности формировать выходное сообщение в любом логическом и электрическом видах предложенное устройство позвол ет осуществл ть
5 согласование канала передачи данных с любым вычислительным устройством как ЭВМ, так и, например, абонентским пунктом. Это обсто тельство позвол ет организовать на основе использовани  предложенного устройства и существующих в насто щее врем  абонентских пунктов.иерархическую территориально разобщенную систему сбора и обработки информации.
J5 При этом отпадает необходимость в организации дл  каждого источника отдельного канала передачи данных, что значительно сокращает расходы по организации автоматической системы сбора и обработки информации.
Фив1
фи&М

Claims (1)

  1. УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ПЕРИФЕРИЙНЫХ УСТРОЙСТВ С КАНАЛОМ . СВЯЗИ, содержащее блок связи, запоминающий блок и блок управления, причем вход блока связи является информационным входом устройства, вход готовности приема блока управления является одноименным входом устройства, первая группа выходов блока управления соединена с группой входов разрешения записи запоминающего блока, вторая группа выходов блока управления соединена с группой входов, разрешения считывания запоминающего блока, отличающееся тем, что, с целью повышения достоверности информации путем исправления ошибок и формирования выходного сообщения, в устройство введены блок защиты от ошибок, блок формирования выходного сообще- ния, таймер, два регистра, причем группа выходов блока формирования выходного сообщения образует информационный выход устройства, первый выход блока связи соединен с информационным входом блока защиты от ошибок, группа выходов которого сое динена с группой информационных входов первого регистра, группа выходов которого соединена с группой информационных входов запоминающего блока, группа выходов которого .соединена с первой группой информационных входов блока формирования выходного сообщения, выход которого соединен с входом разрешения считывания блока управления, вход пуска которого соединен с входом управ ления' первого регистра и с первым выходом блока защиты от ошибок, вто рой выход которого соединен с входом сброса блока управления, вход подтверждения которого соединен с третьим выходом блока защиты от ошибок, четвертый выход которого соединен с установочным входом блока связи, второй выход которого соединен с входом синхронизации блока защиты от ошибок, пятый выход которого соединен с входом идентификации стартового сигнала блока связи, третий выход- которого соединен с входом начальной установки блока защиты от ошибок, вход конца приема кото-»рого соединен с четвертым выходом блока связи, третья группа выходов блока управления соединена с группой управляющих входов блока формирова- ния выходного сообщения, вторая группа информационных входов которого соединена с группой выходов второго регистра, вход которого соединен с выходом таймера, вход фиксации которого соединен с выходом блока управления, причем блок связи содержит согласующий усилитель, триггер, кольцевой сдвигающий регистр, счетчик, генератор импульсов, четыре элемен1 та И9 элемент НЕ, элемент ИЛИ, эле мент И-fiE,причем вход согласующего усилителя является входом блока связи, нулевой вход триггера является 'установочным- входом блока связи, первый вход первого элемента И является входом идентификации стартового сигнала блока связи, выход второго элемента И является первым выходом блока связи, первый выход кольцевого сдвигающего регистра соединен с установочным входом счетчика и является вторым выходом блока связи, выход первого элемента И является третьим выходом блока связи, нулевой выход триггера соединен с установочным входом кольцевого сдвигающего регистра и является четвертьн выходом блока связи, при этом в блоке связи выход согласующего усилителя соединен с’единичным входом триггера и с первым входом третьего элемента И, выход которого соединен со счетным входом счетчика, первый, второй и третий выходы которого соединены соответственно с первым и вторым входами элемента И-НЕ и с входом элемента НЕ; соединенным с первым входом второго элемента И, единичный выход триггера соединен с первые входом четвертого элемента И,, второй вход которого соединен с выходом генератора импульсов, а выход - с синхровходом кольцевого сдвигающего регистра, выхода которого с второго по восьмой соединены · с соответствующими входами элемента ИЛИ, выход которого соединен с вторым входом третьего элемента И, девятый и десятый выходы кольцевого сдвигающего регистра соединены с вторыми входами первого и второго элементов И соответственно, выходы элемента И-НЕ и элемента НЕ соединены с третьим и четвертым входами первого элемента И соответственно, при этом блок защиты от ошибок содержит три кольцевых сдвигающих регистра, шесть элементов И, пять триггеров, пять групп счетчиков по М счетчиков в каждой, где М - количество символов в сообщении,' дешифратор, счетчик, одновибратор, причем первые входа первого, второго, третьего, четвертого и пятого элементов И объединены и являются информационными входами блока защиты от ошибок, синхровход первого кольцевого сдвигающего регистра является синхровходом . блока защиты от ошибок, нулевой вход первого кольцевого сдвигающего регистра является входом начальной уста- . новки блока защиты от ошибок, управляющий вход дешифратора соединен с нулевыми входами первого, второго, третьего, четвертого и пятого триггеров и является входом конца приема блока защиты от ошибок, выходы счетчиков группы образуют группу выходов блока защиты от ошибок, выход одновибратора является первым выходом блока защиты от ошибок, выход шестого элемента И соединен с нулевыми, установочными входами счетчиков групп и счетчика и является вторым выходом блока защиты от ошибок, выход счетчика является третьим выходом блока защиты от ошибок, первый выход первого кольцевого сдвигающего регистра соединен с синхровходом второго кольцевого сдвигающего регистра и является четвертым выходом блока защиты от ошибок, второй выход первого кольцевого сдвигающего регистра соединен с первым выходом шестого элемента И и является пятым выходом блока защиты от ошибок, при этом .в блоке защиты от ошибок третий, четвертый, пятый, шестой и седьмой выходы первого кольцевого сдвигающего регистра соединены с вторыми входами первого, второго, третьего, четвертого и пятого элементов И соответственно, выхода которых соединены с единичными входами первого, второго, третьего, четвертого и пятого триггеров соответственно и со счетными входами счетчиков первой, второй, третьей, четвертой и пятой групп соответственно, первый выход второго кольцевого сдвигающего регистра соединен с вторьм входом.шестого элемента И, а также с входами разрешения счета первых счетчиков групп, с второго по М-й выхода второго кольцевого сдвигающего регистра соединены с входами разрешения счета с второго по М -й счетчиков групп,выхода первого,второго,третьего,четвертого ’
    I и пятого триггеров соединены с соот- 'ветствующими входами дешифратора, первый выход которого соединен со счетным входом счетчика, а второй выход - с нулевым входом второго • кольцевого сдвигающего регистра 'и с синхровходом третьего кольце- .
    вого сдвигающего регистра, выход которого соединен с входом одновибратора и с третьим входом шестого элемента И, причем блок управления содержит два кольцевых сдвигающих регистра, счетчик интервалов времени, генератор импульсов, группу триггеров, группу элементов И, три элемента ИЛИ, элемент ИЛИ-HE, элемент И, причем вход пуска счетчика интервалов времени является одноименным входом блока управления, вход сброса счетчйка интервалов времени является одноимённым входом блока управления, первый вход первого элемента ИЛИ является входом подтверждения блока управления, цервый вход элемента И является входом готовности приема блока управления, сИнхровход первого кольцевого сдвигающего регистра соединен с нулевыми входами триггеров группы и является входом разрешения считывания блока управления, выходы элементов И группы соединены с соответствующими единичными входами триггеров группы и образуют первую группу выходов блока управления, группа выходов первого кольцевого сдвигающего регистра соединена с соответствующими входами разрешения установки нуля триггеров группы и образует вторую группу выходов блока управления, группа выходов второго кольцевого сдвигаю-у щего регистра образует третью группу выходов блока управления, кроме того, первый выход второго кольцевого сдвигающего регистра является выходом блока управления, при этом в блоке управления выход счетчика интервалов времени соединен с вторым входом первого элемента ИЛИ, выход которого соединен с первыми входами элементов И группы, вторые входы которых соединены с соответствующими нулевыми выходами триггеров группы, единичные выходы которых с первого по предпоследний в группе соединены с третьими входами элементов И соответственно с второго по последний в группе, при этом единичные выходы триггеров группы соединены с соответствующими входами второго элемента > ИЛИ, выход которого соединен с нулевыми входами первого и второго Кольлевых сдвигающих регистров и с вторым входом элемента И, третий вход которого соединен с выходом генератора импульсов, а выход - с синхровходом второго кольцевого сдвигающего регистра, первый, второй и третий входы элемента ИЛИ-HE соединены соответственно с единичными 4 выходами второго, третьего и предпоследнего триггеров группы, выход элемента ИЛИ-HE соединен с первым входом третьего элемента ИЛИ, второй вход которого соединен с единичным выходом последнего триггера группы, а выход - с третьим входом первого элемента И группы, кроме того, блок формированйя выходного сообщения содержит постоянный запоминающий узел, дешифратор, группу усилителей, группу узлов элементов И, каждый из которых содержит по три группы элементов И, группу элементов ИЛИ, причем первые входы элементов И первой группы узлов группы образуют первую группу информационных входов блока формирования выходного сообщения, первые входы элементов И второй группы узлов группы образуют вторую группу информационных входов блока формирования выходного сообщения, вторые входы элементов И первой и второй групп узлов группы и первые входы элементов И третьей группы узлов группы образуют группу управляющих входов блока формирования выходного сообщения, выходы усилителей группы образуют группу выходов блока формирования выходного сообщения, выход дешифратора является выходом блока формирования выходаого сообщения, при этом в блоке формирования выходного сообщения выходы элементов И узлов группы соединены с соответствующими входами элементов ИЛИ группы, выходы которых соединены с соответствующими входами усилителей группы и с группой входов дешифратора, труппа выходов постоянного запоминающего узла со- единена с вторыми входами элементов И третьей группы узлов группы.
    ' 1
SU833610966A 1983-06-24 1983-06-24 Устройство дл сопр жени периферийных устройств с каналом св зи SU1141417A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833610966A SU1141417A1 (ru) 1983-06-24 1983-06-24 Устройство дл сопр жени периферийных устройств с каналом св зи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833610966A SU1141417A1 (ru) 1983-06-24 1983-06-24 Устройство дл сопр жени периферийных устройств с каналом св зи

Publications (1)

Publication Number Publication Date
SU1141417A1 true SU1141417A1 (ru) 1985-02-23

Family

ID=21070446

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833610966A SU1141417A1 (ru) 1983-06-24 1983-06-24 Устройство дл сопр жени периферийных устройств с каналом св зи

Country Status (1)

Country Link
SU (1) SU1141417A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 477409, кл. G 06 F 3/04, 1973. 2. Авторское свидетельство СССР № 525080, кл. G 06 F 3/04, 1974 (прототип)i *

Similar Documents

Publication Publication Date Title
US3309463A (en) System for locating the end of a sync period by using the sync pulse center as a reference
GB1361353A (en) Data transmission system
US3466397A (en) Character at a time data multiplexing system
US3396239A (en) Signal converting system for startstop telegraph signals
US3376385A (en) Synchronous transmitter-receiver
US3281527A (en) Data transmission
US3962535A (en) Conditional replenishment video encoder with sample grouping and more efficient line synchronization
SU1141417A1 (ru) Устройство дл сопр жени периферийных устройств с каналом св зи
US3862369A (en) Method of and apparatus for transferring asynchronous information in a synchronous serial time multiplex
US3963871A (en) Analysis device for establishing the binary value of asynchronous data signals
US3472956A (en) Synchronizing circuit for a receiving distributor
US3851099A (en) Time-division multiplex system
US3627945A (en) Transmission of asynchronous telegraphic signals
SU723561A1 (ru) Устройство дл сопр жени
SU1647580A1 (ru) Устройство дл сопр жени ЭВМ с каналом передачи данных
SU478347A1 (ru) Устройство дл телесигнализации
US3300578A (en) Data transmission
SU1099321A1 (ru) Устройство дл передачи и приема дискретной информации
SU1334151A1 (ru) Устройство дл обмена информацией
SU1347083A1 (ru) Устройство дл сопр жени ЭВМ с синхронными каналами передачи данных
SU1596477A1 (ru) Устройство дл приема биимпульсных сигналов
SU993240A1 (ru) Устройство сопр жени
RU1837348C (ru) Устройство дл передачи и приема информации
SU798785A1 (ru) Устройство дл вывода информации
SU1068927A1 (ru) Устройство дл ввода информации