SU381176A1 - - Google Patents

Info

Publication number
SU381176A1
SU381176A1 SU1689074A SU1689074A SU381176A1 SU 381176 A1 SU381176 A1 SU 381176A1 SU 1689074 A SU1689074 A SU 1689074A SU 1689074 A SU1689074 A SU 1689074A SU 381176 A1 SU381176 A1 SU 381176A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
marker
signal
inputs
Prior art date
Application number
SU1689074A
Other languages
Russian (ru)
Inventor
Н. Колтунов Г. В. Коновалов И. Лангуров Ю. Ф. Бодров
ггтж угг чгт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1689074A priority Critical patent/SU381176A1/ru
Application granted granted Critical
Publication of SU381176A1 publication Critical patent/SU381176A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ ПО ЦИКЛАМDEVICE FOR SYNCHRONIZATION BY CYCLES

1one

Изобретение относитс  к аппаратуре дл  передачи информации с помощью импульснокодовых сигналов.The invention relates to apparatus for transmitting information using pulse code signals.

Известны устройства дл  синхронизации по циклам по маркерному сигналу, передаваемому в групповом импульсно-кодовом сигнале на равномерно распределенных во времени позици х каждого цикла, содержащие последовательно соединенные регистры сдвига и индикатор состо ни  синхронизма, к одному из входов которого подк;лючен выход обнаружител  сбоев маркерного сигнала.Arrangements are known for cycle synchronization of a marker signal transmitted in a group pulse-code signal at evenly distributed positions of each cycle, containing successively connected shift registers and a synchronization state indicator, one of the inputs of which has a marker marker failure signal.

Цель изобретени  - ускорение вхождени  в синхронизм. Достигаетс  она тем, что в предлагаемом устройстве выходы регистров сдвига подключены ко входам опознавател  циклических сдвигов, вь:ход которого, в свою очередь, подключен к зправл ющему входу обнаружител  сбоев маркерного сигнала и к управл ющим входам блока переключени  импульсов записи непосредственно и через индикатор состо ни  синхронизма. Дополнительный выход последнего подсоединен ко входам начальной установки регистров сдвига , а выход последнего регистра сдвига подключен ко входу первого через блок переключени  импульсов записи и непосредственно ко второму входу обнаружител  сбоев маркерного сигнала, третий вход которого соединен с соответствующим входом блока переключени  импульсов записи и  вл етс  входом устройства .The purpose of the invention is to accelerate the entry into synchronism. It is achieved by the fact that, in the proposed device, the outputs of the shift registers are connected to the cyclic shift identifier inputs, the flow of which, in turn, is connected to the marker input of the fault signal detector and to the control inputs of the recording pulses directly and through the status indicator no synchronicity. An additional output of the latter is connected to the inputs of the initial setup of the shift registers, and the output of the last shift register is connected to the input of the first through a recording pulse switching unit and directly to the second input of the marker signal failure detector, the third input of which is connected to the corresponding input of the recording pulse switching unit and is input devices.

На чертеже приведена функциональна  схема устройства.The drawing shows a functional diagram of the device.

Устройство содежит блок переключени  импульсов записи /, регистры сдвига 2i-2„, опознаватель циклических сдвигов 3, обнаружитель сбоев маркерного сигнала 4 и индикатор состо ни  синхронизма 5.The device contains a write pulses switching unit (i), shift registers 2i-2, cyclic shift identifier 3, a marker 4 signal failure detector and a synchronism state indicator 5.

Врем  задержки каждого регистра сдвига равно длительности подцикла, а общее врем  задержки всех последовательно включенных регистров сдвига составл ет цикл. Выходы регистров сдвига соединены со входами опознавател  3. Выход последнего регистра сдвига 2п подключен к обнаружителю сбоев 4 п ко второму входу блока переключени  /. Два управл ющих входа блока переключени  подсоединены соответственно к выходам опознавател  3 и индикатора 5, причем второй выход индикатора подключен ко входам начальной установки регистров сдвига. Вход устройства и выход опозиавател  3 соединены со входами обнаружител  сбоев 4, выход которого подключен к одному из входов индикатора 5, причем второй вход индикатора подключен к выходу опознавател .The delay time of each shift register is equal to the duration of the sub-cycle, and the total delay time of all successively included shift registers is a cycle. The outputs of the shift registers are connected to the inputs of the identifier 3. The output of the last shift register 2n is connected to the fault detector 4 p to the second input of the switching unit /. The two control inputs of the switch unit are connected respectively to the outputs of the identifier 3 and the indicator 5, the second indicator output being connected to the inputs of the initial setting of the shift registers. The device input and the output of the opiover 3 are connected to the inputs of the fault detector 4, the output of which is connected to one of the inputs of the indicator 5, and the second input of the indicator is connected to the output of the identifier.

В установившемс  режиме синхронизма по циклам входной сигнал через блок переключени  / не проходит, а на вход первого регистра сдвига поступают сигналы с выхода последнего регистра. Такидч образом, в оиознавателе 3 за каждый нодцикл выдел етс  один импульс, поступающий на обнаружитель сбоев 4, который в моменты поступлени  импульсов с опознавател  сравнивает символы на входе устройства с символами с выхода последнего регистра. Если при сравнении обнаруживаетс  сбой, т. е. несоответствие символов на входе с символами с выхода последнего регистра сдвига, импульс сбо  поступает на индикатор 5, который переводит устройство в режим поиска состо ни  синхронизма . При этом блок переключени  / включает на вход первого регистра сдвига сигнал со входа устройства. Кроме того, при переходе в режим поиска состо ни  синхронизма во все  чейки всех регистров, кроме первой  чейки первого регистра, записываетс  нуль, а в первую  чейку первого регистра записываетс  единица. За врем  цикла единица поступает иа выход последнего регнстра и переключает режим работы блока переключени  /. При этом на вход нервого регистра начинают поступать импульсы с выхода последнего регистра . Однако в те моменты, когда в опозпавателе 3 обнаруживаетс  маркерный сигнал или его циклический сдвиг, на вход первого регистра сдвига поступает сигнал со входа устройства . В результате на тех позици х, где нет регул рного чередовани  маркерных символов во все последующие циклы, маркерный сигнал не обнаруживаетс . Если несколько циклов подр д маркерный сигнал или его циклический сдвиг обнаруживаетс  только один раз за подцикл, индикатор переключает устройство в установивщийс  режим. Если же за подцикл не обнаружено ни одного циклического сдвига маркерной группы, включаетс  начальный режим поиска, при котором через блок переключени  / на вход первого регистра поступает входной сигнал. Таким образом, описанное устройство обеспечивает вхождение в синхронизм по цикутам за врем , практически равное минимально возможному времени обнаружени  регул рного маркерного сигнала в случайной последовательности двоичных символов принимаемого импульсно-кодового сигнала. Предмет изобретени  Устройство дл  синхронизации по циклам, содержащее последовательно соединенные регистры сдвига и индикатор состо ни  синхронизма , к одному из входов которого подключен выход обнаружител  сбоев маркерного сигиала, отличающеес  тем, что, с целью ускорени  вхождени  в синхронизм, выходы регистров сдвига подключены ко входам опознавател  циклических сдвигов, выход которого , в свою очередь, подключен к управл ющему входу обнаружител  сбоев маркерного сигнала и к управл ющим входам блока переключени  импульсов записи непосредственно и через индикатор состо ни  синхронизма, кроме того, дополнительный выход последнего подсоединен ко входам начальной установки регистров сдвига, а выход последнего регнстра сдвига подключен ко входу первого через блок переключени  импульсов записи и непосредственно ко второму входу обнаружител  сбоев маркерного сигнала, третий вход которого соединен с соответствующим входом блока переключени  импульсов записи и  вл етс  входом устройства.In the established synchronization mode for cycles, the input signal through the switching unit / does not pass, and signals from the output of the last register arrive at the input of the first shift register. Thus, in the identifier 3, for each nodcycle, one pulse is output to the fault detector 4, which at the moments of arrival of pulses from the identifier compares the characters at the input of the device with the characters from the output of the last register. If the comparison fails, i.e., the characters in the input do not match the characters from the output of the last shift register, a pulse is given to the indicator 5, which puts the device into the synchronism state search mode. In this case, the switching unit / switches on the input of the first shift register a signal from the input of the device. In addition, when going into the synchronization state search mode, a zero is recorded in all cells of all registers except the first cell of the first register, and a unit is recorded in the first cell of the first register. During the cycle time, the unit enters the output of the last register and switches the operation mode of the switching unit /. In this case, the impulses from the output of the last register begin to arrive at the input of the nerve register. However, at those moments when the marker signal or its cyclic shift is detected in the opoder 3, the signal from the input of the device enters the input of the first shift register. As a result, in those positions where there is no regular alternation of marker symbols in all subsequent cycles, the marker signal is not detected. If several cycles of the alternate marker signal or its cyclic shift are detected only once per subcycle, the indicator switches the device to the steady state. If, for the subcycle, no cyclic shift of the marker group is detected, the initial search mode is activated, in which the input signal is fed through the switch / input to the first register. Thus, the described device provides the entry into synchronization over cycles during a time almost equal to the minimum possible detection time of a regular marker signal in a random sequence of binary symbols of the received pulse code signal. The subject of the invention is a cycle synchronization device containing successively connected shift registers and a synchrometer status indicator, to one of whose inputs a marker siali fault detector output is connected, characterized in that, in order to accelerate synchronization, the outputs of the shift registers are connected to the identification inputs cyclic shifts, the output of which, in turn, is connected to the control input of the marker signal failure detector and to the control inputs of the recording pulses switching unit both directly and through the synchronization state indicator, in addition, the auxiliary output of the latter is connected to the inputs of the initial setup of the shift registers, and the output of the last shift register is connected to the input of the first through a switching pulse recording unit and directly to the second input of the marker error detector, the third input of which connected to the corresponding input of the write pulse switching unit and is the device input.

SU1689074A 1971-08-05 1971-08-05 SU381176A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1689074A SU381176A1 (en) 1971-08-05 1971-08-05

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1689074A SU381176A1 (en) 1971-08-05 1971-08-05

Publications (1)

Publication Number Publication Date
SU381176A1 true SU381176A1 (en) 1973-05-15

Family

ID=20485357

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1689074A SU381176A1 (en) 1971-08-05 1971-08-05

Country Status (1)

Country Link
SU (1) SU381176A1 (en)

Similar Documents

Publication Publication Date Title
SU381176A1 (en)
US3056108A (en) Error check circuit
SU365825A1 (en) SELECTOR PULSES
SU1175022A1 (en) Device for checking pulse trains
SU984001A1 (en) Generator of pseudorandom pulse trains
SU411484A1 (en)
SU1256092A1 (en) Device for checking synchronism of reproduced signals
SU388288A1 (en) ALL-UNION
SU869052A1 (en) Device for monitoring pulse train
SU884105A1 (en) Time interval converter
SU1485224A1 (en) Data input unit
SU1649547A1 (en) Signatures analyzer
SU744478A1 (en) Fault locating device
SU543171A1 (en) Integral space-time switching system
SU732874A1 (en) Register monitoring device
SU1277117A1 (en) Device for holding non-stable failures
SU378830A1 (en) DEVICE FOR SYNCHRONIZATION SIGNALS
SU769493A1 (en) Device for diagnosis of faults of discrete objects
SU558414A1 (en) Device for generating a test signal
SU443387A1 (en) Computer Firmware Device
SU451203A2 (en) Push pull binary counter
SU1100610A1 (en) Device for checking parameters of thyristor converter
SU473180A1 (en) Device for testing comparison circuits
SU554639A1 (en) Frame sync device
RU1824638C (en) Device for testing logical units