SU374750A1 - - Google Patents
Info
- Publication number
- SU374750A1 SU374750A1 SU1689144A SU1689144A SU374750A1 SU 374750 A1 SU374750 A1 SU 374750A1 SU 1689144 A SU1689144 A SU 1689144A SU 1689144 A SU1689144 A SU 1689144A SU 374750 A1 SU374750 A1 SU 374750A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- divider
- counter
- bits
- information bits
- pulse
- Prior art date
Links
Landscapes
- Measuring Frequencies, Analyzing Spectra (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Description
ДЕЛИТЕЛЬ С ПЕРЕМЕННЫМ КОЭФФИЦИЕНТОМ ДЕЛЕНИЯA DIVIDER WITH A VARIABLE DIVISION FACTOR
Изобретение касаетс цифровых делителей с неременным коэффициентом делени , используемых в радиоизмерительной технике, в цифровых синтезаторах частоты радиопередающих и радиоприемных устройств.The invention relates to digital dividers with a non-temporary division factor used in radio measuring technique, in digital frequency synthesizers of radio transmitting and radio receiving devices.
Известен делитель с неременным коэффициентом делени , содержащий счетчик-делитель , подключенный к генератору эталонных сигналов, вентили ввода, управл ющего коэффициентом делени числа, входы которых соединены с выходом блока синхронизации, а выходы подключены к установочным входа л счетчика-делител .A known divider with a non-temporary dividing factor containing a counter-divider connected to a generator of reference signals, input gates controlling the division factor of a number, the inputs of which are connected to the output of the synchronization unit, and the outputs connected to the installation inputs of the counter-divider.
Однако в таких делител х наблюдаетс поразр дное накопление задержки при переносе , что при большом диапазоне изменени управл емого коэффициента делени или болъщой разр дности самого делител резко ограничивает его быстродействие.However, in such dividers there is observed a one-bit accumulation of the delay in the transfer, which, with a large range of variation of the controlled division factor or a large bit of the divider itself, sharply limits its speed.
Наличие поразр дной задержки при переносе приводит также к наложению импульса коррекции с очередным входным импульсом эталЪнной частоты, а следовательно, к сбою в работе делител .The presence of a bitwise delay in the transfer also leads to the imposition of a correction pulse with the next input pulse of the reference frequency, and, consequently, to a malfunction of the divider.
Предложенный делитель отличаетс тем, что дл повыщени быстродействи и надежности в работе в предложенном делителе счетчик-делитель выполнен по схеме с информационными и буферными разр дами. Выходы информационных разр дов счетчика-делител подключены ко входам дополнительно введенной схемы совпадени , выход которой соединен с блоком синхронизации.The proposed divider is distinguished by the fact that in order to increase the speed and reliability of operation in the proposed divider, the counter-divider is made according to the scheme with information and buffer bits. The outputs of the data bits of the counter-divider are connected to the inputs of the additionally entered coincidence circuit, the output of which is connected to the synchronization unit.
На чертеже приведена схема предлол енного делител и прин ты следующие обозначени : / - генератор эталонных сигналов, 2 - счетчик-делитель, 3 - вентили, 4 - блок синхронизации, 5 - фазовращатель на п, 6-The drawing shows a diagram of a predlozhenny divider and the following notation is accepted: / - generator of reference signals, 2 - counter-divider, 3 - valves, 4 - synchronization unit, 5 - phase shifter on n, 6-
схема совпадений на п входов.coincidence circuit on n inputs.
ИмнулЬсы с эталонного генератора 1 с частотой следовани /эт параллельно поступают на -триггеры буферных разр дов 7 и, сдвинутые фазовращателем 5, - на п-триггеры информационных разр дов 8 счетчикаделител 2.Immediately from the reference generator 1 with the following frequency / et in parallel arrive at the triggers of the buffer bits 7 and, shifted by the phase shifter 5, to the n-flip-flops of the information bits 8 of the counter of the separator 2.
Первый импульс, ноступивщий на буферные разр ды, переписывает в них код информационных разр дов, а пройд через фазовращатель , измен ет состо ние информационных разр дов на единицу.The first pulse, arriving at the buffer bits, rewrites the code of information bits in them, and passes through the phase shifter, changes the state of information bits to one.
Таким образом, каждый эталонный импульс переписывает текущий код информационных разр дов в буферные и увеличивает код информационных разр дов на единицу.Thus, each reference pulse rewrites the current code of information bits into the buffer and increases the code of information bits by one.
После того, как счетчик-делитель сосчиталAfter the counter-divisor counted
имнульсов, все его информационные impulses, all his information
разр ды оказываютс в единичном состо нии.bits are in a single state.
Следующий импульс с эталонного генератораThe next pulse from the reference generator
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1689144A SU374750A1 (en) | 1971-08-09 | 1971-08-09 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1689144A SU374750A1 (en) | 1971-08-09 | 1971-08-09 |
Publications (1)
Publication Number | Publication Date |
---|---|
SU374750A1 true SU374750A1 (en) | 1973-03-20 |
Family
ID=20485384
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1689144A SU374750A1 (en) | 1971-08-09 | 1971-08-09 |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU374750A1 (en) |
-
1971
- 1971-08-09 SU SU1689144A patent/SU374750A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR910700567A (en) | High speed programmable divider | |
EP0006468B1 (en) | Parallel to series data converters | |
SU374750A1 (en) | ||
JPS585540B2 (en) | Tajiyuka Cairo | |
US3482048A (en) | Communication system for transmission of high speed code via low speed channels | |
US4691331A (en) | Self-correcting frequency dividers | |
SU527826A1 (en) | Variable division ratio divider | |
CA1253925A (en) | Self-correcting frequency dividers | |
SU869074A1 (en) | Clock synchronization device | |
SU661813A1 (en) | Retunable frequency divider | |
SU790218A1 (en) | Device for synchronizing timing train signals | |
SU1075413A1 (en) | Frequency divider with variable division ratio | |
SU799103A1 (en) | Phase discriminator | |
SU1067610A2 (en) | Discriminator of frequency-shift keyed signals | |
SU995264A1 (en) | Digital phase discriminator | |
SU1182667A1 (en) | Frequency divider with variable countdown | |
SU503366A1 (en) | Variable division ratio frequency divider | |
SU694982A1 (en) | Synchronization arrangement | |
SU411653A1 (en) | ||
SU1506504A2 (en) | Frequency multiplier | |
SU1474863A1 (en) | Phase manipulator | |
SU427480A1 (en) | RESERVED IMPULSE COUNTER | |
SU1085005A2 (en) | Cyclic synchronization device | |
SU529561A1 (en) | Variable division ratio frequency divider | |
SU907817A1 (en) | Device for evaluating signal |