SU370724A1 - Переключлте.ль сигналов - Google Patents

Переключлте.ль сигналов

Info

Publication number
SU370724A1
SU370724A1 SU1693921A SU1693921A SU370724A1 SU 370724 A1 SU370724 A1 SU 370724A1 SU 1693921 A SU1693921 A SU 1693921A SU 1693921 A SU1693921 A SU 1693921A SU 370724 A1 SU370724 A1 SU 370724A1
Authority
SU
USSR - Soviet Union
Prior art keywords
voltage
control
transistor
gate
mos transistor
Prior art date
Application number
SU1693921A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1693921A priority Critical patent/SU370724A1/ru
Application granted granted Critical
Publication of SU370724A1 publication Critical patent/SU370724A1/ru

Links

Landscapes

  • Electronic Switches (AREA)

Description

1
Изобретение относитс  к аналоговой н аналого-цифровой вычислительной технике, aiBTOматике и телеметрии.
Известны переключатели аналоговых сигналав , содержащие ключевые и вправл ющие МОП-тра«зи1Сторы и схему управлени .
Однако в таких переключател х на вход управл ющего МОП-транзистора необходимо подавать относительно больщой уровень напр жени  (а шлитуда управл ющего напр жени  зависит от величины порогового напр жени  и положительного ИСточни1ка питани ), который не согласуетс  с ур01в;н :МИ напр жений бипол рных ДТЛ и ТТЛ, поскольку последние выполн ютс  в основном на основе бипол рных транзисторов п-р-п типа проводимости и имеют выходные уровни напр жений положительной лол рности.
Цель изобретени -согласование схемы управлени  ключевым МОП-транзистором с логическими бипол рными диодно-транзисторньши (ДТЛ) или Т1ранзисторн-о-транзисторньшн (ТТЛ) схемами и повыщение стабильности работы переключател  при технологическом разбросе порогового напр жени .
Дл  этого в схему упра-влени  ввод т инвертор , вход которого подсоединен к средней точке двух последовательно-соединенных МОП-резисторов, включенных между отрицательныМ полюсом источника по1сто нного напр жени  и управл ющим входом. Выход инвертора подсоедин ют к затвору управл ющего МОП-транзистора, исток которого подключен к управл ющему входу переключател . Кроме того, в схему управлени  ввод т дополнительный МОП-транзистор, подключенный параллельно выходу инвертора, затвор которого подсоединен к отрицательному полюсу источника посто нного напр жени .
В результате этого, напр жение на затворе управл ющего МОП-транзистора повыщаетс  с приходом управл ющего положительного напр жени  и понижаетс  при отсутствии его. При этоМ напр лсение пропорционально увеличиваетс  или уменьщаетс  с увеличением или уменьшением порогового напр жени .
На чертеже представлен предлагаемый переключатель .
Он содержит ключевой МОП-транзистор /, затвор которого через МОП-транзистор 2 соединен с положительным полюсом источника посто -нного напр жени  +Е1.
Затвор транзистора 3 подключен к средней
точке последовательно-соединенных нагрузочного МОП-транзистора 4 и управл ющего МОП-транзистора 5, цепь управлени  которых состоит из ин1вертора, содержащего МОПтранзисторы 6 и 7, вход которых подключен
к средней точке последовательно соединенных
МОПнрезИсторов S и 5 и дополнительного МОП-транзистора 10.
Аналоговый сигнал подаетс  на входную «лемму 11 и снимаетс  с выходной клеммы 12. Управл ющее напр жение подаетс  на клемму 13.
Устройство работает следующим образом.
При Отсутствии управл ющего сигнала напр жение на входе инвертора определ тс  соотношением МОП-резисторов 5 и Р. При этом напр жение на выходе инвертора, а следовательно , на затворе МОП-транзистора 5 ниже поротавого, в результате МОП-транзистор 5 закрыт, а МОП-1Т1ранзистор 3 открыт.
Таким образом, к затвору МОП-транзистора / прикладываетс  забирающее положительное налр жение, практически равное +Е1.
При подаче положительного управл ющего напр жени  отридательное напр жение на выходе инвертора повышаетс , вызыва  при этом повышение отрицательного напр жени  между затвором и истоком МОП-транзистора 5 до уровн , определ емого соотношением сопроти-влений МОП-транзисторов 7 и /( и ам1плитудой управл ющего напр жени .
Суммарное действие этих двух напр жений ведет к полному открытию МОП-транзистора 5 и закрытию МОП-транзистора 3.
К затвору МОП-траизистора 1 приложено отрицательное отпирающее напр жение от источника -Е2, в результате с клеммы 12 снимаетс  сигнал, амплитуда которого пропорциональна входному напр жению.
МОП-транзистор 10 уменьшает перепад отрицателБното напр жени  на затвор М.ОПтранзистора 5, уменьша  при этом его врем  выключени  при отсутствии напр жени  на управл ющем входе переключател .
При увеличении порогового напр жени  отрицательное налр жение на входе инвертора понижаетс , вызыва  тем самым повышение отрицательного напр жени  на затворе МОПтранзистора 5, т. е. напр жение на затворе управл ющего МОП-транзистора 5 автоматически понижаетс  или повышаетс  в зависимости от понижени  или повышени  порогового напр жени . Это повышает стабильность
работы устройства при малых упра)вл юших напр жени х положительной пол рности, снимаемых с ДТЛ или ТТЛ схем.
Предложенный пере ключатель может коммутировать в равной мере как посто нные,
так и знакопеременные аналоговые напр жени .
Предмет изобретени 
Переключатель сигналов, выполненный на
ключевом и управл ющем МОП-транзисторах со схемой управлени , отличающийс  тем, что, с целью согласовани  с логическими бипол рными диодно-транзисториыми и транзисторно-транзисторными логическими элементами
и повышени  стабильности работы при изменении порогового напр жени , схема управлени  выполнена на инверторе, вход которого подсоединен к средней точке двух последовательно соединенных МОП-резисторов, включенных между отрицательным полюсом источника посто нного напр жени  и управл ющим входом, а выход подсоединен к затвору управл ющего МОП-транзистора, исток которого подключен к управл ющему входу переключател , и дополнительный МОП-транзистор , подключенный параллельно выходу инвертора, затвор которого подсоединен к отрицательному полюсу упом нутого источника .
SU1693921A 1971-09-13 1971-09-13 Переключлте.ль сигналов SU370724A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1693921A SU370724A1 (ru) 1971-09-13 1971-09-13 Переключлте.ль сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1693921A SU370724A1 (ru) 1971-09-13 1971-09-13 Переключлте.ль сигналов

Publications (1)

Publication Number Publication Date
SU370724A1 true SU370724A1 (ru) 1973-02-15

Family

ID=20486840

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1693921A SU370724A1 (ru) 1971-09-13 1971-09-13 Переключлте.ль сигналов

Country Status (1)

Country Link
SU (1) SU370724A1 (ru)

Similar Documents

Publication Publication Date Title
US3541353A (en) Mosfet digital gate
US3988617A (en) Field effect transistor bias circuit
US4023122A (en) Signal generating circuit
KR880001109A (ko) 집적논리회로
GB1330679A (en) Tri-level voltage generator circuit
SU370724A1 (ru) Переключлте.ль сигналов
US4258276A (en) Switching circuit for connecting an AC source to a load
SU540377A1 (ru) Переключатель
KR840006894A (ko) 다이리스터형 또는 트라이액형 반도체장치의 제어회로
SU362488A1 (ru) Пороговый элемент
SU646441A1 (ru) Инвертор на мдп-транзисторах
SU390625A1 (ru) Устройство для резервирования нагрузки источника напряжения
GB1250801A (ru)
SU417909A1 (ru)
SU834833A1 (ru) Триггер
GB1252361A (ru)
GB1031769A (en) Improvements in electronic switching circuits
SU424307A1 (ru) Устройство для подачи напряжения смещения на управляющий электрод тиристора
SU411644A1 (ru)
SU400997A1 (ru) Устройство задержки
SU718923A1 (ru) Устройство дл установки логических элементов в исходное состо ние
SU146765A1 (ru) Быстродействующий коммутатор на полупроводниковых приборах
SU420124A1 (ru) СОСТАВНОЙ СЛОЖНЫЙ ИНВЕРТОРВ П 1 Ьр-'ШЦ •If'^'OErpTnnk^vulk сЛу^*1,г sua
SU443485A1 (ru) Логический элемент "исключенное или"
SU1767695A2 (ru) Формирователь бипол рных импульсов