SU363093A1 - ВСЕСОЮЗНАЯ г;т:нт1;а-тош"'ЕекА 1 - Google Patents

ВСЕСОЮЗНАЯ г;т:нт1;а-тош"'ЕекА 1

Info

Publication number
SU363093A1
SU363093A1 SU1643236A SU1643236A SU363093A1 SU 363093 A1 SU363093 A1 SU 363093A1 SU 1643236 A SU1643236 A SU 1643236A SU 1643236 A SU1643236 A SU 1643236A SU 363093 A1 SU363093 A1 SU 363093A1
Authority
SU
USSR - Soviet Union
Prior art keywords
information
register
outputs
main
eeka
Prior art date
Application number
SU1643236A
Other languages
English (en)
Inventor
А. П. Ширенко А. И. Головченко
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1643236A priority Critical patent/SU363093A1/ru
Application granted granted Critical
Publication of SU363093A1 publication Critical patent/SU363093A1/ru

Links

Landscapes

  • Communication Control (AREA)

Description

УСТРОЙСТВО дл  ПЕРЕДАЧИ ИНФОРМАЦИИ В ЦВМ
1
Изобретение отнаситс  к цифровой вычис-лительной технике.
Известные устройства дл  передачи информации ;В ЦВМ, работающих в системе остаточных классов, содержащие -местный блок управлени  и блок хранени  основной и дополнительной инфор(маций, к выходам которого в каждом из трактов п9ре дачи информации лоследовательно подключены блок усилителей считывани , регистр числа, приемный регистр и лотические схемы, характеризуютс  ледостато-чной пропускной способностью.
Предлагаемое уст;ройство отличаетс  от из (вестных тем, что в нем к одним из .выходоз приемных регистров в каж|до1М из трактов передачи информации присоедигнены первые .входы двух схем совпадени , выходы которых соединены соответственно с выходными Шинами передачи ОСНО.БНОЙ и дополаителыной информации , а вторые входы через схему «НЕ непосредственно подключены к соответствующему выходу 1местного блока управлеии , выходы которого соединены с выходами старших разр дов регистров мисел.
Это позвол ет повысить пропускную способность .
На чертеже представлена функциональна  схема предлагаемого устройства.
Устройство содержит блок / хранени  ос-ловной и дополнительной информации, три
тракта дл  пе|редачи информации: первый тракт 2 дл  передачи чисел по модулю 11, з который входит узел 3 усилителей считывани , триггерный регист р 4 числа, приемный регистр 5 основной и дополнительной информации , второй тракт 6 дл  передачи чисел по модулю с узлом 7 усилителей считывани , регистром 8 числа, приемным регистром 9 основной и дополнительной информации; третий
тракт 10 дл  передачи чисел по -модулю 17 с узло1М // усилителей считывани , регистром 12 числа, приемным регистро-м 13 основной и дополнительной информации; местное устройство 14 управлени ; схемы 15 и 16 совпадени  и
схему «НЕ 17.
В ЦВМ, работающих в систе.ме остаточных классов, все опе рации над кодами в каждом тракте выполн -ютс  паралл-ельно, поэтому работу схемы рассматривают .на одном из трактон , напришер первом тракте 2.
Устройство имеет два режима работы: режим передачи основной информации и передачи основной инфар1мации сов1мест«о с дополнительной.
Считанный код блока / информации поступает на регистр 4 через узат 3 усилителей.
Если код, считанный из блока /, по модулю меньше числа, которое им.еет единицу в старшем разр де (т. е. через 8 дл  модул  W),
то триггер старшего раЗ|р 1да регистра 4 не
срабатывает и не выдает сигнала в местное устройство 14 управлени . Схема совпадени  15 открыта. Дополнительной информации в этом режиме не передаетс .
Модуль счита«но1го из блока / числа больше 8, т. е. заноситс  едкиища в старший разр д регистра числа и .вьвдаетс  сигнал в устройство 14, -вырабатывающее управл ющий сигнал, который открывает схему 16 совпадени  и запреш ает выдачу кода через схему «НЕ 17 и схему -15 совпадени .
Таким образом, код из приемного регистра 5 основной и дополнительной информации по двум (Параллельным кодовым цеп м лоступает в устройство лреобразовани  основной и дополиительной информаций.
Предмет изо|бретени 
Устройство дл  передачи информации в ЦВМ, работающих в системе остаточ-ных классов , содержащее местный блок управлени  и блок хранени  основной и допол1иительной информации, к выходаМ которого в .каждом из трактов передачи информации -последовательно подключены блок усилителей считывани , регистр числа, приемный регистр и логические схемы, отличающеес  тем, чтО, с целью повышени  .пропускной способности, IB нем к одним из выходов приемных регистров в каждом из трактов передачи информации присоединены .первые входы двух схем совпадени , выходы которых соединены соответственно с выходными шинами передачи основной и дополнительной информации, а вторые входы через схему «НЕ непосредственно подключены к соответствующему выходу местного блока управлени , выходы которого соединены с выходами старших разр дов регистров чисел.
SU1643236A 1971-04-05 1971-04-05 ВСЕСОЮЗНАЯ г;т:нт1;а-тош"'ЕекА 1 SU363093A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1643236A SU363093A1 (ru) 1971-04-05 1971-04-05 ВСЕСОЮЗНАЯ г;т:нт1;а-тош"'ЕекА 1

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1643236A SU363093A1 (ru) 1971-04-05 1971-04-05 ВСЕСОЮЗНАЯ г;т:нт1;а-тош"'ЕекА 1

Publications (1)

Publication Number Publication Date
SU363093A1 true SU363093A1 (ru) 1972-12-30

Family

ID=20471433

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1643236A SU363093A1 (ru) 1971-04-05 1971-04-05 ВСЕСОЮЗНАЯ г;т:нт1;а-тош"'ЕекА 1

Country Status (1)

Country Link
SU (1) SU363093A1 (ru)

Similar Documents

Publication Publication Date Title
SU363093A1 (ru) ВСЕСОЮЗНАЯ г;т:нт1;а-тош"'ЕекА 1
US4903299A (en) ID protected memory with a maskable ID template
SU710104A1 (ru) Коммутатор
SU1278872A1 (ru) Устройство дл обмена информацией
SU734695A1 (ru) Однокристальный микропроцессор
RU1784987C (ru) Устройство дл двунаправленной передачи информации
SU1081637A1 (ru) Устройство дл ввода информации
SU451081A1 (ru) Устройство дл контрол аппаратуры обработки данных
SU1322298A2 (ru) Устройство дл сопр жени каналов ввода-вывода с оперативной пам тью
SU732840A1 (ru) Устройство дл сопр жени
SU481895A1 (ru) Устройство дл сопр жени
SU1727213A1 (ru) Устройство управлени доступом к общему каналу св зи
SU853819A1 (ru) Устройство дл приема многопозиционныхСлОжНыХ СигНАлОВ
SU611311A1 (ru) Передающее телеграфное устройство
SU511604A1 (ru) Устройство дл считывани информации
KR960009533B1 (ko) 다중포트제어시스템의 데이타수신장치
KR890002141Y1 (ko) 16비트 dma콘트롤러의 32비트 데이타 신호 전송장치
SU760160A1 (ru) Устройство для передачи информации 1
SU1012206A1 (ru) Устройство дл ввода управл ющей программы в коде @ в систему ЧПУ станка
SU496550A1 (ru) Устройство многоканального ввода
SU1043635A2 (ru) Устройство дл сортировки информации
SU445991A1 (ru) Устройство дл телесигнализации
SU413483A1 (ru)
SU963059A1 (ru) Устройство дл контрол передачи информации
SU809156A1 (ru) Устройство дл последовательногоВыдЕлЕНи ЕдиНиц из п-РАзР дНОгОКОдА