SU361520A1 - Преобразователь частоты в двоичный код - Google Patents

Преобразователь частоты в двоичный код

Info

Publication number
SU361520A1
SU361520A1 SU1655701A SU1655701A SU361520A1 SU 361520 A1 SU361520 A1 SU 361520A1 SU 1655701 A SU1655701 A SU 1655701A SU 1655701 A SU1655701 A SU 1655701A SU 361520 A1 SU361520 A1 SU 361520A1
Authority
SU
USSR - Soviet Union
Prior art keywords
frequency
converter
input
trigger
counter
Prior art date
Application number
SU1655701A
Other languages
English (en)
Inventor
В. Н. Зеленова И. П. Крюк Д. Г. Романов О. К. Агеева
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1655701A priority Critical patent/SU361520A1/ru
Application granted granted Critical
Publication of SU361520A1 publication Critical patent/SU361520A1/ru

Links

Landscapes

  • Measuring Frequencies, Analyzing Spectra (AREA)

Description

1
Изобретение относитс  к области вычислительной техники и может быть применено в устройствах св зи с объектом вычислительных машин дл  .ввода информации от частотных датчиков.
Известен преобразователь частоты в двоичный код, содержащий бло.к управлени , соедине-нный со счетчиком периодов измер емой частоты и счетчиком эталонной частоты, выход которого подключен ко входу триггера переполнени , триггер наличи  сигнала и формирователь импульса. Сигналы на вход преобразовател  поступают либо непосредственно от датчика, либо с выходов многоканального коммутатора. В обоих случа х может иметь место отсутствие сигнала на входе преобразовател . В первом случае при выходе датчика из стро  или обрыве линии св зи, во вторОМ случае причиной может быть ещ-е и выход из стро  коммутатора. При обращении вычислительной мащины к преобразователю частоты в двоичный код преобразование начинаетс  с момента прихода первого импульса преобразуемой частоты. При отсутствии сигнала преобразование не начинаетс , и преобразователь может считатьс  зан тым неограниченно долго, что делает невозможной работу с данным преобразователем.
Цель изобретени  - .повысить надежность работы преобразовател .
Дл  достижени  этой цели вход Счетчика периодов измер емой частоты соединен с единичным входом триггера наличи  сигнала, выход которого подключен к одному входу
схемы совпадени  и через формирователь импульса к ши.не гашени  счетчика эталонной частоты, а единичный выход триггера переполнени  соединен со вторым входом схемы совпадени , выходом подключенной к блоку
управлени .
Па чертеже ириведена блок-схема преобразовател , где / - блок управлени , 2 - счетчик эталонной частоты, 3 - счетчик периодов
измер емой частоты, 4 - триггер наличи  сигнала , 5 - формирователь импульса, 6 - триггер переполнени , 7 - схема совпадени .
По сигналу «начало работы из блока управлени  / импульсы эталонной частоты начинают поступать на вход счетчика эталонной частоты 2, а импульсы измер емой частоты - на вход счетчика периодов 3 и одновременно на единичный вход триггера наличи  сигнала 4. В случае наличи  сигналов измер емой частоты триггер 4 ставитс  в состо ние «1, запира  схему совпадени  7 потенциалом своего нулевого выхода и одновременно запуска  формирователь импульса 5 гашени  счетчика эталонной частоты. Счетчик эталонной частоты 2 гаситс , а по окончании импульса r iieни  начинает заполн тьс  вновь. Окончание процесса преобразовани  определ етс  методом измерени  - подсчетом числа импульсов в Интервале времени, равном некоторому числу периодов измер емой частоты, либо подсчетом числа импульсов измер емой частоты в эталонном интервале времени. В случае отсутстви  сигналов измер емой частоты триггер 4 остаетс  в «О, подава  открывающий .потенциал на схему совпадени  7. Подсчет импульсов в счетчике эталонной частоты 2 происходит вплоть до его переполнени . Сигнал переполнени  устанавливает триггер переполнени  6 в «1. Тем самым открываетс  схема совпадени  7, и на ее выходе образуетс  уровень «отсутствие сигнала измер емой частоты, поступающий в блок управлени  /. Предмет изобретений Преобразователь частоты в двоичный код, содержащий блок управлени , соединенный со счетчиком периодов измер емой частоты « счетчиком эталонной частоты, выход которого подключен ко входу триггера переполнени , триггер наличи  сигнала и формирователь импульса , отличающийс  тем, что, с целью повышени  надежности работы, в нем вход счетчика периодов измер емой частоты соединен с единичным входом триггера наличи  сигнала , выход которого подключен к одному входу схемы совпадени  и через формирователь импульса - к шине гашени  счетчика эталонной частоты, а единичный выход триггера переполнени  соединен со вторым входом схемы совладени , выходом подключенной к блоку управлени .
Т Гашение
I
Начало ooSnmbi
SU1655701A 1971-04-17 1971-04-17 Преобразователь частоты в двоичный код SU361520A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1655701A SU361520A1 (ru) 1971-04-17 1971-04-17 Преобразователь частоты в двоичный код

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1655701A SU361520A1 (ru) 1971-04-17 1971-04-17 Преобразователь частоты в двоичный код

Publications (1)

Publication Number Publication Date
SU361520A1 true SU361520A1 (ru) 1972-12-07

Family

ID=20474943

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1655701A SU361520A1 (ru) 1971-04-17 1971-04-17 Преобразователь частоты в двоичный код

Country Status (1)

Country Link
SU (1) SU361520A1 (ru)

Similar Documents

Publication Publication Date Title
JPS5477532A (en) Key identifying circuit
SU361520A1 (ru) Преобразователь частоты в двоичный код
SU1531226A1 (ru) Устройство дл преобразовани кодов
SU1622857A1 (ru) Устройство дл контрол электронных схем
SU1492480A1 (ru) Устройство дл контрол канала св зи
SU1091162A2 (ru) Блок приоритета
SU822339A1 (ru) Селектор импульсов по длительности
SU1179276A1 (ru) Устройство дл контрол параметров
SU433643A1 (ru)
SU921094A1 (ru) Дес тичный счетчик
SU1406588A1 (ru) Устройство дл ввода информации от абонентов
SU378925A1 (ru) Устройство для сокращения избыточности дискретных сигналов
SU1541779A1 (ru) Способ преобразовани аналоговой величины в код и устройство дл его осуществлени
SU1092562A1 (ru) Устройство дл записи информации в оперативную пам ть
SU560222A1 (ru) Устройство дл преобразовани двоичного кода в код гре и обратно
SU1262709A2 (ru) Устройство дл контрол серий импульсов
SU1689969A1 (ru) Многоканальное устройство дл вычислени инвертированной модульной функции взаимокоррел ции
SU1064441A1 (ru) Формирователь длительности импульсов
SU1088114A1 (ru) Программируемый преобразователь код-временной интервал
SU1193658A1 (ru) Устройство дл сравнени двоичных чисел
SU1277386A1 (ru) Устройство дл контрол работоспособности счетчика
SU1045389A1 (ru) Коммутатор каналов
SU1501275A2 (ru) Шифратор позиционного кода
SU1522383A1 (ru) Цифровой генератор импульсов
SU1525885A1 (ru) Формирователь импульсов