SU304706A1 - Устройство для деления количества последовательных импульсов - Google Patents

Устройство для деления количества последовательных импульсов

Info

Publication number
SU304706A1
SU304706A1 SU1230637A SU1230637A SU304706A1 SU 304706 A1 SU304706 A1 SU 304706A1 SU 1230637 A SU1230637 A SU 1230637A SU 1230637 A SU1230637 A SU 1230637A SU 304706 A1 SU304706 A1 SU 304706A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
inputs
sharing
Prior art date
Application number
SU1230637A
Other languages
English (en)
Original Assignee
С. Е. Рогава, Ю. С. Манук А. А. Мучиаури , Р. М. Жвани
Publication of SU304706A1 publication Critical patent/SU304706A1/ru

Links

Description

Изобретение относитс  к области дискретной вычислительной техники и предназначено дл  использовани  в системах обработки информации и управлени .
Известны устройства дл  делени  количества входных Импульсов. Подобные устройства содержат триггер, управл ющие вентили и два счетчика импульсов - без обратной св зи и с жесткой обратной св зью, работающие на суммирование.
Целью изобретени   вл етс  уменьщение количества оборудовани  И повыщение быстродействи  выполнени  операции при переменном коэффициенте делени .
Указанна  цель достигаетс  тем, что в устройстве единичные выходы триггеров счетчика , за исключением первого, объединены на общую сборку, выход которой соединен со входом иивертора и схемы совпадени . Второй вход схемы совпадени  соединен со входом устройства, а выход подключен ко входу счетчика. Выход инвертора соединен с дифференцирующей цепочкой, выход которой подключен к клемме, соответствующей результату , округленному в меньшую сторону. Выход инвертора соединен также с первым входом схемы совпадени , второй вход которой соединен со входом устройства, а выход соединен с клеммой, соответствующей результату, округленному в большую
сторону, и со входами схем совпадени , вторые входы которых служат входами разр дных коэффициентов делител . Выходы схем совпадени  соединены с единичными установочными входами соответствующих триггеров счетчика, начина  со второго, и раздельно подключены к единичному и нулевому установочным входам триггера младшего разр да.
На чертеже приведена функционально-логическа  схема устройства.
На схеме показаны: 1 - многовходова  сборка («ИЛИ); 2-5 - триггеры; 6-16 - схемы совпадени  («И); 17-инвертор
(«НЕ); 18 - дифференцирующа  цепочка; 19 - вход устройства; 20 - выход результата , округленного в большую сторону; 21 - выход результата, округленного в меньщую сторону; 22 - входы разр дных коэффициентов делител .
На входы 22 завод тс  разр дные коэффициенты делител , которые могут сниматьс  со счетчика, сумматора и т. п. Запись информации в младший разр д
счетчика производитс  по известной схеме с «активным нулем, т. е. на единичный вход триггера подаетс  пр мое, а на нулевой вход-инверсное значение младщего разр дного коэффициента делител  через соответУстройство работает следующим образом.
Первый импульс входной последовательности проходит через схему совпадени  11, разрешает запись делител  в счетчике и фиксируетс  на выходе 20 в качестве результата, получаемого с округлением в большую сторону .
При коэффициенте делени  /( 1 устройство обеспечивает прохождение на выход всей импульсной последовательности.
В случае /О1, что соответствует записи единицы по крайней мере в одном из старших разр дов счетчика, на выходе сборки 1 имеетс  высокий потенциал, который, воздейству  на вход  чейки 17, снимает «поднор со схемы совпадени  // и одновременно подготавливает к работе схему совпадени  6. При этом последующие входные импульсы поступают через схему совпадени  6 в счетчик и последовательно уменьшают содержимое счетчика до единицы.
В момент, когда в счетчике остаетс  только единица (т. е. во всех старших разр дах, начина  со второго - нули) схема управлени  возвращаетс  в исходное состо ние: схема совпадени  6 заперта, а схема совпадени  // подготовлена к работе. При этом положительный импульс, возникающий на выходе  чейки 18, может быть использован как результат .делени , выполн емого с округлением в меньшую сторону. На этом цикл делени  заканчиваетс .
Второй цикл по-прел нему начинаетс  с записи коэффициента делени  в счетчик и выдачи на выход второго импульса. Причем
схема записи в первый разр д счетчика обеспечивает запись необходимого коэффициента (нул  или единицы) вне зависимости от состо ни  триггера 2.
Предмет изобретени 
Устройство дл  делени  количества последовательных импульсов, содержащее выч1ггающий счетчик на триггерах, логические
схемы и дифференцирующую цепочку, отличающеес  тем, что, с целью упрощени  устройства и повышени  быстродействи , единичные выходы триггеров счетчика, за исключением первого, объединены на общую
сборку, выход которой соединен со входом инвертора и схемы совпадени , второй вход которой соединен со входом устройства, а выход подключен ко входу счетчика; выход инвертора соединен с дифференцирующей
цепочкой, выход которой подключен к клемме , соответствующей результату, округленному в меньшую сторону, выход инвертора соединен также с первым входом схемы совпадени , второй вход которой соединен с входом устройства, а выход соединен с клеммой, соответствующей результату, округленному в большую сторону, и со входами схем совпадени , вторые входы которых служат входами разр дных коэффициентов делител , а
выходы которых соединены с единичными установочными входами соответствуюших триггеров счетчика, начина  со второго, и раздельно подключены к единичному и нулевому установочным входам триггера младшего разр да.
SU1230637A Устройство для деления количества последовательных импульсов SU304706A1 (ru)

Publications (1)

Publication Number Publication Date
SU304706A1 true SU304706A1 (ru)

Family

ID=

Similar Documents

Publication Publication Date Title
SU304706A1 (ru) Устройство для деления количества последовательных импульсов
SU1597880A1 (ru) Накапливающий сумматор
SU256367A1 (ru) Накапливающий сумматор параллельного действия
SU436351A1 (ru) Множительное устройство
SU339915A1 (ru) УСТРОЙСТВО дл УМНОЖЕНИЯВСССОЮЗНАЯRATiHTHO-vaB^HfKWБЧ&ЛИО'ТКА
SU1136149A1 (ru) Устройство дл определени разности двух чисел
SU949654A1 (ru) Устройство дл извлечени квадратного корн
SU1019638A1 (ru) Цифро-частотный умножитель
SU1062693A1 (ru) Устройство дл вычислени функции @ = @
SU1278885A1 (ru) Псевдостохастический анализатор спектра
SU928345A2 (ru) Дискретный умножитель частоты следовани импульсов
SU278221A1 (ru) УСТРОЙСТВО дл ВЫЧИТАНИЯ ДВУХ чист
SU468238A1 (ru) Делительное устройство
SU1113799A1 (ru) Устройство дл извлечени квадратного корн
SU390524A1 (ru) Устройство для вычисления элементарных функций
SU1640709A1 (ru) Устройство дл выполнени быстрого преобразовани Фурье
SU1040493A1 (ru) Вычислительное устройство
SU900461A1 (ru) Счетное устройство
SU1569823A1 (ru) Устройство дл умножени
SU690474A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU1072042A1 (ru) Устройство дл извлечени корн третьей степени
SU1116426A1 (ru) Устройство дл поиска чисел в заданном диапазоне
SU1396148A1 (ru) Устройство дл определени числа сочетаний
SU955053A1 (ru) Устройство дл делени
SU1241231A1 (ru) Устройство дл вычислени обратной величины