SU291193A1 - LIBRARY i - Google Patents

LIBRARY i

Info

Publication number
SU291193A1
SU291193A1 SU1322036A SU1322036A SU291193A1 SU 291193 A1 SU291193 A1 SU 291193A1 SU 1322036 A SU1322036 A SU 1322036A SU 1322036 A SU1322036 A SU 1322036A SU 291193 A1 SU291193 A1 SU 291193A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
pulse
pulses
frequency
Prior art date
Application number
SU1322036A
Other languages
Russian (ru)
Original Assignee
Б. Ю. Б. Бинкаускас , А. А. Килна
Институт физики , математики Литовской ССР
Publication of SU291193A1 publication Critical patent/SU291193A1/en

Links

Description

Данное изобретение относитс  к области вычислительной техники и предназначено дл  использовани  в запоминающих устройствах па движущихс  носител х. Основное авт. св. № 225549, выданное на устройство синхронизации и предназначенное дл  генерировани  тактовых сигналов при считывании информации с магнитной лепты, содержит временной дискриминатор, преобразующий временной интервал между двум  сери ми импульсов в напр жение, регулируемую линию задержки, триггер, формирователь импульсов , объединенные линией обратной св зи . Указанное устройство обладает малой точностью синфазности выходных импульсов с входными, поэтому может следить за частотой входного сигнала лишь при наличии напр жени  рассогласовани  на выходе временного дискриминатора. Предположим, что на выходе устройства по вл етс  импульс с периодом TI, отличающимс  от минимального периода Го. Тогда при наличии на входе сигнала с периодом следовани  Ti напр жение рассогласовани  временным дискриминатором не будет вырабатыватьс , вследствие чего следующий импульс будет выдаватьс  с номинальным периодом Го. Таким образом, в данном устройстве имеет место периодическое отклонение частоты выходного сигнала от входной частоты. й Целью насто щего изобретени   вл етс  повышение точности работы синхронизирующего устройства. Эта цель достигаетс  путем введени  в устройство суммирующего блока, который алгебраически суммирует напр жение, выдаваемое временным дискриминатором. Благодар  этому периоды идущих друг за другом выходных импульсов не измен ютс  скачкообразно от номинальной величины до значени , соответствующего входиым импульсам. На фиг. 1 изображена блок-схема предлагаемого устройства, на фиг. 2 - временные диаграммы работы известного и предлагаемого устройств. Устройство содерлчит временной дискриминатор 1, входы которого соединены с щпной 2 синхроимпульсов и формирователем импульсов 3, подключенным к единичному выходу триггера 4. Счетиый вход триггера 4 подключен к выходам вентил  5 и формировател  6 импульсов. Вентиль 5 управл етс  потенциалом с единичного выхода триггера 7, который в состо ние «1 ставитс  первым синхроимпульсом . Импульсный вход вентил  5 соединен с выходом регулируемой линии задержки 8, импульсный вход которой соединен с выходами вентил  5 и формировател  импульсов 6. Таким образом регулируема  лини  задержки 8 и вентиль 5 представл ют регулируемый генератор, запускаемый импульсом с выходаThis invention relates to the field of computing technology and is intended for use in storage devices by a pair of moving carriers. The main author. St. No. 225549, issued to a synchronization device and intended to generate clock signals when reading information from a magnetic mite, contains a time discriminator that converts the time interval between two series of pulses into voltage, an adjustable delay line, a trigger, a pulse shaper combined by a feedback line. . The said device has a low accuracy in output phase with input pulses, therefore, it can monitor the input signal frequency only in the presence of a voltage error at the output of the time discriminator. Suppose that at the output of the device a pulse appears with a period TI different from the minimum period Go. Then, if there is a signal at the input with a period of Ti, the error voltage of the temporary discriminator will not be generated, as a result of which the next pulse will be output with the nominal period of Go. Thus, in this device there is a periodic deviation of the output frequency from the input frequency. The purpose of the present invention is to improve the accuracy of the synchronization device. This goal is achieved by introducing into the device a summing unit that algebraically sums the voltage produced by the temporary discriminator. Due to this, the periods of successive output pulses do not change abruptly from the nominal value to the value corresponding to the input pulses. FIG. 1 is a block diagram of the device according to the invention; FIG. 2 - timing charts of the known and proposed devices. The device contains a temporal discriminator 1, the inputs of which are connected to the ground 2 sync pulses and a pulse shaper 3 connected to a single output of trigger 4. The counting input of trigger 4 is connected to the outputs of the valve 5 and the driver 6 of pulses. The valve 5 is controlled by the potential from a single output of the trigger 7, which in the state "1" is set as the first clock pulse. The pulse input of the valve 5 is connected to the output of an adjustable delay line 8, the pulse input of which is connected to the outputs of the valve 5 and the pulse shaper 6. Thus, the adjustable delay line 8 and the valve 5 represent an adjustable generator triggered by a pulse from the output

формировател  6. Врем  задержки (тем самым частота повторени  импульсов на выходе генератора) управл етс  напр жением с выхода сглаживател  9, вход которого через суммирующий блок 10 подключен к выходу временного дискриминатора /. Нулевые входы триггеров 4 и 7 соединены с шиной //, в которой по вл етс  имиульс дл  установки устройства в исходное состо ние. Выход формировател  12 импульсов, подключенного к нулевому выходу триггера 4, соединен с шиной тактовых сигналов 13.shaper 6. The delay time (thereby the pulse repetition frequency at the generator output) is controlled by the voltage from the output of the smoother 9, the input of which is connected to the output of the time discriminator via the summing unit 10. The zero inputs of the flip-flops 4 and 7 are connected to the bus //, in which an immobilizer appears to reset the device. The output of the driver 12 pulses connected to the zero output of the trigger 4, is connected to the bus clock signals 13.

Работает устройство следуюшим образом. Первый входной импульс ставит триггер 7 в состо ние «1. Импульс, сформированный формирователем 6, ставит триггер 4 в состо ние «1 и поступает на вход регулируемой линии задержки 8. Таким образом первый импульс запускает генератор, частота генерации которого в два раза превышает частоту входных импульсов, и поступает на вход временного дискриминатора /. Напр жение рассогласовани  суммируетс  и запоминаетс  суммирующим блоком 10, который через сглаживатель 9 управл ет временем задержки линии задержки 8. Импульсы, снимаемые с формировател  12, соответствуют тактовым сигналам , задержанным на половину текущего среднего периода. В случае выпадени  входных сигналов временные дискриминаторы обычно выдают нулевое напр жение.The device works as follows. The first input pulse puts trigger 7 in the state "1. The pulse generated by shaper 6 puts trigger 4 into state "1 and enters the input of adjustable delay line 8. Thus, the first pulse triggers the generator, the generation frequency of which is twice the frequency of the input pulses, and arrives at the time discriminator input. The error voltage is summed up and remembered by the summing unit 10, which, through smoother 9, controls the delay time of delay line 8. The pulses taken from the driver 12 correspond to the clock signals delayed by half of the current average period. In the case of input signals falling out, the time discriminators usually produce zero voltage.

Поэтому в таких случа х напр жение на выходе суммирующего блока 10 не мен етс , а тактовые импульсы выдаютс  с частотой, равной текущей средней частоте входных импульсов перед выпаданием последних.Therefore, in such cases, the voltage at the output of the summing unit 10 does not change, and the clock pulses are output at a frequency equal to the current average frequency of the input pulses before the latter fall.

После промежутка выпавщих входных импульсов при их по влении вновь частота выходных сигналов подстраиваетс  к новому значению текущей средней частоты. При поступлении импульса конца обращени  к магнитной ленте на щине //, триггеры 4 и 7 опрокидываютс  в нулевое состо ние. Вентиль 5 закрываетс , и генерирование тактовых сигналов прекращаетс .After a gap of outgoing input pulses, when they appear again, the frequency of the output signals is adjusted to the new value of the current average frequency. When a pulse of the end of the access to the magnetic tape on the splint arrives, the flip-flops 4 and 7 turn over into the zero state. The valve 5 closes and the generation of the clock signals is stopped.

На фиг. 2 приведены эпюры, показывающие более высокую точность работы предложенного устройства по сравнению с известным. На эпюрах 14, 15, 16 приведены соответственно входна  и выходна  последовательности импульсов и напр жение на выходе временного дискриминатора (при этом частота входных импульсов меньще номинальной). На эпюрах 14, 15, 16 приведены те же напр жени  дл  предлагаемого устройства, а на эпюре 17 - форма напр жени  на выходе сумматора.FIG. 2 shows the diagrams showing a higher accuracy of the proposed device compared with the known. Plots 14, 15, 16 show, respectively, the input and output pulse sequences and the voltage at the output of the temporary discriminator (the frequency of the input pulses is less than the nominal one). Plots 14, 15, 16 show the same voltages for the proposed device, and plot 17 shows the form of the voltage at the output of the adder.

Предмет изобретени Subject invention

Устройство дл  формировани  синхронизирующих импульсов при считывании информации с магнитной ленты по авт. св. № 225549, отличающеес  тем, что, с целью повыщени  синфазности выходных синхронизирующих импульсов с входными сигналами, оно содержит суммирующий блок, вход которого подключен к выходу временного дискриминатора, а выход - ко входу сглаживател .A device for generating synchronizing pulses when reading information from a magnetic tape on ed. St. No. 225549, characterized in that, in order to increase the synphase of the output clock with the input signals, it contains a summing unit, the input of which is connected to the output of the time discriminator, and the output to the input of the smoother.

((

1717

SU1322036A LIBRARY i SU291193A1 (en)

Publications (1)

Publication Number Publication Date
SU291193A1 true SU291193A1 (en)

Family

ID=

Similar Documents

Publication Publication Date Title
SU291193A1 (en) LIBRARY i
RU2721231C1 (en) Method of synchronizing clock pulses with external pulse
US3376517A (en) Automatic frequency control using voltage transitions of an input reference signal
JPS5979164A (en) Semi-asynchronous sampling method and its circuit
RU2447576C2 (en) Method for phase lock-in of generated pulse sequence to external triggering pulse
SU860296A1 (en) Device for forming pulse sequences
SU905826A1 (en) Sine-cosine converter
JP3147129B2 (en) Timing generator
SU604002A1 (en) Pulse-frequency subtracting arrangement
SU1266004A1 (en) Voltage-to-frequency converter
SU1432754A1 (en) Multiplier of pulse repetition rate
SU1226633A1 (en) Device for generating pulses in the middle of time interval
SU851732A1 (en) Device for control of valve-type converter
SU868769A1 (en) Digital linear extrapolator
SU1111253A1 (en) Voltage-to-frequency converter
SU1410279A2 (en) Number-to-time converter
SU447823A1 (en) Pulse frequency multiplier
SU1029403A1 (en) Multichannel pulse generator
SU922736A1 (en) Random pulse train generator
RU1785073C (en) Time-to-code converter
SU337947A1 (en) PATENTVO-TEXB12BIBLIOTEKAV. A. Ivanov
RU1780042C (en) Analog-to-digital low frequency phase meter
SU999113A1 (en) Gating device
JPS6259553B2 (en)
SU1390748A1 (en) Method of controlling self-excited inverter with pulse-width modulation