SU257888A1 - Реверсивный десятичный счетчик - Google Patents

Реверсивный десятичный счетчик

Info

Publication number
SU257888A1
SU257888A1 SU1178149A SU1178149A SU257888A1 SU 257888 A1 SU257888 A1 SU 257888A1 SU 1178149 A SU1178149 A SU 1178149A SU 1178149 A SU1178149 A SU 1178149A SU 257888 A1 SU257888 A1 SU 257888A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
triggers
input
inputs
circuit
Prior art date
Application number
SU1178149A
Other languages
English (en)
Original Assignee
М. Б. Черномордик
Запорожский филиал Специального конструкторскогоС бкУро Цветметавтоматика
Publication of SU257888A1 publication Critical patent/SU257888A1/ru

Links

Description

Предлагаемое изобретение относитс  к реверсивным дес тичным счетчИКам, нримен емым в схемах нромышленной автоматики, цифровой вычислительной техники и цифровых измерительных приборов.
Известны реверсивные дес тичные счетчики , содержащие триггеры и вентили переноса, управл ющие входы которых соединены с шинами сложени  и вычитани . Однако эти счетчики из-за последовательного соединени  двоичных разр дов и наличи  обратной св зи имеют низкое быстродействие.
Предлагаемый реверсивный дес тичный счетчик отличаетс  от известных тем, что щина гашени  подключена ко входам установки в «единицу первого и второго разр да триггеров и установки в «ноль третьего и четвертого триггеров, выходы вентилей переноса первого двоичного разр да соединены между собой и подключены ко входам первой, второй и третьей схем «И, выходы вентилей переноса третьего разр да соединены собой и подключены к входам третьей и четвертой схем «И, ВЫХОДЫ вентилей переноса четвертого разр да соединены между собой и подключены ко входу четвертой схемы «И, входна  шина декады соединена со счетным входом первого триггера и со входами всех схем «И, выход первой схемы «И соедииен со счетным входом второго триггера, выход второй схемы «П соедннен со счетным входом третьего тр.нггера; выход третьей схемы «И соединен со счетным входом четвертого триггера , выход четвертой схемы «И соединен со счетными входами второго, третьего и четвертого триггеров и с входной шиной следующей декады счетчика. Это позвол ет достичь высокого быстродействи  реверсивного дес тичного счетчика.
На чертеже приведена функциональна  схема одной декады предлагаемого реверсивного счетчика.
TI-Т, вентили
Она содержит триггеры переноса / и схемы «И 2.
Счетчик реализует код 1, 2, 4. 8 с избытком 3.
Изображение чисел в счетчике следующее:
Мзображсние числа при сложении н
Число вычитании
Работу счетчика проследим на примере одной декады.
Исходное состо ние - код 1100 - устанавливаетс  при подаче импульса напр жени  па шпну гашени . При сложении открыты вентили переноса,, соединенные с шиной сложени . Поступивший еа входную шину декады импульс вызывает по вление сигналов на выходах лишь тех схем «И, которые соединены по входам с наход щим1ис  в «единичном состо нии двоичными разр дами. До установлени  кода дев ти - ООП - счетчик работает как двоичный. Дес тый входной импульс вызывает по вление на выходе четвертой схемы «И импульса, который перебрасывает триггеры TZ, Тз, Т4, благодар  чему устанавливаетс-л код нул  1100.
Этот же импульс служит сигналом переноса единицы в следуюшую декаду.
При вычитании открыты вентнли переноса, соединеипые с шиной вычитани . Поступивший «а входную шину декады импульс вызывает по вление сигнала на выходе лишь тех схем «П, которые соединены по входам с наход шимис  в «нулевом состо нии двоичными разр дами.
Поскольку прин тый в счетчике код 1, 2, 4, 8 с избытком 3 обладает свойством самодополн емости , работа счетчика при вычитании
аналогична его работа при сложении, н изображени  чисел при сложении и вычитании совпадают.
Предмет изобретени 
Реверсивный дес тичный счетчик, содержаший схемы «П, триггеры и вентили переноса , управл юодие входы которых соединены
с шинами слолчеии  и вычитани , отличающийс  тем, что, с целью повышени  быстродействи , шина гашени  подключена к единичному входу первого и второго и к нулевому входу третьего и четвертого триггеров, выходы вентилей переноса каждого разр да объединены и подключены соответственно: нервый разр д - ко в.чодам первой, второй и третьей схемы «И, второй -разр д - второй н третьей схемы «И, третий разр д - третьей
и четвертой схемы «И, четвертый разр д - четвертой схемы «И, входна  шина счетчика соединена со счетным входом нервого триггера и входами всех схем «И, выходы трех схем «И соединены соответственно со счетными входами последуюших триггеров, а выход четвертой схемы «И соединен со счетными входами второго, третьего и четвертого триггеров н с входной шиной следующей декады счетчика.
Шина lk ::uify f.iafl Ulitfto sotaeMua
Шама слв вммг fi cjtfd cu su ItSUff
SU1178149A Реверсивный десятичный счетчик SU257888A1 (ru)

Publications (1)

Publication Number Publication Date
SU257888A1 true SU257888A1 (ru)

Family

ID=

Similar Documents

Publication Publication Date Title
US4433372A (en) Integrated logic MOS counter circuit
SU257888A1 (ru) Реверсивный десятичный счетчик
SU287120A1 (ru) Реверсивный двоично-десятичный счетчик
SU254898A1 (ru) Реверсивный двоично-десятичный счетчик
SU661817A1 (ru) Реверсивный счетчик
SU315295A1 (ru)
SU455493A1 (ru) Реверсивный двоично-дес тичный счетчик
SU319937A1 (ru) УСТРОЙСТВО дл СРАВНЕНИЯ ДЕСЯТИЧНЫХФАзоимпульсных кодов
SU117503A1 (ru) Двоичный реверсивный счетчик с запуском триггеров по единичным входам
SU372698A1 (ru) РЕВЕРСИВНЫЙ СЧЕТЧИК ИМПУЛЬСОВE>&cecoioз^f.^ Я__]
SU281002A1 (ru) Реверсивная двоично-десятичная декада
SU369715A1 (ru) Троичный потенциальный триггер
SU378841A1 (ru) УСТРОЙСТВО дл СРАВНЕНИЯ ДВУХ п-РАЗРЯДНЫХ ДВОИЧНЫХ ЧИСЕЛ
SU708516A2 (ru) Реверсивный счетчик
SU319082A1 (ru)
SU424140A1 (ru) Преобразователь двоично-десятичного кода в случайную последовательность импульсов
SU1418701A1 (ru) Накапливающий сумматор
SU375798A1 (ru) ВСЕСОЮЗНАЯ '?HTH9-T?X;;*i^iE-4
SU427331A1 (ru) Цифровой интегратор с контролем
SU879780A2 (ru) Реверсивный счетчик
SU714394A1 (ru) Устройство дл извлечени квадратного корн
SU497733A1 (ru) Счетчик импульсов в телеграфном коде
SU134487A1 (ru) Электронный двоичный реверсивный счетчик
SU518003A1 (ru) Реверсивный дес тичный счетчик импульсов
SU743180A1 (ru) Умножитель частоты с переменным коэффициентом умножени