SU248341A1 - - Google Patents

Info

Publication number
SU248341A1
SU248341A1 SU1198663A SU1198663A SU248341A1 SU 248341 A1 SU248341 A1 SU 248341A1 SU 1198663 A SU1198663 A SU 1198663A SU 1198663 A SU1198663 A SU 1198663A SU 248341 A1 SU248341 A1 SU 248341A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
converter
visual indication
memory register
input
Prior art date
Application number
SU1198663A
Other languages
Russian (ru)
Publication of SU248341A1 publication Critical patent/SU248341A1/ru

Links

Description

Изобретение относитс  к области радионавигации и вычислительной техники, где имеютс  отсчетные устройства, содержащие счетчик, регистры пам ти и визуальную индикацию.The invention relates to the field of radio navigation and computing, where there are reading devices containing a counter, memory registers and a visual indication.

Известные .способы контрол  регистров и счетчиков, например контроль по модулю или контроль с использованием специальных кодов , требуют сравнительно сложного, оборудовани  дл  их реализации и специальных схем индикации неисправностей.Known control methods for registers and counters, such as modular control or control using special codes, require relatively complex equipment for their implementation and special fault indication schemes.

Сущность предлагаемого способа контрол  отсчетного устройства состоит в том, что дл  упрощени  методики ко«трол  и вы влени  характерных неисправностей на высоких частотах работы устройства на его вход (входы) подают пачки из Р импульсов, причем Р должно быть взаимно простым числом с основанием системы счислени  q работы счетчика, (т. е. данные числа Р и q не должны имегь общих делителей) и контролируют путем сравнени  высвечиваемых на табло визуальной индикации последовательных сумм с заранее вычисленными резулы атами.The essence of the proposed method of monitoring a reading device is that, to simplify the procedure, monitoring and detecting typical malfunctions at high frequencies of operation of the device at its input (inputs) are served packs of P pulses, P must be mutually simple with the base number The q operation of the counter (i.e., the data of the P and q numbers should not have common divisors) is monitored by comparing the sequential sums displayed on the display visual display with the previously calculated rezulyami.

На чертеже представлена функциональна  схема типового отсчетного устройства, реализующего описываемый способ.The drawing shows a functional diagram of a typical reading device that implements the described method.

Устройство содержит счетчик-преобразователь 1, предназначенный дл  преобразовани  число-импульсного кода датчиков в двоичный или двоично-дес тичный код. Дл  сокращени The device comprises a counter-converter 1 for converting the number-pulse code of the sensors into a binary or binary-decimal code. To reduce

оборудовани  один и тот же счетчик обеспечивает последовательное во времени преобразование информации от различных датчиков. Регистры пам ти 2-4 устройства предназначены дл  хранени  преобразованной информации и передачи ее на визуальную индикацию. Визуальна  индикаци  5 обеспечивает высвечивание информации регистров пам ти на табло . Коммутатор 6 предназначен дл  управлени  поочередным подключением датчиков к счетчику-преобразователю /. Коммутатор управл ет также считыванием кода со счетчика на регистры . Если устройство обслуживает только один датчик, то коммутатор отсутствует . В состав коммутатора 6 вход т вспомогательный счетчик 7, дешифратор 8, логический элемент «ИЛР1 9 и импульсно-потенциальные схемы совпадени  10-15.equipment, the same counter provides consistent in time conversion of information from different sensors. The memory registers 2-4 of the device are designed to store the converted information and transfer it to a visual indication. The visual indication 5 provides the display of the memory register information on the board. The switch 6 is designed to control the alternate connection of sensors to the counter-converter /. The switch also controls the reading of the code from the counter to the registers. If the device serves only one sensor, then the switch is missing. The switch 6 includes an auxiliary counter 7, a decoder 8, a logical element ILR1 9, and potential impulse matching schemes 10-15.

На устройство подаютс  сигналы в следующем пор дке: сигнал «Начало счета, который устанавливает через формирователь импу.11ьсов 16 счетчик-преобразователь / в состо ние О и измен ет состо ние вспомогательного счетчика 7; число-импульсный код датчиков,Signals are sent to the device in the following order: the "Start of counting" signal, which sets the counter-converter / to the O state through the driver and changes the state of the auxiliary counter 7; number-pulse code of sensors,

поступающий на имиульсные входы схем совпадени  13-15; сигнал считывани , поступающий на импульсные входы схем совпадени  10-12. На потенциальные входы схем совпадени matching the imimage inputs of matching circuits 13-15; a read signal to the pulse inputs of the matching circuit 10-12. To potential inputs of matching schemes

св занного со вспомогательным счетчиком 7. Выходы схем совпаденн  13-15 объединены схемой «ИЛИ и нодаютс  на вход счетчикапреобразовател  }. В каждом состо нии вспомогательного счетчика 7 открыта только одна пара схем совпадени , поэтому на вход счетчика-преобразовагел  / поступает через элемент «ИЛИ 9 число-импульсный код определенного датчика. По окончании преобразовани  проходит импульс считывани  и через открытую схему совиадени  10 заиисывает на регистр пам ти 2 код со счетчика-преобразовател  1. В следующий период сигналом «Начало счета измен етс  состо ние вспомогательного счетчика 7 и открываетс  друга  пара схем совпадени . Теперь на счетчик-преобразователь / поступают имнульсы от другого датчика , а преобразованна  информаци  записываетс  в следующий регистр пам ти. Через определенный промежуток времени процесс записи информации в регистр пам ти повтор етс . Обновление информации на каждом регистре пам ти протекает мгновенно, .поэтому на табло не будет мельканий, характерных дл  случа , когда визуальна  индикаци  подключена к счетчику-нреобразователю непосредственно . В то же врем  схема построена более экономично, чем в случае, когда дл  каждого датчика предусмотрен свой счетчик и регистр пам ти.associated with the auxiliary counter 7. The outputs of the circuits 13-15 are combined by the scheme "OR and nodayutsya to the input of the converter converter". In each state of the auxiliary counter 7, only one pair of coincidence circuits is opened, therefore the number-pulse code of a certain sensor is input to the counter-converter input /. Upon completion of the conversion, a read pulse passes and, through the open soviaden 10 circuit, a code from the transducer 1 is stored on memory register 2. During the next period, the state of the auxiliary counter 7 changes and another pair of coincidence circuits opens. Now the counter transducer / receives the pulses from another sensor, and the converted information is written to the next memory register. After a certain period of time, the process of recording information in the memory register is repeated. Updating information on each memory register is instantaneous, so there will not be flashes on the display typical of the case when the visual indication is connected to the counter-converter directly. At the same time, the circuit is built more economically than in the case when each counter has its own counter and memory register.

При составлении проверочного теста необходимо исходить из услови , что на табло визуальиой индикации нужно высвечивать все фактически возможные цифры. В этом случае провер етс  табло любого типа. Если входные сигналы визуальной индикации формировать от регистров пам ти 2-4, то в процессе контрол  визуальной индикации обнаруживаетс  неисправность во всех остальных узлах отсчетного устройства. При этом требуетс  еще, чтОбы предлагаемый тест позвол л провер ть счетчик-преобразователь па,быстродействие .When making a verification test, it is necessary to proceed from the condition that on the display of a visual indication it is necessary to highlight all the actually possible numbers. In this case, a board of any type is checked. If the visual indication input signals are generated from memory registers 2-4, then during the visual indication monitoring process, a malfunction is detected in all other nodes of the readout device. At the same time, it is required that the proposed test allowed to check the counter-converter pa, speed.

Предлагаемый способ контрол  состоит в следующем.The proposed control method is as follows.

В режиме контрол  устанавливаетс  счетчик-преобразователь в состо ние «О. Дл  этого либо механически отключаетс  от устройства соответствующий провод, либо на входе формировател  импульсов 16 ставитс  вентиль , который запираетс  в контрольном режиме (сигналы «Иачало счета при этом со входа вспомогательного счетчика не снимаютс ) .In the control mode, the counter-converter is set to the state "O. To do this, either the corresponding wire is mechanically disconnected from the device, or a valve is placed at the input of the pulse driver 16, which is locked in the control mode (the signals "Starting the counts are not removed from the input of the auxiliary counter).

Па отсчетное устройство от каждого датчика передаютс  одинаковые пачки из Р импульсов , причем выбираютс  Р таким, чтобы оноPa the readout device from each sensor are transmitted the same packs of P pulses, and P are chosen such that

было взаимно просто с основанием системы счислени  q. Это можно сделать, соединив все входы схем совпадени  13-15 и подключив объединенную точку к специальному тестовому генератору. В простейщем случае проверочные сигналы можно формировать, задержива  импульсы «Начало счета или «Считывание, тогда Я 1.it was mutual with the base of the q system. This can be done by connecting all the inputs of the matching circuits 13-15 and connecting the combined point to a special test generator. In the simplest case, the verification signals can be formed by delaying the pulses “Start of the count or“ Read, then I 1.

Предлагаемый способ контрол  обеспечивает по вление на табло визуальной индикации всех возможных цифр.The proposed control method provides for the appearance on the display of a visual indication of all possible digits.

Пусть на регистре пам ти 2 было записано некоторое число ао. В следующем такте через схему совпадени  14 на вход счетчика-нреобразовател  / проходит Р и.миульсов и в регистре иам ти 3 будет записано число со + Р. Затем через схему совпадени  15 на счетчикпреобразователь / проходит еще Р импульсов и т. д. К моменту повторного считывани  информации на регистр пам ти 2 через счетчикиреобразователь / проходит т Р импульсов, где т - число датчиков, и на регистре пам ти 2 будет записано новое число а - ай + тР. Дл  любого регистра пам ти последующееLet a number of ao be written on memory register 2. In the next cycle, through the coincidence circuit 14, the input of the counter-converter / passes P imules and the number co + P will be written in the register of these 3; Then the P circuit also passes the P converter to the counter converter /, etc. re-reading information on memory register 2 through the transducer counter / passes t P pulses, where t is the number of sensors, and a new number a - ai + tP will be recorded on memory register 2. For any memory register, the following

значение высвечиваемого числа а/г+ i оиредел етс  через предыдущее число а„ рекурентным соотношением Оло . Всегда л , где q число возмолсных состо ний счетчика-преобразовател  /, г - число разр дов высвечиваемого числа в (7 ичной системе счислени . В процессе непрерывной работы счетчик-преобразователь / переполн етс , поэтому с учетом переполнени  формула, определ юща  числа а„, по вл ющиес  на табло,the value of the displayed number a / g + i is determined by the previous number a „by the recurrent relation Olo. Always l, where q is the number of possible states of the counter-converter /, g is the number of digits of the displayed number in the (7th number system. In the process of continuous operation, the counter-converter / overflows, therefore, taking into account the overflow, the formula determining the numbers appearing on the board

имеет вид:has the form:

й„ + nmP-kg-2 ,th „+ nmP-kg-2,

где п и k - целые положительпые числа, п определ ет пор док по влени  числа а„ на табло, а k выбираетс  с таким расчетом, чтобы .where n and k are positive integer numbers, n determines the order in which the number a appears on the scoreboard, and k is chosen so that.

Предмет изобретени Subject invention

Способ контрол  цифрового отсчетного устройства , соде:рл ащего счетчик, регистры пам ти и табло визуальной индикации, отличающийс  тем, что, с целью упрощени  методики контрол  и вы влени  характерных неисправностей на высоких частотах работы устройства , число нмпульсов в пачках, подаваемых на входы отсчетиого устройства, выбирают взаимно иростым с основанием системы счислени  работы счетчика и контролируют иутем сравнени  высвечиваемых на табло визуальной индикации последовате.1ьных сумм с заранее вычисленными результатами.The method of controlling a digital readout device, soda: a counter counter, memory registers and a visual indication board, characterized in that, in order to simplify the method of monitoring and detecting typical faults at high frequencies of the device, the number of pulses in the packets fed to the counts devices, mutually growing with the base of the number system of the meter operation, are monitored and controlled by comparing the visual display of sequential sums with pre-calculated results displayed on the display board.

наиало nayalo

SU1198663A SU248341A1 (en)

Publications (1)

Publication Number Publication Date
SU248341A1 true SU248341A1 (en)

Family

ID=

Similar Documents

Publication Publication Date Title
SU248341A1 (en)
SU1399706A1 (en) Apparatus for monitoring and diagnosis of faults
SU1023399A1 (en) Device for correcting address signals in serial storage
SU1022206A1 (en) Indicating unit
SU1725221A1 (en) Device for processing reaction of logic units
JPS6255110B2 (en)
SU1383363A1 (en) Signature analyzer
SU1372323A1 (en) Device for group check of logic units
US3890490A (en) Digital data totalizer system
SU1277117A1 (en) Device for holding non-stable failures
SU1430916A1 (en) Automatic magnetometer
SU1394181A1 (en) Device for checking electric plug-to-plug connections
SU1062623A1 (en) Device for checking pulses
SU319907A1 (en) LIBRARY 1
SU1495751A1 (en) Device for measuring parameters of dynamic process and for control with self-check
SU1061275A1 (en) Device for single-error correction and multiple-error detection
SU1462304A1 (en) Generator of random combinations
SU437227A1 (en) Binary Counter with Fault Detection Device
SU1499350A1 (en) Device for analyzing the state of logical circuits
SU1434419A1 (en) Information input device
SU1242958A1 (en) Device for checking discrete objects
SU344579A1 (en) Secondary School BI.VLIOTEKD
SU263277A1 (en) DEVICE FOR COMPARISON OF THE MEASURABLE VALUE WITH N-GIVEN VALUES
SU1339503A1 (en) Device for diagnostics of automatic control systems
SU1128267A1 (en) Device for checking digital units