SU236538A1 - MEMORY DEVICE - Google Patents

MEMORY DEVICE

Info

Publication number
SU236538A1
SU236538A1 SU1202327A SU1202327A SU236538A1 SU 236538 A1 SU236538 A1 SU 236538A1 SU 1202327 A SU1202327 A SU 1202327A SU 1202327 A SU1202327 A SU 1202327A SU 236538 A1 SU236538 A1 SU 236538A1
Authority
SU
USSR - Soviet Union
Prior art keywords
read
register
memory device
address
indicators
Prior art date
Application number
SU1202327A
Other languages
Russian (ru)
Original Assignee
В. М. Сидоров
Ленинградский электротехнический институт В. И. Уль нова
Publication of SU236538A1 publication Critical patent/SU236538A1/en

Links

Description

Изобретение относитс  к области вычислительной техники.This invention relates to the field of computing.

Известны запоминающие устройства, содержащие индикаторы насыщени  и феррит-диодную матрицу, с подключенным -к ней числовым регистром. Однако они сложны по конструкции и недостаточно надежны.Memory devices are known that contain saturation indicators and a ferrite-diode array, with a numeric register connected to it. However, they are complex in design and not reliable enough.

В предложенном устройстве эти недостатки устранены благодар  тому, что в нем индикаторы включены в разр дные щины считывани  на выходе матрицы, а управл ющие выходы индикаторов соединены с соответствующими входами числового регистра.In the proposed device, these drawbacks are eliminated due to the fact that in it the indicators are included in the read bits at the output of the matrix, and the control outputs of the indicators are connected to the corresponding inputs of the numerical register.

На чертеже показано запоминающее устройство .The drawing shows a storage device.

Оно содерл ит блок выбора адреса 1, формирующий генератор 2, числовой регистр 3, набор запоминающих сердечников 4 с обмотками записи 5 и считывани  6.It contains the address selection block 1, which forms the generator 2, the numeric register 3, a set of memory cores 4 with the windings of the record 5 and read 6.

Генератор 2 через коммутирующие элементы выбора адреса 7, управл емые блоком 1, соединен с линейными щинами 8 чисел. Кажда  щина 5 через разделительные диоды соединена с обмотками 5 и б всех сердечников 4 одного числа. Другие концы обмоток 5 всех запоминающих сердечников одного разр да объединены общи.ми разр дными шинами 9 записи, а те в свою очередь через соответствующие разр дные коммутирующие элементы записи 10 соединены с общей точкой схемы. Управление элементами записи 10 осуществл етс  регистром 3. Другие концы обмоток 6 всех запоминающих сердечников одного разр да объединены общими разр дными щинами // считывани , которые через соответствующие индикаторы насыщени  12 соединены с коммутирующим элементо.м считывани  13.The generator 2 through the switching elements of the selection of the address 7, controlled by the block 1, is connected to the linear women of 8 numbers. Each 5 through dividing diodes is connected to the windings 5 and b of all cores 4 of the same number. The other ends of the windings 5 of all memory cores of one bit are combined by 9 write common buses, and those in turn are connected to the common point of the circuit through the corresponding bit switching elements of the record 10. The elements of record 10 are controlled by register 3. The other ends of the windings 6 of all storage cores of a single bit are joined by common bits // of the readout, which are connected to the switching element of readout 13 through the corresponding saturation indicators 12.

Элемент считывани  13 управл етс  сигналом , поступающим на щину 14 управлени The read element 13 is controlled by a signal fed to the control bus 14.

считыванием, замьика  при этом все разр дные щины считывани  11 на общую точку схемы . Общее управление режимом работы ЗУ осуществл етс  по щина.м управлени  считыванием 14 и управлени  записью 15. Вводreading, locking with all the readout fields 11 on the common point of the circuit. The overall control of the operating mode of the memory device is carried out by reading.m. of read control 14 and recording control 15. Input

числа, подлежащего записи в регистр 3, осуществл етс  ло щине 16, а вывод считанного числа - по щине 17. Адрес числа, которое необходимо записать или считать, вводитс  в блок выбора адреса по щине 18. 19 - управл ющие выходы индикаторов.The number to be written to register 3 is carried out on terminal 16, and the output of the read number is on slot 17. The address of the number to be written or read is entered into the address selection block on slot 18. 19 —the control outputs of the indicators.

При записи информации по щине 16 в регистр 3 вводитс  запоминаемое число, одновременно по щине 8 в блок / вводитс  адрес этого числа. Запись информации начинаетс When information is written on tongue 16, a memorized number is entered into register 3, and simultaneously along slot 8, the address of this number is entered into block /. Information recording begins

при поступлении сигнала по щине 5 управлени  записью. При этом открываетс  соответствующий адресный элемент 7, и подготавливаютс  все разр дные элементы записи 10, а генератор 2 начинает вырабатывать сериюwhen a signal arrives on the recording control bus 5. At the same time, the corresponding address element 7 is opened, and all the bit elements of record 10 are prepared, and generator 2 begins to generate a series

SU1202327A MEMORY DEVICE SU236538A1 (en)

Publications (1)

Publication Number Publication Date
SU236538A1 true SU236538A1 (en)

Family

ID=

Similar Documents

Publication Publication Date Title
US4031515A (en) Apparatus for transmitting changeable length records having variable length words with interspersed record and word positioning codes
KR860003608A (en) Semiconductor memory device with serial data input circuit and serial data output circuit
SU236538A1 (en) MEMORY DEVICE
US3012240A (en) Digital-to-analog converter
US3191163A (en) Magnetic memory noise reduction system
SU217463A1 (en) DEVICE MEMORY AND REGISTRATION
US3146426A (en) Memory system
SU157153A1 (en)
SU631991A1 (en) Storage
US3231871A (en) Magnetic memory system
SU332578A1 (en) REVERSIBLE INVERTING REGISTRY. VOGOLYUZNAYA ^^^^ • ^ • Ш1штт ^ '' B Lis Lis TETKA
SU424237A1 (en) STORAGE DEVICE; -o:; .. GlS1S? "^" * ^ * - "" "c" "" ^ "'••• ^ -— * - * fc * •« •• j
SU320830A1 (en) MULTI-CHANNEL ANALOG RECORDING DEVICE
SU963099A1 (en) Logic storage device
SU397965A1 (en)
SU942141A2 (en) Storage device
SU289514A1 (en) DIGITAL LOGICAL DEVICE ON THE SURFACE CURRENT
SU498647A1 (en) Magnetic Random Access Memory Storage Device
SU551702A1 (en) Buffer storage device
SU395899A1 (en) MATRIX FERRITE DIODE STORAGE DEVICE
SU924754A1 (en) Associative storage matrix
SU496604A1 (en) Memory device
SU407390A1 (en)
SU409452A1 (en) POSTFOLENT SELECTION DEVICE
US3210744A (en) Sensing device for magnetic core memories